Устройство для логарифмированияотношения двух сигналов

 

ОП ИСАНИЕ

ИЗОБРЕТЕНИЯ

К АВТОИЖОМУ СВИ ВТВЛЬСТВУ

Сеюз Севетскни

Саерелистлчеспна

Реслублнк

<аЬ22210 (63) Дополнительное к авт. санд-ву (22) Заявлено 050679 (21) 2777968/18-24 с присоединением заявкм H9— (23)Приоритет

1М. К .э

G 06 С 7/24

Гасуяаретааякмй к анкет

СССР вв яааам азебретеккя к аткрыткй

Опубликовано 150481.Ьюллетень " 14

° (53) УДК 681. 335 (088.8) Дата опубликования описания 1504 81 (72) Авторы нзобретенмя!

В.В.Самокиш и К.И.Заподовников !!

Томский ордена Октябрьской Революции и ордена Трудового

Красного Знамени политехнический институт им. С.M.Кирова (71) Заявитель (54) УСТРОЙСТВО ДЛЯ ЛОГАРИФМИРОВАНИЯ ОТНОШЕНИЯ

ДВУХ СИГНАЛОВ

Изобретение относится к электрическим .устройствам, предназначенным для преобразования сигналов по логарифмическому закону, и может быть использовано в аналоговых вычислительных машинах.

Известно устройство логарифмирования отношения сигналов, содержащее логарифмирующие усилители, дифференциальный усилитель $1) .

Однако это устройство характеризуется низкой точностью вследствие неидентичности характеристик логарифмирующих усилителей.

Наиболее близким к предлагаемому является устройство для логарифмирования отношения двух сигналов, содержащее логарифмирующий блок, вход которого через первый ключевой элемент соединен с первым входом устройства, а через второй ключевой элемент сое. динен со вторым входом устройства, блок масштабирования, вход которого подключен ко второму входу устройства, выход блока масштабирования через третий ключевой элемент присоединен ко входу логарифмирующего блока, четвертый ключевой элемент, первый вывод которого соединен с первым выводом пятого ключевого элемента, второй вывод которого через первый блок памяти подключен к первому входу. первого дифференциального усилителя, элемент с переменным коэффициентом передачи, источник опорного напряжения, выход которого присоединен к первому входу второго дифференциального усилителя, второй блок памяти, шестой ключевой элемент и генератор импульсов, выходы которого соединены с управляющими входами первого, второго, третьего, четвертого, пятого и шестого ключевых элементов (2J .

Недостатками этого устройства являются низкое быстродействие, обусловленное запаздыванием по цепи преобразований входного сигнала и большим временем установления параметра элемента с переменным коэффициентом передачи, а также невысокая точность вследствие сложной функциональной схемы.

Цель изобретения — повьааение точности, быстродействия и упрощение устройства.

Поставленная цель достигается тем, что в предлагаемом устройстве выход логарифмирующего блока через четвертый ключевой элемент соединен со

822210 вторым входом первого дифференциального усилителя, выход которого через элемент с переменным коэффициентом передачи подключен ко второму входу второго дифференциального усилителя, выход которого через последовательно соединенные шестой ключевой элемент и второй блок памяти присоединен к управляющему входу элемента с переменным коэффициентом передачи, выход которого является выходом устройства.

1 10

На чертеже представлена функциональная схема предлагаемого устройства для логарифмирования отношения двух сигналов.

Устройство содержит логарифмирующий блок 1, первый, второй, третий, четвертый, пятый и шестой ключевые элементы 2-7, блок 8 масштабирования, первый и второй блоки 9 и 10 памяти, элемент 11 с переменным коэффициентом передачи, первый и второй дифференциальные усилители 12. и 13, источник 14 опорного напряжения, генератор 15 импульсов, первый и второй входы 16 и 17 и выход 18 устройства. устройство для логарифмирования отношения двух сигналов работает следующим образом.

Предполагается, что все ключевые элементы 2-7 не вносят ошибки в преобразование сигналов. В первый такт ЗО работы генератора 15 импульсов замкнуты второй и пятый ключевые элементы 3 и 6 и происходит логарифмирование сигнала со второго входа 17, результат которого через пятый ключевой элемент 6 записывается в первом блоке 9 памяти, выполненном по схеме с запоминанием мгновенного значения сигнала. Во второй такт второй и пятый ключевые элементы 3 и 6 размыкаются и замыкаются третий, чет- 4О вертый и шестой ключевые элементы

4,5 и 7. При этом результат преобразования сигнала со второго входа 17 в блоке 8 масштабирования через третий ключевой элемент 4 поступает 45 на логарифмирующий блок 1, выходной сигнал которого через четвертый ключевой элемент 5 поступает на вход первого дифференциального усилителя

12, на выходе которого формируется 5р напряжение

U К (КбодаО,„,, М 1К Я(эх 7 (1} где К и N — мультипликативная и аддитивная погрешности . логарифмирующего блока 1;

К . — коэффициент преобразова9 ния первого блока 9 памяти; а - коэффициент блока 8 масш- 4){) табирования;

М „ — напряжение на втором входе 17 устройства.

При единичном значении коэффициента преобразования первого 6S блока 9 памяти получаем

"Вь г.рКЕода. (2)

Выходное напряжение элемента

11 с переменным коэффициентом передачи во втором такте равно ив„„ „=к,„к Pog а, (3) где К„< — коэффициент передачи элемента 11 с переменным коэффициентом передачи.

Это напряжение поступает на вход второго дифференциального усилителя

13. Выходное напряжение второго дифференциального усилителя 13 через шестой ключевой элемент 7 и второй блок 10 памяти, выполненный по схеме с запоминанием мгновенного значения сигнала, изменяет коэффициен г передачи элемента 11 с переменным коэффициентом передачи таким образом, чтобы разность входных сигналов второго дифференциального усилителя

13 была равна нулю

К,,КЕо о-0 п =О, (4) где Llo — напряжение источника 14 опорного напряжения.

Из равенства (4) следует акоп л" К gî à

C5)

В третий такт третий и шестой ключевые элементы 4 и 7 размыкаются и замыкается первый ключевой элемент

2. При этом во втором блоке 10 памяти фиксируется значение выходного напряжения второго дифференциального усилителя 13 на конец второго такта и тем самым фиксируется значение коэффициента передачи элемента 11 с переменным коэффициентом передачи на время последующих тактов работы .

Сигнал с первого входа 16 устройства через первый ключевой элемент 2, логарифмирующий блок 1, четвертый ключевой элемент 5 поступает на вход первого дифференциального усилителя 12, выходное напряжение которого равно

u,„„„„=iCeogu,„„К-{ ecru,„, М =Кeog >(6) () вме

0ьхд где Ы „ — напряжение на первом входе 16 устройства.

Выходное напряжение элемента 11 с переменным коэффициентом передачи с учетом выражения 5 равно

0оп 0 „, .«=ЕО, "й О,„, (7)

Из выражения (7) следует, что выходное напряжение не зависит от аддитивной и мультипликативной ошибок логарифмирующего блока 1.

Преимуществом предлагаемого устройства для логарифмирования отношения двух сигналов является большое быстродействие при работе с одним входным переменным сигналом, что обусловлено отсутствием запоминающих элементов по цепи его преобразования.

В случае определения логарифма от822210

17

Составитель О.Отраднов

Техред M,Ãîÿèéêà Корректор Ю.Макаренко

Редактор М.Петрова

««

Заказ 1858/76 Тираж 745

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб., д.4/5

Подписное

Филиал ППП "Патент", г.ужгорсд, ул.Проектная,4 ношения переменный сигнал с малой скоростью следует подавать на второй вход 17. Кроме того, функциональная схема проще, чем схема известного устройства, что приводит к более высокой точности работы.

Формула изобретения . Устройство для логарифмирования отношения двух сигналов, содержащее логарифмирующий блок, вход которого через первый ключевой элемент соединен с первым входом устройства, а через второ ключевой элемент соединен со вторым входом устройства, блок масштабирования, вход которого одключен ко второму входу устройства, выход блока масштабирования через тре- 15 тий ключевой элемент присоединен ко входу логарифмирукиаего блока, четвертый ключевой элемент, первый вывод которого соединен с первым выводом пятого ключевого элемента, второй 2О вывод которого через первый блок па-. мяти подключен к первому входу первого дифференциального усилителя, элемент с переменным коэффициентом передачи, источник опорного напряжения, выход которого присоединен к первому входу второго дифференциального усилителя, второй блок памяти, шестой ключевой элемент и генератор импульсов, выходы которого соединены с управляющими входами первого, второго, третьего, четвертого, пятого и шестого ключевых элементов, о тл и ч а ю щ е е с я тем, что, с целью повышения точности, быстродействия и упрощения, выход логарифмирующего блока через четвертый ключевой элемент соединен со вторым входом первого дифференциального усилителя, выход которого через элемент с переменным коэффициентом передачи подключен ко второму входу второго дифференциального усилителя, выход которого через последовательно соединенные шестой ключевой элемент и второй блок памяти присоединен к управляющему входу элемента с переменным коэффициентом передачи, выход которого является выходом устройства.

Источники информации, принятые во внимание при экспертизе

1. Справочник по нелинейным схемам. Под ред. Д.Шейнголда. М., "Мир", 1977, с.468, фиг.4.2 ° 8.

2. Авторское свидетельство СССР

Ф 503250, kit. G 06 С 7/14, 1976 (прототип).

Устройство для логарифмированияотношения двух сигналов Устройство для логарифмированияотношения двух сигналов Устройство для логарифмированияотношения двух сигналов 

 

Похожие патенты:

Изобретение относится к аналоговой вычислительной технике и может быть использовано при построении спецвычислителей, АЦП для вычисления значения степенной функции Y=Xm на выходе устройства от величины входного сигнала Х и степени m, а также для вычисления значения логарифма или антилогарифма величины входного сигнала

Изобретение относится к устройствам преобразования аналоговых электрических сигналов
Наверх