Многоканальный логарифмическийаналого-цифровой преобразователь

 

ИСАНИЕ

ИЗОБРЕТЕНИЯ

О П

Союз Советских

Социалистических

Республик

Ф. I

Ъ ф

Ф

4.

К АВТОИ.- КОМУ СВИДЕТЕЛЬСТВУ (61) Дополнительное к авт. свид-ву (22) Заявлено ОЫ679 (21) 2773819/18-2 ()+ с присоединением заявки ¹â€”

G G 7/24

Государственный комитет

СССР

IIo делам изобретений н открытий (23) Приоритет

Опубликовано 2304Я 1. Бюллетень 89 15

Р ) ЩХ 681 ° 335 (088.8) Дата опубликования описания 23g481

А. Ю. Борисова, В. И. Коньков, 4 . А, Садовскнй:, н Г. М. Зотов

l

I n

)Рязанский радиотехнический институт (72) Авторы изобретения (71) Заявитель (54) МНОГОКАНАЛЬНЫЯ ЛОГАРИФМИЧЕСКИЙ

АНАЛОГО-ЦИФ POBOA П РЕОБРАЭ ОНА 1 ЕЛЬ

Изобретение относится к преобразователям электрических сигналов по логарифмическому закону и может. быть использовано в вычислительных машинах.

Известно устройство, предназначенное для логарифмического преобразования аналогового сигнала, содержащее блок сравнения,. счетчик, вентильные. элементы )1) .

Однако это устройство характеризуется низким быстродействием.

Наиболее близким к предлагаемоМу является .многоканальный логарифмнчес« кнй аналого-цифровой преобразователь, содержащий коммутатор, выходкой регистр, формирователь импульса, а каждый канал состоит и, усилителя и а компараторов, выход усилителя в каждом канале соединен с первым входом первого компаратора, вход усилителя первого канала, подключен ко входу многоканального логарифмического аналого-цифрового преобразователя

Г21

Недостатком известного устройства является. низкое быстродействие ВелЕДствне.необходимости запоминания стробированных значений входного сигнала. цель изобретения - повышение быстродействия.устройства.

Поставленная цель достигается тем, что в устройство введены дешифраторы кодов мантиссы и характеристики, блок ! .задержки, источник опорных напряжений и триггеры, причем, в каждом канале выходы m компраторов соединены со входами соответствующих m триггеров, о выходы триггеров, кроме последнего в каждом канале подключены к соответствующим входам коммутатора, уста новочные входы всех триггеров при-! соединены к выходу блока задержки, !

5 вход которого соединен с выходом формирователя импульса и входом записи выходного регистра, информационные входы младших и старших разрядов которого подключены к выходам дешифра20 торов кодов мантиссы и характеристики соответственно, вход формирователя импульса врмсоедииен к выходу усилителя первого канала, усилители всех каналов соединены, последовательно, 25 первые sxoggu компараторов в каждом канале соединены, вторые входы компараторов подключены к соответствующим выходам источника опорных напряжений, выход коммутатора присоедн)@ !иен ко входу дешифратора кода мантис824229 сы, выходы последних из т триггеров каждого канала подключены к соответ ствующим входам дешифратора кода характеристики.

На чертеже изображена функциональная схема предложенного многоканального логарифмического аналого-цифроного преобразователя.

Преобразователь содержит триггеры

1-1, 1-2, ... 1-m, компараторы 2-1, 2-2. .. °, 2-m, усилители 3-1 3-2, 3-и источник 4 опорных напря-. жений, блок 5 задержки, формирователь

6 имйульса, коммутатор 7, дешифратор

8 кода мантиссы, дешифратор 9 коде характеристики, выходной регистр 10, вход 11.

Многоканальный логарифмический аналого-цифровой преобразователь работает следующим образом.

В исходном состоянии триггеры 1-1, 1-2, ... 1-m находятся в нулевом состоянии. Преобразуемое напряжение со входа 11 через усилители 3-1, 3-2, З-п.подводится одновременно ко всем компараторам 2-1, 2-2, ..., 2-m и вызывает срабатывание тех иэ них, пороговые напряжения которых, установленные по логарифмическому закону и задаваемые источником 4 опорных напряжений, меньше преобразуемого напряжения.

Сигналы с выходов сработавших компараторов 2-1,.2-2, ..., 2-m переводят соответствующие триггеры 1-1, 1-2, ..., 1-m в единичное состояние.

Состояние последних триггеров 1-m определяет выбранный диапазон измерений, что соответствует коду характеристики логарифма. Этими же сигналами управляется коммутатор 7,через который на дешифратор 8 кода мантиссы подключается код с того канала, в котором не все триггеры l-l, 1-2, l-ю переведены в единичное состояние. Коды характеристики и мантиссы логарифма записываются в выходной регистр 10 по сигналу, поступающему от формирователя б импульса. Этим же сигналом после задержки блоком 5 за.держки триггеры 1-1, 1-2, ..., 1-m переводятся в нулевое, исходное состояние.

Усилители 3-1, 3-2, ..., 3-п имеют коэффициенты усиления, равные, основанию логарифма. число компараторов 2-1, 2-2г . ° .к

2-m и триггеров 11, 1-2, ..., 1 -m в канале равно основанию логарифма.

Быстродействие многоканального логарифмического аналого-цифрового нреобраэователя определяется быстродействием цепи компаратор-триггер и значительно превышает быстродействие известного устройства.

Формула изобретения

Многоканальный логарифмический аналого-цифровой преобразователь, содержащий коммутатор, выходной регистр., формирователь импульса, а каждый канал состоит из усилителя и m компараторов, выход усилителя в каж l дом канале соединен с .первым входом первого компаратора, вход усилителя первого канала подключен ко входу

1з многоканального логарифмического аналого-цифрового преобразователя, отличающийся тем, что, с целью повышения быстродействия, в него введены дешифраторы кодов

2О мантиссы и характеристики, блок задержки, источник опорных .напряжений и триггеры, причем; в каждом канале выходы m комнараторов соединены со входами соответствующих m триггеров, выходы триггеров подключены к соответствующим входам коммутатора, установочные входы всех триггеров присоединены к выходу блока задержки, вход которого соединен с выходом формирователя импульса и входом записи выходного регистра, информационные входы младших и старших разрядов которого подключены к выходам дешифраторов. кодов мантиссы и характеристики соответственно, вход формирователя импульса присоединен к выходу усилителя первого канала, усилители всех каналов соединены последователь но, первые входы компараторов в каждом канале соединены, вторые входи

40 компараторов подключены к соответствующим выходам источника опорных напряжений, выход коммутатора присоединен ко вхсщу дешифратора кода мантиссы, выходы последних из ю триггеров каждого канала подключены к соответствующим входам дешифратора кода характеристики.

Источники информации, l принятые во внимание при экспертизе

1. Заявка ЯпОиии 9 48-32927, кЛ. 97/8/832, опублик. 1973..

2. Дубицкий Л. A. и др. Некоторые вопросы. проектирования быстродействующих аналого-цифровых пре-. образователей и широким динамичесзз ким диапазоном. - Автометрия „

1974, Р 3, с. 63-67, рис. 1 (прототип).

524229

Составитель О. Отрадиов

Редактор Т. Киселева Техред A. Савка Корректор М. Шароши

Закаэ 2126/72 Тираж 745 Яодиисмое

ВНИИПИ Государственного комитета СССР по делам иэобретений и откригий,,11Ý035, Москва, Ж-Э5., Раушская наб., Д. 4/5

Филиал ППП Патент, г. Ужгород, ул. Проектная, 4

Многоканальный логарифмическийаналого-цифровой преобразователь Многоканальный логарифмическийаналого-цифровой преобразователь Многоканальный логарифмическийаналого-цифровой преобразователь 

 

Похожие патенты:

Изобретение относится к аналоговой вычислительной технике и может быть использовано при построении спецвычислителей, АЦП для вычисления значения степенной функции Y=Xm на выходе устройства от величины входного сигнала Х и степени m, а также для вычисления значения логарифма или антилогарифма величины входного сигнала

Изобретение относится к устройствам преобразования аналоговых электрических сигналов
Наверх