Коммутатор

 

ОПИСАНИЕ

ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИ ЕТИЛЬСТВУ

Союз Соввтскик

Соцналистнческих

Республик

<щ822358 (61) Дополнительное к авт. сеид-ву (22) Заявлено 100779 (21) 2790448/18-21

@ М К 3 с присоединением заявки М (23) Приоритет

Н 03 К 17/02

6 06 Г 15/20

Государственный комитет

СССР по делам изобретений и открытий

Опубликовано 150481. Бюллетень 89 14 (53) УДК 621. 395.6 (088.8) Дата опубликования описания 150481

t

I (72) Автор изобретения

1 !

I

tt-!

В.С. Голубев (71) Заявитель (54.) КОММУТАТОР

Изобретение относится к импульсной технике и может быть использовано при построении систем связи.

Известен коммутатор, содержащий программный блок, датчик, приемный блок, регистр, счетчик, элемент ИЛИ и запоминающие устройства (1).

Недостаток устройства — сложность оборудования, что снижает надежность.

Известен также коммутатор, содержащий программный блок, датчик коммутируемых сигналов, приемный блок, элементы ИЛИ, дешифраторы и элементы И (2), Недостатком этого коммутатора яв" 15 ляется невысокая надежность, обусловленная наличием большого количества коммутируемых цепей.

Цель изобретения — повышение надежности. 20

Для достижения этой цели в коммутатор, содержащий датчик коммутируемых сигналов, програмный блок, состоящий из счетчика, соединенного с накопителем, выходы которого подключены к дешифратору, первый элемент И, первый вход которого соединен с выходом дешифратора и приемный блок, введены мультиплексор и второй элемент И, причем информационные входы мультиплексора соединены с выходами, датчика, управляющие входы — с выходами счетчика программного блока, а выход мультиплексора подключен к первому входу второго элемента И ко второму входу первого элемента И, выход которого соединен со входом приемного блока, при этом второй вход второго элемента И подключен к управляющей шине, а выход - к управляющему входу накопителя программного блока, кроме того, другие выходы дешифратора соединены с соответствующими входами приемного блока.

На чертеже представлена функциональная схема предлагаемого устройства. устройство состоит из датчика 1

° коммутируемых сигналов, программного блока 2, включающего накопитель 3 для хранения программы и двоичный счетчик 4 для формирования адресов, по которым в накопителе 3 хранится программа, дешифратора 5, элемента

И 6, приемного блока 7, мультиплексора 8, элемента И 9, тактовой шины

10, входа 11, установочной шины 12 и управляющей шины 13.

Работа устройства заключается в следующем.

822358

Формула изобретения

Заказ 1893/83

88 Подписное

Перед началом работы в накопитель

3 записывается программа в виде заданного набора и-кодовых комбинаций с разрядностью, равной logan, где

n - -число выходов с датчика 1.

В процессе работы устройства выборка кодовых комбинаций из накопителя осуществляется в соответствии с адресами, формируемыми. на выходе и-разрядногс ;двоичного счетчика 4.

При этом считанная кодовая комбинация,,l0 соответствующая номеру входа приемного блока 7, поступает на выход программного блока 2 только при наличии на входах элемента И 9 сигналов 1, поступающих с управляющей шины 13 и с выхода мультиплексора 8.. На выходы мультиплексора 8 поочередно поступают коммутируемые сигналы 1 или 0 с датчика 1 коммутируемых сигналов в соответствии с сигналами, поступающими на управляющие входы 20 мультиплексора 8 с выходов двоичного счетчика 4.

При наличии на выходе мультиплексора 8 сигнала 1 кодовая комбинация с выхода программного блока 2 д поступает на вход диаифратора 5, в результате чего на одном из выходов дешифратора 5, а следовательно, и входе приемного блока 7 формируется еигнал 1 . Таким образом, все сиг- о налы 1 с выходов датчика 1 коммутируемых сигналов, поочередно поступающие на выход мультиплексора 8, будут скоммутированы на входы приемного блока 7 в соответствии с кодовыми комбинациями, записанными в программном блоке 2.

При поступлении с выхода мультиплексора 8 сигнала 0 сигнал об- 4О ращение с шины 13 не поступает через элемент И 9 на вход программного блока 2. На выходе его при этом

Формируется кодовая комбинация

000...0 (либо 111.1), которая обеспечивает запрет поступления 1 в этом режиме на вход приемного блока 2.

Введение мультиплексора 8 и второго элемента И 9 позволяет сократить число коммутируемых связей, что повышает надежность коммутатора.

Коммутатор, содержащий датчик коммутируемых сигналов, программный блок, состоящий иэ счетчика, соединенного с накопителем, выходы которого подключены к дешифратору, первый элемент И, первый вход которого соединен с выходом дешифратора, и приемный блок, о т л н ч а ю шийся тем, что, с целью повышения надежности, введены мультиплексор и второй элемент И, причем информационные входы мультиплексора соединены с выходами датчика, управляющие входы — с выходами счетчика программно,го блока, а выход мультиплексора подключен к первому входу второго элемента И и ко второму входу первого элемента И, выход которого соединен со входом приемного блока, при этом второй вход второго элемента

И подключен к управляющей шине, а ,выход — к управляющему входу накопителя программного блока, кроме того, другие выходы дешифратора соединены с соответствующими входами приемного блока.

Источники информации, принятые во внимание.при экспертизе

1. Авторское свидетельство СССР по заявке 9 2053257/18-2 1, кл. Н 03 К 17/02, 22.02.78, 2, Авторское свидетельство СССР

В 482749, кл. G 06 F 15/20,14,01,72, Филиал ППП "Патент", r.Óæãoðoä,óë.ÏðoåêòHàÿ,4

Коммутатор Коммутатор 

 

Похожие патенты:

Изобретение относится к вычислительной технике и может быть использовано в вычислительных системах для связи процессоров с внешними устройствами, между процессорами, а также между процессорами и запоминающими устройствами

Изобретение относится к вычислительной технике и может быть использовано при построении средств коммутации мультипроцессорных систем, абонентских систем связи с децентрализованным управлением, коммутационных средств параллельного обмена информацией в измерительных системах

Изобретение относится к вычислительной технике и предназначено для образования коммуникационной линии связи между двумя устройствами

Изобретение относится к вычислительной технике и предназначено для передачи информации между разными системами обработки данных

Изобретение относится к построению многопроцессорных вычислительных систем с синхронной и асинхронной работой процессоров

Изобретение относится к вычислительной технике и может быть использовано при построении средств коммутации специализированных мультипроцессорных вычислительных систем, микроконтроллерных сетей и средств параллельного обмена информацией в измерительных системах

Изобретение относится к техническим средствам информатики и вычислительной техники и может быть использовано для решения задач коммутации процессорных элементов

Изобретение относится к вычислительной технике и микроэлектронике

Изобретение относится к вычислительной технике и может быть использовано при решении задач информационно-поисковой и логической обработки данных в составе векторных ЭВМ и систем и форматирования данных

Изобретение относится к электронным системам коммутации, использующим многопроцессорные устройства, и, в частности, к способу проверки состояния процессора
Наверх