Устройство для контроля блоковпамяти

 

О П И С А Н И И и841060

ИЗЬВРЕТЕ Н ИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

Союз Советскик

Социалистических

Республик (61) Дополнительное к авт. свид-ву— (22). Заявлено 21.09.79 (21) 2820930/18-24 с присоединением заявки №вЂ” (23) Приоритет— (51) М. Кл.

G 11 С 29/00

Гвс дарстаанный намнтат (53) УДК 681.327..6 (088.8) Опубликовано 23.06.81. Бюллетень №23

Дата опубликования описания 28.06.81 но делам нзобретеннй н еткрмтнй (72) Авторы изобретения

А. И. Бабаев, А. Д. Бакакин, В. А. Толчинский, Ю. С. Исаев и И. Г. Новоселов (7!) Заявитель (54) УСТРОЙСТВО ДЛЯ КОНТРОЛЯ БЛОКОВ ПАМЯТИ

Изобретение относится к вычислительной технике, в частности к технике запоминающих -устройств, и может быть использовано для проверки и контроля блоков постоянной памяти, а также для контроля логических элементов и блоков.

Известно устройство для контроля постоянной памяти, содержащее адресный блок, блок ввода информации, блок синхронизации, блок управления, схему сравнения (1).

Недостатком этого устройства является то, что при его помощи можно контролировать блоки памяти на последнем этапе изготовления по функционированию из-за отсутствия блоков измерения электрических параметров и стимулирующих воздействий.

Наиболее близким по технической сущности к предлагаемому является устройство для контроля логических узлов, содержащее адресный коммутатор, блок анализа неисправностей и логической обработки, блок оперативной памяти, блок управления, блок генерации стимулирующих воздействий, блок памяти неисправностей, блок выявления неисправностей (2).

Недостаток устройства — его низкое быстродействие, что в свою очередь повышает трудоемкость контроля из-за сложности процесса программирования.

Цель изобретения — повышение быстродействия устройства для контроля блоков памяти.

Поставленная цель достигается тем, что в устройство для контроля блоков памяти, содержащее первый формирователь импульсов, выход которого подключен к первому тп входу коммутатора, первый выход коммутатора является выходом устройства, блок сравнения, пульт управления, выход которого подключен к первому входу блока управления, и блок измерения параметров сигналов, дополнительно введены блок реlS гистров, выход которого подключен к первому входу первого формирователя импульсов и к первому входу блока измерений параметров сигналов, а его первый вход подключен к выходу пульта управления, адресный блок, первый вход которого подключен к выходу пульта управления, второй вход— к первому выходу блока управления, первый выход — ко второму входу коммутатора, второй выход — ко второму входу бло841060

3 ка управления, а третий выход — к первому входу схемы сравнения, блок синхронизации, первый вход которого подключен ко второму выходу первого формирователя импульсов и к первому выходу блока измерения параметров сигналов, второй вход — ко второму выходу блока управления, первый выход — ко второму входу блока регистров, второй выход — к третьему входу блока управления, а третий выход — к первому входу блока измерения параметров сигналов и ко второму входу первого формирователя импульсов, преобразователь кодов, первый вход которого подключен к четвертому выходу адресного блока, второй выход — к четвертому выходу блока синхронизации, третий вход — ко второму выходу блока измерения параметров сигналов, первый выход — к третьему входу блока синхронизации, а второй выход — к четвертому входу блока управления, дешифратор, первый вход которого подключен к пятому выходу блока синхронизации, шифратор, первый вход которого подключен к первому выходу дешифратора, а его выход подключен к третьим входам первого формирователя импульсов, блока измерения параметров сигналов, второй формирователь импульсов, выход которого подключен ко второму входу дешифратора, блок усилителей, первый вход которого подключен к выходу пульта управления, а его выход подключен к третьему входу дешифратора, блок задания режимов, первый вход которого подключен к выходу блока сравнения, второй вход — к третьему выходу блока управления, первый выход— к пятому входу блока управления, а второй выход — ко входу второго формирователя импульсов, к четвертому входу дешифратора и ко второму входу блока усилителей, а также третий формирователь импульсов, вход которого подключен к третьему выходу преобразователя кодов, а его выход является выходом устроиства, четвертыи вход блока измерения параметров сигналов подключен ко второму выходу коммутатора.

На чертеже представлена функциональная схема устройства.

Устройство содержит коммутатор 1 для контроля блоков памяти, первый формирователь 2 импульсов, блок 3 сравнения, блок

4 управления, пульт 5 управления, блок 6 измерения параметров сигналов, блок 7 регистров, преобразователь 8 кодов, адресный блок 9, шифратор 10, дешифратор 11, второй формирователь 12 импульсов, блок

13 задания режимов, блок 14 усилителя, блок 15 синхронизации и третий формирователь 16 импульсов.

Устройство работает следующим образом.

Перед началом работы с пульта 5 управления в блок 7 регистров вводятся данные в двоичном коде в соответствии с элект5

Зо

4 рическими параметрами, которые должны обеспечить первый формирователь 2 в виде стимулирующих воздействий и блок 6 измерений параметров сигналов в процессе автоматического контроля проверяемых изделий.

Объект контроля (ОК) подключается к коммутатору 1, управление которым осуществляют адресный блок 9 контролируемых точек и блок 4 управления. На подключенные точки коммутатора поступают стимулирующие воздействия с первого формирователя 2 и ответная реакция ОК на воздействия, которая контролируется блоком 6 измерения параметров сигналов.

Проверка ОК начинается от пускового импульса с пульта 5 управления, поступающего в блок 4 управления.

При этом формируется первая команда, по которой подключаются заданные точки и включается блок 15 синхронизации, вырабатывающий импульсы, определяющие последовательность операций. Формат команды и количество операционных тактов определяется текущим видом измерения, установленны м блоком 13 зада ния режимов. Переход к следующему виду контроля управляется блоком 3 сравнения, который контролирует адрес перехода к следующему виду и конечный адрес проверки. Заданные адреса перехода и останова хранятся в регистрах блока 4 управления. Управление первым формирователем 2 и блоком 6 измерения параметров сигналов осуществляется шифратором 10, формирующим кодовую комбинацию для настройки и включения. Выбор соответствующего кода команды в шифраторе

10 производится дешифратором 11 в соответствии с видом измерения, установленном в блоке 13 и операцией блока !5 синхронизации. При вводе данных первый формирователь 2 и блок 6 измерения параметров сигналов из блока 7 регистров автоматически выбирается диапазон формируемых напряжений в блоке .2 и коэффициент усиления блока 6, что обеспечивает защиту объекта контроля от включения повышенных напряжений и достижение достаточной точности при йзмерении электрических параметров. Сигналы на выбор соответствующего адреса кода, диапазона и усиления в шифраторе ll формируют второй формирователь 12 и блок 14 усилителей. Результат измерения, а также сигналы готовности блока 6 измерения параметров сигналов и первого формирователя 2 поступают в блок 15 синхронизации.

При измерении по сигналу «Норма» производится прерывание генерации тактов в блоке 15 синхронизации и вырабатывается сигнал, который поступает в блок 4 управления для включения следующей команды.

При отклонении -от нормы измеритель вырабатывает сигнал «Брак», включающий через блок 15 синхронизации преобразова841060 тель 8 кодов, который преобразует двоичный код адреса точек и величины измеряемых параметров в двоичнодесятичный код, поступающий в третий формирователь 16, формирующий знак для регистрации в протоколе и индикации.

Введение дополнительных блоков и связей позволяет повысить быстродействие предлагаемого устройства по сравнению с известными что, в свою очередь, повышает надежность и уменьшает трудоемкость процесса контроля, а также снижает себестоимость затрат на проверку и контроль проверяемых изделий.

Формула изобретения

Устройство для контроля блоков памяти, содержащее первый формирователь импульсов, первый выход которого подключен к первому входу коммутатора, первый выход коммутатора является выходом устройства, блок сравнения, пульт управления, выход которого подключен к первому входу блока управления, блок измерения параметров сигналов, отличающееся тем, что, с целью повышения быстродействия устройства, в него введены блок регистров, выход которого подключен к первому входу первого формирователя импульсов и к первому входу блока измерений параметров сигналов, а его первый вход подключен к выходу пульта управления, адресный блок, первый вход которого подключен к выходу пульта управления, второй вход — к первому выходу блока управления, первый выход — ко второму входу коммутатора, второй выход — ко второму входу блока управления, а третий выход — к первому входу схемы сравнения. блок синхронизации, первый вход которого подключен ко второму выходу первого формирователя импульсов и к первому выходу блока измерения параметров сигналов, второй вход — ко второму выходу блока управления, первый выход — ко второму входу блока регистров, второй выход — к третьему входу блока управления, а третий выход — к первому входу блока измерения параметров сигналов и ко второму входу первого формирователя импульсов, преобразоваs тель кодов, первый вход которого подключен к четвертому выходу адресного блока, второй вход — к четвертому выходу блока синхронизации, третий вход — ко второму выходу блока измерения параметров сигналов, первый выход — к третьему входу блока синхронизации, а второй выход — к четвертому входу блока управления, дешифратор, первый вход которого подключен к пятому выходу блока синхронизации, шифратор, первый вход которого подключен к первому выходу дешифратора, а его выход подключен к третьим входам первого фор.мирователя импульсов, блока измерения параметров сигналов, второй формирователь импульсов, выход которого подключен ко второму входу дешифратора, блок уси20 лителей, первый вход которого подключен к выходу пульта управления, а его выход подключен к третьему входу дешифратора, блок задания режимов, первый вход которого подключен к выходу блока сравнения, второй вход — к третьему выходу блока управления, первый выход— к пятому входу блока управления, а второй выход — ко входу второго формирователя импульсов, к четвертому входу дешифратора и ко второму входу блока усилителей, а такзо же третий формирователь импульсов, вход которого подключен к третьему выходу преобразователя кодов, а его выход является выходом устройства, четвертый .вход блока измерения параметров сигналов подключен ко второму выходу коммутатора.

Источники информации, принятые во внимание при экспертизе

l. Авторское свидетельство СССР № 563697, кл. G 11 С 29/00, 1977.

2. Авторское свидетельство СССР

4о № 469971, кл. G 06 F 1!/00, 1975 (прототип) .

841060

Составитель В. Гордонова

Редактор Н. Пушненкова Техред А. Бойкас Корректор Ю. Макаренко

Заказ 4780/81 Тираж 645 Подписное

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

1 13035, Москва, Ж вЂ” 35, Раушская наб., д. 4/5

Филиал ППП «Патент», г. Ужгород, ул. Проектная, 4

Устройство для контроля блоковпамяти Устройство для контроля блоковпамяти Устройство для контроля блоковпамяти Устройство для контроля блоковпамяти 

 

Похожие патенты:

Изобретение относится к импульсной технике и может быть использовано в устройствах вычислительной техники и системах управления

Изобретение относится к вычислительной технике, в частности, к устройствам хранения информации, и может найти приме нение в специализированных системах хранения и обработки изображений, в ассоциативных параллельных процессорах при решении информационно-логических задач, задач поиска и сортировки данных, в устройствах обработки сигналов в реальном масштабе времени

Изобретение относится к полупроводниковому запоминающему устройству, содержащему схему обнаружения и исправления множественных ошибок

Изобретение относится к способам записи в энергонезависимую память и может быть использовано в приборах, осуществляющих хранение и обновление оперативной информации в процессе своей работы

Изобретение относится к устройствам тестирования электронных элементарных схем и групповых линий соединений

Изобретение относится к средствам для программирования/стирания электрически стираемых программируемых полупроводниковых постоянных запоминающих устройств

Изобретение относится к области автоматики и вычислительной техники

Изобретение относится к электронным запоминающим устройствам (ЗУ) с электрически программируемыми ячейками
Наверх