Преобразователь кода грэя в двоичныйкод и обратно

 

Союз Советских

Социалистических

Республик

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (61) Дополнительное к пвт. свил-ву (22) Заявлено 09. 04. 79 (21) 2747792/18-21 (51)M. Кл.

Н 03 К 13/247 с присоединением заявки ¹

Государственный комитет (2,1) Приоритет па делам изобретений и от«рытий

Опубликовано 30.0б.8). Бн1ллетень ¹24 (53) УДК 621. ,371.4(088.8) Дата опубликования описания 07.07 ° 81 (72) Автор изобретения

З.M.Ãàôàðoâ (71) Заявитель Уфимский авиационный институт им. Орджоникидзе

<54) ПРЕОБРАЗОВАТЕЛЬ КОДА ГРЕЯ В ДВОИЧНЫЙ КОД И ObPATHO

Изобретение относится к автоматике и вычислительной технике и может быть использовано при построении цепей обратной снязи цифровых следящих систем.

Известно устройство, содержащее .блок неравнозначности и блок запоминания, в каждом из которых обмотка

Ю считывания трансфлюксоров соединены последовательно, входная обмотка первого транфлюксора блока неравнозначности соединена с первой вхоцной шиной. первый вход входной обмотки второго э трансфлюксора блока неравнозначности соединен через первый диод с шиной первого тактового сигнала, а второй вывод через второй диод подключен к шине обнуляющего сигнала и через обмотку обнуления. подключен к первому выводу конденсатора и аноду первого диода блока запоминания tll.

Известно также устройство, содержащее два блока неравнозначности, в каж1 дом из которых первый вывод обмотки обнуления первого трансфлюксора подключен к катодам первого и второго диодов, а второй вывод через обмотку обнуления второго трансфлюксора соединен с анодами третьего и четвертого диодов и с первой обкладкой первого конденсатора, вторая обкладка которого. соединена с общей шиной, с первой обкладкой второго конденсатора и с первым выводом входной обмотки второго трансформатора, первый вывод входной обмотки первого трансфлюксора соединен с катодом пятого диода, первый вывод выходной обмотки первого трансфлюксора соединен через первую выходную обмотку второго трансфлюксора с обшей шиной.и с первым выводом второй выходной обмотки второго трансфлюксора, второй вывод которой соединен с катодом третьего диода и с замыкающим контактом первого иереключа" теля, переключающий контакт которого через шестой диод coåäèíåí со второй обкладкой второго кони, псатора, а

843225 размыкающий контакт соединен с катодом седьмого диода и со вторым выводом выходной обмотки второго трансфлюксора, анод первого диода соединен с анодом восьмого диода, в первом блоке неравнозначности анод седьмого

I диода соединен с первой шиной выходного сигнала и через третий конденсатор с общей шиной, анод шестого диода первого блока неравнозначности соеди- 10 нен со вторым выводом входной обмотки первого трансфлюксора второго блока неравнозначности, аноды пятых диодов первого и второго блоков неравнознач-! ности соединены соответственно с выхо- i5 дами первого и второго ключей,. входы которых соединены с общей шиной, а управляющие входы соединены соответственно с первой и второй шинами тактового сигнала, вторые выводы об- 20 моток вторых трансфлюксоров первого и второго блоков неравнозначности соединены соответственно с выводами третьего и четвертого ключей, управляющие входы которых соединены соот- 25 ветственно с шинами первого и второго тактовых .сигналов, выход первого ключа соединен с анодом первого диода второго блока неравнозначности, в первом блоке неравнозначности .анод первого 30 диода соединен через кнопку с общей шиной, анод второго диода первого блока неравнозначности соединен с выходом второго ключа, обмотки считывания всех трансфлюксоров первого и второго 35 блоков неравнозначности соединены последовательно 52j.

Недостаток известных устройств— низкая помехозащищенность.

Цель изобретения — повышение поме- 40 хозащищенности.

Поставленная цель достигается тем, что, в устройство, содержащее два блока неравнозначности, в каждом из которых.первый вывод обмотки обнуления первого трансфлюксора подключен к катодам первого и второго диодов, а второй вывод через обмотку обнуления второго трансфлюксора соединен с анодами третьего и четвертого диодов50 и с первой обкладкой .первого конденсатора,. вторая обкладка которого соединена с общей шиной, с первой обкладкой второго конденсатора и с первым выводом входной. обмотки второго трансфлюксора, первый вывод входной: обмотки первого трансфлюксора соединен с катодом пятого диода, первый вывод выходной обмотки первого трансфлюксора соединен через первую выходную обмотку второго трансфлюксора с общей шиной и с первым выводом вто.рой выходной обмотки второго трансфлюксора, второй вывод которой соединен с катодом третьего диода и с замыкающим контактом первого переключателя, переключающий контакт которого через шестой диод соединен со второй обкладкой второго конденсатора, а размыкающий контакт соединен с катодом седьмого диода и со вторым выводом выходной обмотки второго трансфлюксора, анод первого диода соединен с анодом восьмого диода, в первом блоке неравнозначности анод седьмого диода соединен с первой шиной выходного сигнала и через третий конденсатор с общей шиной, анод шестого диода первого блока неравнозначности соединен со вторым выводом входной обмотки первого трансфлюксора второго блока неравнозначности аноды пятых диодов

Э первого и второго блоков неравнозначности соединены соответственно с выходами первого и второго ключей, входы которых соединены с общей шиной, а управляющие входы соединены соответственно с первой и второй шинами тактового сигнала, вторые выводы входных обмоток вторых трансфлюксоров первого и второго блоков неравнозначности соединены соответсвенно с выходами третьего и четвертого ключей, управляющие входы которых соединены соответственно с шинами первого и второго тактовыхс сигналов, выход первого ключа соединен с анодом первого диода второго блока неравнозначности, в первом блоке неравнозначности анод первого диода соединен через кнопку с общей шиной, анод второго диода первого блока неравнозначности соединен с выходом второго ключа, обмотки считывания всех трансфлюксоров первого и второго блоков неравно значности соединены последовательно, введены К-2 (где К вЂ” число разрядов переобразуемого кода) блоков неравнозначности, коммутатор и 2К-4 ключей, причем во все блоки неравнозначности, кроме первого, введены третьи конденсаторы, первая обкладка которых соединена с общей шиной, а вторая соединена с анодом седьмого диода и с шиной соответсвующего выходного сигнала, во всех блоках неравнозначности катод восьмого диода соединен с анодом шес843225 того диода, аноды пятых диодов введенных блоков неравнозначности соединены с выходами соответствующих 2N-1 клюI чей где M — номер блока неравнозначности), входы которых соединены с об- 5 щей шиной, а управляющие входы соединены с шиной M-ro тактового сигнала, вторые выводы входных обмоток вторых трансфлюксоров введенных блоков неравнозначности соединены соответственно с выходами 2М-ых ключей, управ ляющие входы которых соединены с шиной M-го тактового сигнала, входы

?M-ых ключей соединены с M-ми переключающими контактами коммутатора, !5 размыкающие контакты которого соединены с. М 1 переключающий контактом

1 а замыкающие контакты соедиены с соответствующими шинами параллельной входной информации, первый размыкающий 2О контакт переключателя соедиен с шиной последовательной входной информации, анод второго диода К-го блока неравнозначности соединен с выходом первого ключа, аноды вторых диодов всех остальных М-ых блоков неравнозначности соединены с.выходом 2М+1-го ключа, аноды первых диодов М-ых (кроме первого) блоков неравнозначности соединены с выходами 2М-3 ключей.

25 где N — разряд двоичного кода;

R — разряд кода Грея;

Q+ +â€, знак сложения логической операции неравнозначность °

На.чертеже представлена схема преобразователя кода Грея в двоичный код и обратно °

Преобразователь кода Грея в двоичный код и обратно содержит блоки 1 неравнозначности, в каждом из которых первый вывод обмотки 2 обнуления трансфлюксора 3 подключен к катодам диодов

4 и 5, а второй вывод через обмотку

6 обнуления трансфлюксора 7 соединен с анодами диодов 8 и 9 и с первой обкладкой конденса-.ора 10, вторая обкладка которого соединена с общей шиной, с первой обкладкой конденсатора

1 и с первым выводом входной обмотки

12 трансфлюксора 7, первый вывод входной обмотки 13 первого трансфлюксора соединен с катодом диода 14, первый вывод выходной обмотки 15 трансфлюк- сора 3 соединен через выходную обмотку

16 трансфлюксора 7 с общей шиной и с первым выводом выходной обмотки 17 трансфлюксора 7, второй вывод которой соединен с катодом диода 8 и с замыкающим контактом переключателя 18, переключающий контакт которого через диод 19 соединен со второй обкладкой конденсатора ll а размыкающий контакт соединен с катодом диода 20 и со втО рым выводом обмотки 15, анод диода

5 соединен с анодом диода 21, катод которого соединен с анодом диода 19 анод диода 20 соединен с первой обкладкой конденсатора 22 и с шиной 23 выходного сигнала, вторая обкладка конденсатора 22 соединена с общей шиной, анод диода 19 блока 1-M (где M — порядковый номер блока 1) соединен со вторым выводом обмотки 13 блока 1-И+1, обмотки 24 считывания всех трансфлюксоров 3 и 7 всех блоков 1 соединены согласно и последовательно, аноды диодов 14 всех блоков 1 соединены соответственно с выходами ключей

24-2М-1, входы которых соединены с общей шиной, а управляющие входы соединены соответственно с шиной 25-M тактового сигнала, вторые выводы обмотрк 6 соединены соответственно с выходами ключей 24-2М, управляющие входы которых соединены соответственно с шиной 25-М тактового сигнала, входы ключей 24-2М соединены C М вЂ” ми переключающими контактами коммутатора .26, размыкающие контакты которого соединены с М-1-ми переключающими контактами, а .-замыкающие контакты соединены с соответствующими шинами 27 параллельной входной информации, первый размыкающий контакт коммутатора 26 соединен с шиной 28 последовательной входной информации, анод диода и бло" ка 1-К соединен с выходом ключа 24-1, аноды диодов 4 остальных блоков 1 соединены с выходом ключа 24-2M+1, аноды диодов 7 всех блоков 1 (кроме блока

1-1) соединены с выходами ключа 242М-З, анод диода 7 блок 1-1 соединен через кнопку 28 с общей шиной.

Устройство может работать как в режиме преобразования кода Грея в двоичный код, так и в режиме обратного преобразования.

В оежиме Код Грея-ь двоичный код контакты переключателей 18 находятся в положении, показанном на чертеже, в результате чего работа устройства подчиняется алгоритму

М = М - )114

В режиме .1Двоичный код - код Грея" контакты переключателей !8 находятся

843225 в обратном положении и работа устройства подчиняется алгоритму

R N10N„

В обоих режимах перед началом ра5 боты устройства нажатием кнопки 28 осуществляется разряд конденсаторов

10 и ll и прсизводится блокировка трансфлюксоров 3 и 7 блока 1-1. Состояние же конденсаторов 10 и 11 и трансфлюксоров 3 и 7 остальных блоков

l безразлично.

Через шину 28 последовательной входной информации (старшими разрядами вперед) или шины 27-1 — 27-К парал-1> лельной входной информации на ключи

24- 2И поступают разряды переобразуемого числа.

Тактовыми сигналами с шины 25 обеспечивает последовательное открывание ключей 24, причем в первый момент открываются ключи 24, соединенные с блоком 1-1, затем ключи 24 соединенные с блоком 1-2 и т.д.

С открыванием ключа 24-2 сигнал, соответствующий старшему разряду преобразуемого кода В (или Й,)>поступает

1 во входную обмотку 6 трансфлюксора 7, Если преобразуемый разряд равен "1", то указанный трансфлюксор разблокируется и заряжаются конденсаторы 10, 1l и 22 и на выходной шине 23-1 возникает отрицательный потенциал, соответствующий N=R=1 (или R,=N„=1)

При этом ключ 24 †с ключем 24-2 обес35 печивает установку в исходное состояние блока 1-2, то есть разряд его конденсаторов 10 и 11 и блокировку его трансфлюксоров 3 и ?, С поступлением импульса на шину 25-2 открыва- о ются ключи 24-3 и 24-4, При этом разблокируется трансфлюксор 7 блока 1-2, если Йз=1 (или и -l), и разблокируется трансфлюксор 3 блока 1-2, если был заряжен конденсатор 11 блока 1-1. На последовательно и встречно соединенных выходных обмотках 15 и 16 трансфлюксоров 3 и 7 блока 1-2 выполняется логическая операция Неравнозначность, в результате чего заряжаются или не заряжаются конденсаторы 10, 11 и 22 блока 1-2 и потенциал на шине 23-2 определяет занчение Й (или R<), При этом обеспечивается установка блоков

2 1-3 блока l-l в исходное состояние, 55

При последующих тактах работа остальных блоков 1 аналогична, Результат преобразования фиксируется в виде заряда конденсаторов 22, В предлагаемом устройстве для повышения помехозащищенности образования кодов чисел, поступающих друг за другом, предусмотрена возможность установки в исходное состояние блока !в (И+1) блока 1-(М-!) одновременно с. преобразованием в блоке 1--М. Благодаря этому возможно преобразование последующего кода в устройстве без предварительной подачи на него обнуляющего сигнала и поскольку обнуление каждого разряда производится два раза в процессе преобразования, причем один раз непосредственно перед работой в каждом блоке 1, значительно повышена помехозащищенность преобразоватепя

Формула изобретения

Преобразователь кода Грея в двоичный код и обратно, содержащий два блока неравнозначности, в каждом из которых первый вывод обмотки обнуления первого трансфлюксора подключен к катодам первого и второго диодов, а второй вывод через обмотку обнуления второго трансфлюксора соединен с ано— дами третьего и четвертого диодов и с первой обкладкой .первого конденсатора, вторая обкладка которого соединена с общей шиной с первой обкладкой второго конденсатора и с первым выводом входной обмотки второго трансфлюксора первый вывод входной обмотки

Ф первого трансфлюксора соединен с катодом пятого диода, первый вывод выходной обмотки первого грапсфлюксора соединен через первую выходную обмотку второго трансфлюксора с общей шиной и с первым выводом второй выходной обмотки второго трансфлюксора, второй вывод которой соединен с катодом третьего диода и с замыкающим контактом первого переключателя, nepe m;.÷àþùèé контакт которого через шестой диод соединен со второй обкладкой второго конденсатОра, а размыкающий контакт соединен с. ка тодом седьмого диода и со вторым выводом выходной обмотки второго трансфлюксора, анод первого диода соединен с анодом восьмого диода, в первом блоке неравнозначности анод, седьмого диода соединен с первой ши.ной выходного сигнала и через третий конденсатор с общей шиной, анод шестого диода первого блока неравнозпачности соединен со вт тзь м выводом в,î:.!íîé об10

9 8432 мотки первого трансфлюксора второго блока неравнозначности, аноды пятых дйодов первого и второго блоков неравнозначности соединены соответственно с выходами первого и второго клю5 чей, входы которых соединены с общей шиной, а управляющие входы соединены соответственно с первой и второй шинами тактового сигнала, вторые выводы входных обмоток вторых трансфлюксоров 10 первого и второго блоков неравнозначности соединены соответственно с выходами третьего и четвертого ключей, управляющие входы которых соединены ( соответственно с шинами первого и вто-15 рого тактовых сигналов, выход первого ключа соединен с анодом первого диода второго блока неравнозначности, в первом блоке неравнозначности, анод первого диода соединен .через кнопку с 20 общей шиной, анод второго диода первого блока неравнозначности соединен с выходом второго ключа, обмотки считывания всех трансфлюксоров первого и второго блоков неравиозначности соединены последовательно, о т л ич а ю шийся тем, что, с целью повышения помехозащищенности, в него введены К-2 (где К вЂ” число разрядов преобразуемого кода) блоков неравнозначности коммутатор 2К-4 ключей, причем во все блоки неравнозначности, кроме первого, введены третьи конденсаторы, первая обкладка которых соединена с общей шиной, а вторая

35 соединена с анодом седьмого диода и с шиной соответствующего выходного сигнала, во всех блоках неравнозначности кода восьмого диода соединен с анодом шестого диода, аноды пятых диодов введенных блоком неравнозначности соединены с выходами соответствующих 2М-1 ключей (где М вЂ” номер блока неравнозначности), входы которых соединены с общей шиной, а управля ющие входы соединены с шиной М-ro тактового сигнала, вторые выводы входных обмоток вторых трансфлюкторов введен-:. ных блоков неравнозначности соединены соответственно с выходами 2М-ых ключей, управляющие входы которых соединены с шиной M-ro тактового сигнала, входы 2М-ых ключей соединены с M-ми переключающими контактами коммутатора, размыкающие контакты которого соединены с M-1 переключающим контактом, а замыкающие контакты соединены с соответствующими шинами параллельной входной информации, первый размыкающий контакт переключателя соединен с шиной последовательно входной информации, анод второго диода К-ro блока неравнозначности соединен с выходом ,первого ключа, аноды вторых диодов всех остальных M-ых блоков неравнознаности соединены с выходом 2М- 1-го ключа, аноды первых диодов М-ых (кроме первого) блоков неравнозначности соединены с выходами 2М-3-ых ключей, Источники информации, принятые во внимание при экспертизе

1, Авторское свидетельство СССР

Ф 661790, кл. Н 03 К 13/247, 16.02.77, 2, Авторское свидетельство СССР по заявке Р 2607850 19.04.79.

Преобразователь кода грэя в двоичныйкод и обратно Преобразователь кода грэя в двоичныйкод и обратно Преобразователь кода грэя в двоичныйкод и обратно Преобразователь кода грэя в двоичныйкод и обратно Преобразователь кода грэя в двоичныйкод и обратно Преобразователь кода грэя в двоичныйкод и обратно 

 

Похожие патенты:

Изобретение относится к импульсной технике и может быть использовано в устройствах вычислительной техники и системах управлениях

Изобретение относится к области высоковольтной импульсной техники и может быть использовано в качестве источника импульсного электропитания различных электрофизических установок

Изобретение относится к устройствам цифровой автоматики и может найти применение в системах управления, контроля, измерения, вычислительных устройствах, устройствах связи различных отраслей техники

Таймер // 2103808
Изобретение относится к устройствам отсчета времени и может найти применение в системах управления, контроля, измерения, в вычислительных устройств, устройствах связи различных отраслей техники

Изобретение относится к области электротехники, в частности к области генерирования электрических импульсов с использованием трансформаторов

Изобретение относится к импульскной технике

Изобретение относится к области импульсной техники

Изобретение относится к импульсной технике и может быть использовано в устройствах, работающих в частотном режиме, а также при разработке источников коротких высоковольтных импульсов

Изобретение относится к электротехнике и электронике и может быть использовано в устройствах питания радиоэлектронной аппаратуры, для питания электроприводов и т.д
Наверх