Приемник двоичных сигналов

 

ОПИСАНИИ

ИЗОВРЕТВН ИЯ

К . АВТОИ:К©МУ СВИДИВЛЬСИВ (61) Дополнительное и авт. свндву (22)Заявлено 30,10,79 (21) 2834272/18-09

862377 (Ы)М. Кл. с прнсоелннениеа заивии М

Н 04 L 1/14

9вудярстванвФ ивавтвт мер ю двлаи нзвврвтевв11 н атврити11 (23) Приоритет

Опубликовано 01.09.81, Бюллетень М 33 (53) УДК 621,394. .662.2(088.8) Дата опубликования опнсаии» 09,09.81 ф . Э".:

„Ильина !

7., ;., т. -„i (72 ) Авторы изобретения

В. П. Афанасьев, А. И. Захаров и Л. (7E) Заявитель (54) ПРИЕМНИК ДВОИЧНЫХ СИГНАЛОВ

Изобретение относится к технике передачи дискретных данных и может использоваться в аппАратуре передачи дискретной информации, использующей для обеспечения требуемой верности

5 передаваемой информации избыточный блочный код в режиме обнаружения или обнаружения и частичного исправления ошибок и решающую обратную связь, 10

Известен приемник двоичных сигналов, содержащий первый распределитель, два ключа, три блока управления, два блока памяти, второй распреИ делитель, выход которого подключен к первому входу первого элемента ИЛИ,. формирователь сигналов, приемный блок и дешифратор, выход которого подключен ко входу первого блока управления, который соединен с датчиком сигналов, при этом выходы ключей соединены с первыми входами блоков памяти Г!3 °, Однако известный приемник не позволяет принимать сигналы по полудуплекс ным каналам связи.

Цель изобретения — обеспечение возможности приема сигналов по полудуплексным каналам связи.

Для этого в приемник двоичных сигналов, содержащий первый распределитель, два ключа, три блока управления, два блока памяти, второй распределитель, выход которого подключен к первому входу первого элемента

ИЛИ, формирователь сигналов, приемный блок и дешифратор, выход которого подключен ко входу первого блока управления, который соединен с датчиком сигналов, а выходы ключей соединены с первыми входами блоков памяти, введены три элемента задержки и второй элемент ИЛИ, входы которого соединены с первым выходом первого блока управления и выходом первого распределителя, ко входу которого подключен выход первого элемента задержки, входы которого соединены соответственно со вторым выходом первого блока управления и выходом второго элемента задержки, ко входу которого подключен выход первого элемента ИЛИ, второй вход которого соединен с третьим выходом первого блока управления. Соответствующий выход первого распределителя соединен с первыми входами ключей, вторые входы которых соединены соответственно с выходами второго блока управления и.приемного блока. Выход второго элемента ИЛИ через третий элемент задержки подключен ко входу второго распределителя, соответствующий выход которого соединен со вторыми входами блоков памяти, выходы которых подключены соответственно ко входам формирователя сигналов и третьего блока управления.

На чертеже представлена структурная электрическая схема предложенного приемника.

Приемник двоичных сигналов содержит датчик сигналов 1, дешифратор 2, первый, второй и третий блоки, управления 3,4,5 соответственно, первый и, второй элементы ИЛИ 6,7 соответственно, первый, второй и третий элементы задержки 8,9,10, формирователь 11 сигналов, два ключа 12,13,два блока памяти 14,15, приемный блок 16, первый и второй распределители 17,18 соответственно.

Приемник работает следующим образом.

Передача и прием кодовых комбинаций по полудуплексным каналам связи осуществляется так же, как и по дуп лексным каналам связи, только время на передачу информации и служебных команд предоставляется поочередно сначала в одну сторону, потом в другую, и при этом также изменяется . режим вхождения в связь.

Вхождение в связь на вызывающей станции начинается с передачи команды "Начало работы". Эта команда должна включать синхропоследовательность и фаэирующую последовательность (а также адрес вызываемой -станции и свой адрес, если станции работают в сети).

Команда "Начало работы" формируется в датчике сигналов 1. После передачи этой команды в первом блоке управления 3 делается отметка о начале измерения задержки, учи62377

50 равной емкости второго элемента задержки, запускается датчик сигналов

1, и в канал связи выдается команда

"Готов к работе".

40 ф .тывающей распространение сигнала в прямом и обратном каналах связи. На вЫзываемой станции после приема команды "Начало работы" с выхода дешифратора 2 на первый блок управления 3 выдается сигнал для переключения станции в режим передачи. Причем сигнал на переключение с выхода первого блока управления 3 выдается с задержкой относительно входного сигнала, равной емкости линии задержки на переключение (хотя включение передатчика радиостанции может проиэойтн и ранее),а разрешение на передачу с .выхода датчика сигналов 1 команды "Начало работы" выдается ближайшим тактовым импульсом второго распределителя 18. На вызываемой станции после приема команды "Начало работы" будет установлена фаза по импульсу и фаза по циклу распределителя 17, а также в блоке управления

3 будет сделана отметка о начале отсчета задержки команды при передаче ее по прямому и обратному каналам связи °

Если станции работают,в сети, то передатчики других станций сети, приняв команду "Начало работы" с чужим адресом, блокируются.

На вызываемой станции после приема команды "Начало работы" кроме установления фазы по импульсу и по циклу в блоке управления 3 будет определено время, соответствующее задержке сигнала во время его передачи по прямому и обратному каналам связи. Это время будет определено из общей задержки, определяемой в блоке управления 3 с момента окончания передачи команды Начало работыи до момента окончания приема этой команды, путем вычитания из нее задержки на переключение и времени приема команды "Начало работы"; После приема команды

"Начало работы" с выхода дешифратора

2 выдается сигнал на блок управления

3, с выхода которого выдается сигнал для установки емкости элемента задержки 8, а затем с задержкой, На вызываемой станции после приема команды "Готов к работе" в блоке управления 3 определяется и сигналом с era выхода устанавливается емкость первого элемента задержки Я, затем с

5 86237 задержкой, определяемой вторым элементом задержки, ближайшим тактовым импульсом .второго распределителя запускается датчик сигналов 1 и выдает в канал связи команду "Готов к работе".

Команда "Готов к работе" содержит в себе сведения о длине цикла второго распределителя в зависимости от того, будет ли от станции передаваться информация или только служебные сигналы "Запрос" илн "Подтверждение". В зависимости от этого будет устанавливаться длина цикла первого распределителя противоположной стан- 15 ции.

Приемник двоичных сигналов, содержащий первый распределитель, два ключа, три блока управления, два блока памяти, второй распределитель, выход которого подключен к первому входу

Вызывающая станция после приема . команды "Готов к работе передает в канал связи первый пакет из Ь д„с ко20 довых комбинаций:, (h „„с, соответствует .использованию всех -имеющихся в блоках памяти регистров). После передачи.пакета из h ä„ кодовых комбинаций станция переключается в режим приема, но разрешение на прием выдается с задержкой по отношению к концу передачи, равной. емкости всех элементов задержки. На вызывающей станции осуществляется прием h „, к сигналов обратной связи, затем вызывающая станция снова переключается в режим передачи очередного пакета из

h „ кодовых комбинаций. При этом в очередном пакете на местах, соответ(1

35 ствующих приему сигнала Подтверждение", так же, как и при передаче по дуплексному каналу связи, передается очередная кодовая комбинация соответствующей последовательности, а на ,местах, соответствующих приему сигнала Запрбс, повторно передается комбинация данной подпоследовательности, переданная в предыдущем пакете. В процессе обмена информацией 45 во время приема очередного пакета в бл к памяти 14 через ключ 12 поочеред" но записываются данные с выхода блока управления 4 о наличии или отсутствии ошибок в каждой из Ь„,окс приня- 50 тых кодовых комбинаций, а в блок памяти 15 через ключ 13 — данные с выхода приемного блока 16. Во время передачи данные этих блоков памяти поочередно считываются в формирователь ll сигналов и в блок управления

5 для передачи в каждой подпоследовательности или следующей кодовой комбинации иэ соответствующего регистра

7 6 блока памяти или запрашиваемой комбинации из повторителя.

В дуплексном режиме первый и второй распределители работают непрерывно и обеспечивают поочередную запись кодовых комбинаций в соответствующие регистры блока памяти и поочередное считывание кодовых комбинаций из соответствующих регистров другого блока памяти. В.полудуплексном режиме распределители выполняют те же функции, но из-за поочередности работы необходимо обеспечить своевременный запуск и остановку этих распределителей. С этой целью в процессе обмена данными распределители запускаются поочередно друг от друга с учетом задержек запуска, определяемых включенными между ними линиями задержки. Емкость второго и третьего элементов задержки устанавливается такой, чтобы время задержки сигнала в линии было не меньше мак симально возможного времени переклюI чения радиостанции с приема на передачу (или с передачи на прием) . В этом случае колебания времени пер»" ключения станции не изменяют фазу передаваемого сигнала при переключении по сравнению с фазой сигнала, передаваемого до переключения. В том случае, если время задержки сигнала второго и третьего элементов задержки не кратно длительности передачи кодовой комбинации при переключении станции с приема на передачу сигна,пом с выхода линии задержки, необходимо устанавливать фазу второго распределителя, а при переключении станции с передачи на прием — фазу первого распределителя. Сдвиг фазы распределителей в этом случае производится на заранее известную постоянную величину, так что оба распределителя, обменивающихся информацией станций, остаются в фазе.

Таким образом обеспечивается прием сигналов по полудуплексным каналам связи»

Формула изобретения з 6636/54 дписное

Патент", Проектная,4

7 8623 первого элемента ИЛИ, формировател сигналов, приемный блок и дешифратор, выход которого подключей ко входу первого блока управления, который соединен с датчиком сигналов, при

5 этом выходы ключей соединены с первыми входами блоков памяти,:о т л ич а ю шийся тем, что, с целью обеспечения возможности приема сигналов по полудуплексным каналам связи,щ введены три элемента задержки и второй элемент ИЛИ, входы которого сое динены.с первым выходом первого блока управления и выходом первого распределителя, ко входу которого под- 1 ключен выход первого элемента задерж" ки, входы которого соединены соответственно со вторым выходом первого блока управления н выходом второго элемента задержки, ко входу которого подключен выход первого элемента ИЛИ, 77 8 второй вход которого соединен с третьим выходом первого блока управ» лення, причем соответствующий выход первого распределителя соединен с первыми входами ключей, вторые входы которых соединены соответственно с выходамн второГо блока управления и приемного блока, а выход второго элемента ИЛИ через третий элемент за-., держки подключен ко входу второго рас пределителя, соответствующий выход которого соединен со вторыми входами блоков памяти, выходы которых подклв чены соответственно ко входам 4ормиро« вателя сигналов и третьего блока управления.

Источники информации, принятые во внимание при экспертизе

1.Авторское свидетельство СССР

У 563735, кл. 8044 !/14, 1976 (прототип) .

Приемник двоичных сигналов Приемник двоичных сигналов Приемник двоичных сигналов Приемник двоичных сигналов 

 

Похожие патенты:

Изобретение относится к пользовательскому сегменту цифровой сети с комплексными услугами

Изобретение относится к передачи информации

Изобретение относится к системам и способам архивирования данных

Изобретение относится к области радиотехники и может быть использовано для передачи сигналов синхронизации совместно с информационными сообщениями в системах навигации,связи и телеуправлении
Наверх