Способ изготовления вч транзисторных структур

 

СПОСОБ ИЗГОТОВЛЕНИЯ ВЧ ТРАНЗИСТОРНЫХ СТРУКТУР, включающий получение базового примесного слоя противоположного подложке типа проводимости и его термическую разгонку, формирование маскирующего диэлектрического покрытия с последующим вскрытием эмиттерного окна и формирование активной базовой и эмиттерной областей через одно и то же окно, о т л и ч а ю щ и и с я тем, что, с целью улучшения усилительных свойств транзисторных структур, после вскрытия змиттерного окна Проводят вытравливание примесного слоя, а маскирующее диэлектрическое покрытие формируют после получения базового примесного слоя, термическую разгонку которого ведут после вытравливания.

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК (19) (11) I . (51)5 Н 01 1. 21/331

НИЕ ИЗОБРЕТЕНИЯ "

ОПИСА

ГОСУДАРСТВЕННОЕ ПАТЕНТНОЕ

ВЕДОМСТВО СССР (ГОСПАТЕНТ СССР) К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (21) 2933160/25 (22) 28;05.80 (46) 15.07.93. Бюл. ЬЬ 26 (72) 8.Н.Глущенко (56) Патент США

t4 3698077, кл. 29-578, опублик. 1968 г.

Авторское свидетельство СССР й. 705924, кл. Н 01 L 21/02, 1978. (54)(57) СПОСОБ ИЗГОТОВЛЕНИЯ ВЧ

ТРАНЗИСТОРНЫХ СТРУКТУР, включающий получение базового примесного слоя противоположного подложке типа проводимости и его термическую раагонку, форИзобретение относится к микроэлектронике, в частности к технологии изготовления полупроводниковых приборов и может быть использовано в производстве мощных

8Ч транзисторов и больших интегральных схем на биполярных транзисторах.

Целью изобретения является улучшение усилительных свойств транзисторных структур.

На фиг. 1 изображена высоколегированная полупроводниковая подложка 1 с высокоомным эпитаксиальным слоем 2, маскирующее диэлектрическое покрытие 3 со вскрытым окном 4, через которое сформирован базовый примесный слой 5 противоположного подложке типа и роводимости; на фиг. 2 — полупроводниковая подложка 1 с маскирующим диэлектрическим покрытием 6, вскрытым эмиттерным окном 7, вытравленной областью 8 и разогнанным термически базовым примесным слоем 9; на фиг. 3 — подложка 1 со сформированными мирование маскирующего диэлектрического покрытия с последующим вскрытием эмиттерного окна и формирование активной базовой и эмиттерной областей через одно и то же окно, отличающийся тем, что, с целью улучшения усилительных свойств транзисторных структур, после вскрытия эмиперного окна проводят вытравливание примесного слоя, а маскирующее диэлектрическое покрытие формируют после получения базового примесного слоя, термическую разгонку которого ведут после вытравливания.

М. сю активной базовой 10 и эмиперной 11 областями, покрытых маскирующим диэлектрическим покрытием 12; на фиг. 4— транзисторная структура со вскрытыми контактными окнами и металлизацией 13 и 14 к эмиттерной базовой областям. 00

Способ осуществляют в следующем порядке. На кремниевую высоколегированную подложку 1 и-типа проводимости с удельным сопротивлением/)0,01 OM см осаждают эпитаксиальным наращиванием высокоомный слой 2 того же типа проводи- Ф мости с удельным сопротивлением 2 Ом см и толщиной 11 мкм. Термическим окислением в комбинированной среде сухого и увлажненного водяными парами кислорода проводят выращивание маскирующего диэлектрического покрытия 3 двуокиси кремния толщиной 0,6 мкм при температуре

1150 С. Фотогравировкой в выращенном окисле кремния 3 вскрывают окно 4 и через него диффузией бора из борного ангидрида

867224

В20з формируют базовый примесный слой

5 противоположного подложке типа проводимости, Предварительную диффузию (загонку) бора производят в вакууме при температуре 940 С в течение 30 мин до получения поверхностного сопротивления 70 Ом/0 с глубиной залегания диффузионного слоя

0,35 мкм.

Далее при температуре 150 С, чтобы глубина залегания диффузионного слоя не изменялись, в плазме ВЧ разряда разложением моносилана SiH< в кислороде с аргоном на установке УВП-2 осуществляют плазмохимическое осаждение маскирующего диэлектрического покрытия в двуокиси кремния толщиной 0,5 мкм, Фотогравировкой вскрывают эмиттерное окно 7 и плазмохимическим способом в течение 5 мин во фреоновой плазме хладона

14 (тетрафторид CF4) под давлением 44 Па, используя маскирующие свойства фоторезиста, вытравливают примесный слой 8 на глубину, большую глубины его залегания на

0,45 мкм. После снятия фотореэиста и отмывки пластин в перекисно-аммиачной смеси производят термическую разгонку базового примесного слоя 9 при температуре 1150 С вначале в сухом кислороде в течение 6 мин, а затем в нейтральной азотной среде до глубины 4 мкм. После стравливания тонкого слоя двуокиси кремния с эмиттерного окна в травителе на основе фтористоводородной кислоты и воды последовательно, либо одновременно из общего источника, формируют активную базовую

10 и эмиттерную 11 области. Базовую область формируют диффузией бора иэ BzOa c последующей его разгонкой в нейтральной азотной среде. Поскольку вторая стадия разгонки ведется в нейтральной среде и поверхностная концентрация (Ns) легирующей примеси бора в значительно меньшей степени подвержена обеднению по сравнению с разгонкой в окислительной среде, сохраняется уровень поверхностного легирования типового диффузионного транзистора

Ns 4 10 см с глубиной залегания диффузионного слоя 1,5 мкм, Эмиттерную об5

35 ласть 11 формируют диффузией фосфора из

РОС!з при температуре 1000 С до йа

1 10 см через то же эмиттерное окно 7, что и активную базовую область 10. В результате диффузии фосфора в окислительной кислородной среде на поверхности окна образуется маскирующее диэлектрическое покрытие 12 из фосфорно-силикатного стекла. Далее вскрывают фотолитографией контактные окна к эмиттерной 11 и базовой

9 областям, напыляют алюминий толщиной

1,5 мкм и последующей фотогравировкой формируют их металлизацию 13 и 14.

По сравнению со структурой, полученной известным способом-прототипом, транзисторная структура, полученная данным способом, имеет эффективную площадь эмиттера большую на величину боковой. диффузии контактного базового слоя в сторону эмиттера. При глубине залегания диффузионного слоя 4 мкм сужение площади эмиттера при использовании способа-прототипа определяется боковой диффуэией

2,8 мкм по всему периметру эмиттера. В предложенном же способе развитие боковой диффузии ограничено вытравленной областью 8 большей глубины залегания базового примесного слоя 5, Для мощных

ВЧ транзисторных структур и для больших интегральных схем на биполярных транзисторах размеры эмиттера уменьшают до нескольких микрон, причем, с использованием данного способа геометрические потери могут быть сведены к минимуму.

Лучшие усилительные свойства транзисторных структур, полученных описываемым способом, обеспечиваются большей эффективностью эмиттера, достигаемой за счет увеличения эффективной площади эмиттера над тонкой центральной частью активной базовой области. Данный способ особенно эффективен при создании транзисторных структур, работающих на высоких частотах и при больших плотностях эмиттерного тока в условиях возрастающего эффекта концентрации тока по периметру эмиттера, 867224

Составитель П,Петров

Редактор Г.Берсенева Техред М. Моргентал Корректор М.Андрушенко

Заказ 2833 Тираж Подписное

ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР

113035, Москва, Ж-35. Раушская наб., 4/5

Производственно-издательский комбинат "Патент", r. Ужгород, ул.Гагарина, 101

Способ изготовления вч транзисторных структур Способ изготовления вч транзисторных структур Способ изготовления вч транзисторных структур Способ изготовления вч транзисторных структур 

 

Похожие патенты:

Изобретение относится к микроэлектронике и может быть использовано в технологии изготовления транзисторных структур с полным эмиттером

Изобретение относится к микроэлектронике, а именно к технологии изготовления СИ на биполярных вертикальных PNP транзисторах

Изобретение относится к области полупроводниковой микроэлектроники и предназначено для изготовления биполярных планарных транзисторов как в дискретном, так и в интегральном исполнении

Изобретение относится к микроэлектронике, а именно к технологии изготовления ИС высокой степени интеграции на биполярных транзисторах с использованием методов самосовмещенной технологии (ССТ)

Изобретение относится к области силовой полупроводниковой техники

Изобретение относится к микроэлектронике, а именно к области создания интегральных схем (ИС) с использованием биполярных транзисторов

Изобретение относится к микроэлектронике и может быть использовано в технологии изготовления биполярных транзисторов

Изобретение относится к способам изготовления полупроводниковых приборов и может быть использовано в технологии изготовления высоковольтных биполярных транзисторов с изолированным затвором на основе кремния
Наверх