Устройство защиты от помех

 

ОП ИСАНИЕ

ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

Союз Советских

Социалистических

Республик (61) Дополнительное к авт. свид-ву № 680!88 (22) Заявлено 23.05.79 (21) 2768485/!8-09 (51) М. Кл.в с присоеднгением заявки №вЂ”

Н 04 В 15/00

Гвеударственнмй кеюнтет (23) Приоритет— (53) УДК 621.391..82 (088.8) Опубликовано 07.1 !.81. Бюллетень № 4!

СССР по делан нзобретеннй и открытий

Дата опубликования описания 17.!1.81 (72) Автор изобретения

И. М. Соколов (7! ) Заявитель (54) УСТРОЙСТВО ЗАЩИТЫ ОТ ПОМЕХ

Изобретение относится к радиотехнике и может быть использовано в радиотехнических устройствах различного назначения при обработке и выделении импульсных сигналов из шумов и помех на экране электронно-лучевой трубки.

По основному авт. св. № 680188 известно устройство защиты от помех, содержащее последовательно соединенные преобразователь, код-напряжение и блок сравнения, а тцкже блок управления и квантователь во времени, между выходом квантователя во времени, подключенного к выходу блоха сравнения, н входом преобразователя код-напряжение включены последовательно соединенные первый коммутатор, сумматор, оперативный запоминающий блок и второй коммутатор, а между выходом блока управления и адресным входом оперативного за поиинавзщего блока включены последовательно соединенные делители частоты и формирователь адреса, причем входы управления преобразователя код-напряжение, вто: рого коммутатора, сумматора и формирователя адреса подключены к соответствую-. щим выходам блока управления, при этом

2 входом «3нешние контакты» являются вто-. рые входы обоих коммутаторов и усгановоч ный вход делителя частоты, второй выхо ( которого сдедннен со входом считывания опе. ратнвного запоминающего блока, а первый с управляющим входом первого коммутатора, причем второй вход сумматора соеди нен с:выходом второго коммутатора.f9/

Однако в известном устройстве при на- личии полезного сигнала в развертываемом участке резко увеличивается количество импульсов, вырабатываемых на выходе — уст ройства защиты от помех, по сравнению с количеством импульсов, соответствующих допустимому значению ложных тревог, что приводит к повышению порога и в конечном счете М ухудшению помехоэащищент» ности.

Цель изобретения — повышение помехо. защищенности.

Для этого в устройстве защиты от помех, содержащем последовательно соединенные преобразователь код-напряжение и блок сравнения, а также блок управления и кван. тователь во времени, между выходом кванк тователя во времени, подключенного к Bar ходу блока сравнения, и входом преобрадо

8?9797

1

Устройство для защиты от помех содержит преобразователь 1 код-напряжение, блок 2 сравнения, блок 3 управления, кван- тователь 4 во времени, первый коммутатор

5, оперативный запоминающий блок 6, второй коммутатор 7, делитель 8 частоты, формирователь 9 адреса, сумматор 10, селектор 11 по длительности, элемент НЕ 12, элемент И 13 и элемент 14 задержки.

Устройство работает следующим образом. 40

Перед началом работы через вход «Внешние константы» вводятся: заданный порог .блока 2 сравнения (только для первой стров него вводится вычислительный порог оперативного запоминающего блока 6), через 45

55 вателя код-напряжение включены последовательно соединенные первый коммутатор, сумматор, оперативный запоминающий блок и второй коммутатор, а между выходом блока управления и адресным входом оперативного запоминающего блока включены последовательно соединенные делитель частоты и формирователь адреса, причем входы управления преобразователя код-напряжение, второго коммутатора, сумматора и формирователя адреса подключены к соответствующим выходам блока управления, при этом входом «Внешние константы» являются вторые входы обоих коммутаторов и установочный вход делителя частоты, второй выход которого соединен со входом считывания оперативного запоминающего блока, а первый — с управляющим входом первого коммутатора, причем второй вход сумматора соединен с выходом второго коммутатора, квантователь во времени подключен к выходу блока сравнения через последовательно соединенные селектор по длительности,и элемент HE и элемент И, другой вход которого соединен с соответствующим выходом блока управления, между выходом блока сравнения и другим входом квантователя во времени включен элемент задержки, другие входы элемента задержки и селектор по длительности соединены с входом

«Внешние константы».

На чертеже изображена структурная электрическая схема предложенного устройства. ки развертываемого изображения, а затем второй коммутатор 7 и преобразователь 1 заданный коэффициент деления делителя 8 частоты для всего кадра (определяющий длину участков, на которые разбиваются все строки телевизионной развертки) - и константа ложных тревог в сумматор 10 через первый коммутатор 5, а также .параметры (время реакции селектора Il, длительность селектируемых импульсов, частота повторе ния импульсов, скважность импульсов и т. д. необходимые для управления работой селектора 11 по длительности и элемента 14.

При этом время задержки прохождения импульсов в элементе l4 должно быть равно времени реакции селектора II по длитель15

ЭО

4 ности, который»а промежуток времени, равный,длительности селектируемого импульса, отключает квантователь 4 во времени и тем самым исключает влияние селектируемого (полезного) импульса на процесс вычисления порога в сумматоре 10.

Процесс вычисления порога для любого и-участка любой К-строки состоит в следующем.

При подаче импульса «Начало кадра» или «Начало строки» блок 3 управления вы-, рабатывает серию импульсов, необходимую для развертки каждой из строк развертываемого кадра. После прохождения каждой (и — 1) «пачки» импульсов с выхода блока 3 управления (на «пачки» импульсов условно разбивается непрерывная серия импульсов, что облегчает описания работы устройства) на выходе делителя 8 частоты формируется импульс, обеспечивающий перезапись вычисленного порога для (и — 1) участка К-строки из сумматора 10 в оперативны" запоминающий блок 6 по (и — 1) адресу, сформированному в формирователе 9 адреса (при этом вычисленное значение порога (для (n — 1) участка К-строки в дальнейшем будет использовано только при развертке (n-! ) участка (К+ 1) строки). Затем делитель 8 частоты устанавливается в исходное состояние, формируя при этом следующий и-адрес в формирователе 9 адреса, по которому из оперативного запоминающего блока 6 ° выбирается порог, вычисленный на и-участке (К в 1) строки, который поступает на вход блока 2 через второй коммутатор 7 и преобразователь 1. Это обеспечивает формирование на выходе селектора II для п-участка К-строки количество ложных тревог, соответствующее заданому значению с незначительным отклонением от его номинального значения, Одновременно с этим в сумматоре 10 устанавливается режим работы— вычитание путем подачи соответствующего управляющего сигнала из блока управления 3. При этом на одни входы сумматора

10 подается код порога, вычисленный на и-участке (К вЂ” !) строки с выхода второго коммутатора 7, а на другие входы — код допустимого количества ложных тревог с выхода «внешние константы» через первый коммутатор 5, который "вычитается из кода пордга, вычисленного на и-участке (K — 1) строки, а затем результат запоминается в сумматоре 10. Далее, при поступлении следующей и-«пачки» импульсов на входы кван- . тователя 4 во времени и делителя 8 частоты в сумматоре 10 устанавливается режим работы — сложение путем подачи соответствующего управляющего сигнала из блока 3, При этом выход квантователя 4 во времени подключается через первый коммутатор 5 ко входу сумматора 0 путем подачи соответствующего управляющего сигнала с выхода делителя 8 частоты с отключением его на время существования селектируемого импульса, что исключает влия9797

Ф 6 с ства защиты от помех для всех участков формируемого кадра независимо от формы д структуры помех, но с временем существо-.. вания большим или равным периоду развертки одной строки, и независимо от наличия селектируемого импульса.

В предложенном устройстве зашиты от помех, в отличие от известного, повышается помехозащищенность за счет исключения; влияния селектируемого импульса на формируемый (вычисляемый) порог, так как на время его существования отключается квантователь 4 во времени и тем самым прекращается процесс вычисления порога.

Формула изобретения

87

5 ние его на процесс вычисления порога. Ошибка в вычислении порога из-за наличия полезного селектируемого импульса, как правило, бывает очень существенной, так как количество квантованных во врем ни импульсов от полезного сигнала для каждого из участков обычно значительно больше количества квантованных во времени импульсов от ложных сигналов, т. е. допустимого количества ложных тревог. Если при развертке п-участка К-строки с выхода квантователя 4 во времени на вход сумматора 10 поступает количество ложных тревог, равное допустимому количеству ложных тревог для участка (которое вводится с входа «Внешние константы»), то по п-адресу в К-строке в оперативный запоминающий блок 6 будет записан код порога, вычисленный на и-участке (К вЂ” 1) строки и который будет введен перед разверткой и-участка (К+ 1) строки. Если при развертке и-участка К-строки с выхода квантователя 4 во времени на вход сумматора 10 поступает количество ложных тревог большее (меньшее) допустимого количества ложных.тревог, то по п-адресу в К-строке в оперативный запоминающий блок 6 будет записан код порога, больший (меньший) допусти. мого порога. При этом перед разверткой п-участка (К+1) строки этот код порога вводится в блок 2, что обеспечивает формирование на выходе селектора 11 во время развертки каждого участка (К+1) строки всегда допустимого количества ложных тревог, т. е. осуществляется .стабилизация количества ложных тревог на выходе устройУстройство защиты от помех по авт. св, № 680188, отличающееся тем, что, с целью повышения помехозащищенности, квантователь во времени подключен к выходу бло20 ка сравнения через последовательно соединенные селектор по длительности, элемент

HE и элемент. И, другой вход которого сое-. динен с соответствующим выходом блока управления, между выходом блока сравнения и другим входом квантователя во времени включен элемент задержки, другие входы элемента задержки и селектора по длительности соединены с входом «Внешние константы».

Источники информации, принятые во внимание при экспертизе

1. Авторское свидетельство СССР № 680188, кл. Н 04 В 15/00, 1977 (прототип).

Редактор С. Титабй

Заказ 0744 30

Составитель Н. Мельников

Техред А. Бойкас Корректор М. Шарошн

Тираж 70l Подписное

ВНИИП И Государственного комитета СССР по делам изобретений н открытиЯ

I 13035, Москва, Ж вЂ” 35, Раушская наб., д. 4/5

Филиал ППП «Патента, r. Ужгород, ул. Проектная, 4

Устройство защиты от помех Устройство защиты от помех Устройство защиты от помех 

 

Похожие патенты:

Изобретение относится к радиосистемам, в которых разделенные во времени моноколебания создаются из импульсов постоянного тока и передаются в пространство, в котором суммарные всплески энергии рассеяны в термах частоты, где спектральная плотность сливается с шумом окружающей среды, и информация, относящаяся к этим всплескам, является восстанавливаемой

Изобретение относится к распознаванию стационарных и нестационарных сигналов и может использоваться в системах подвижной радиосвязи для определения того, является ли сигнал, представляющий фоновые звуки, стационарным, а также для определения и кодирования/декодирования стационарных фоновых звуков

Изобретение относится к средствам радиотехнической разведки

Изобретение относится к электротехнике и может быть использовано для подавления помех в проводах сетевого питания зданий, крупных вычислительных центров, больших ЭВМ, других электронных устройств большой мощности

Изобретение относится к цифровым устройствам для ввода двоичной информации в ЭВМ, в частности к устройствам для подавления помех при вводе двоичной информации

Изобретение относится к области радиотехники и может быть использовано в системах связи, функционирующих в условиях неопределенных помех

Изобретение относится к способу и системе для уменьшения шума реактивного двигателя, конкретно к подавлению акустических волн, создаваемых реактивным двигателем, заставляя при этом плазму внутри двигателя распространять акустическую интерференционную волну
Наверх