Синтезатор частот

 

ОП ИСАНИ Е

ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ .СВИДЕТЕЛЬСТВУ

Сомз Советских

Социалистических

Республик

Н 03 L 7/18

Гоеударетееииый комитет (23) П риоритет е

Опубликовано 30. 1 1. 81. Бюллетень М 44 по делам изобретеиий и открытий (53) УДК 621.373. . 42 (088. 8) Дата опубликования описания 30.11.81 (72) Авторы (54) СИНТЕЗАТОР ЧАСТОТ

Изобретение относится к радиотехнике и может быть использовано в приемопередающей аппаратуре систем связи, в генераторном оборудовании.

Известен синтезатор частот, содержащий последовательно соединенные

5 опорный генератор, первый формирова- тель импульсов, фазовый детектор, выполненный на основе 1 -К-триггера, фильтр нижних частот, управляемый

10 генератор, второй формирователь импульсов, элемент совпадения, первый управляющий триггер, второй управляющий триггер, триггер памяти, а также делитель частоты с переменным

1% коэффипиентом деления, выход которого соединен с другим входом фазового детектора и с Одним из управляющих входов различителя знака частотной ошибки, другой управляющий вход которого соединен с выходом первого формирователя импульсов I,I1.

Однако известный синтезатор частот имеет низкую устойчивость. работы.

Цель изобретения — повышение устойчивости работы путем расширения полосы захвата.

Для достижения указанной цели в синтезаторе частот, содержащем последовательно соединенные okkopklblA генератор, первый формирователь импульсов, фазовый детектор, выполненный на основе J-К-триггера, фильтр нижних частот, управляемый генератор, второй формирователь импульсов, элемент совпадения, первый управляющий триггер, второй управляющий триггер, триггер памяти, а также делитель частоты с переменным коэффициентом деления, выход которого соединен с другим входом фазового детектора и с одним из управляющих входов различителя знака частотной ошибки, другой управляющий вход которого соединен с выходом первого формирователя,импуль-. сов, выход первого формирователя импульсов. соединен,с установочным входом триггера памяти, выход кото886251 рого соединен с установочными входа ми фазового детектора и различителя знака частотной ошибки, первый выход фазового детектора подключен к одному иэ управляющих входов триггера памяти, второй выход фазового детектора соединен с другими управляющими входами триггера памяти и различителя эдака частотной ошибки, первый выход которого подключен к цепи сброса первого и второго управляющих .,триггеров, другой. выход различителя знака частотной ошибки соединен с другим входом элемента совпадения, вйход которого подключен ко входу делителя частоты с переменным коэффициентом деления, выход которого . подсоединен к счетному входу триггера памяти и к управляющему входу первого управляющего триггера,. счетный вход которого соединен с выходом второго формирователя импульсов, выход первого управляющего триггера . соединен со входом второго управляющего триггера, прямой и инверсный выходы которого соединены соответственно с третьим управляющим входом различителя знака частотной ошибки и с установочным входом делителя частоты с переменным коэффициентом деления.

На чертеже представлена структурная электрическая схема предлагаемого синтезатора.

Синтезатор частот содержит управляемый генератор 1, опорный генератор 2, первый и второй формирователи 3 и 4 импульсов соответственно, делитель 5 частоты с переменыам коэффициентом деления, которнй состоит иэ трех счетчиков 6,7 и S импульсов, трех переключателей 9 !О и. 1! коэффициента деления частоты и схема

12 совпадения, фазовый детектор 13, первый и второй управляющие триггеры !

4 и 15 соответственно, триггер 16 памяти, различитель !7 знака частот- . ной ошибки, фильтр 18 нижних частот и элемент 19 совпадения.

Синтезатор частот работает следующим обоазом.

Пусть частота управляемого генератора 1, поделенная делителем 5 частоты с переменным коэффициентом деления, меньше частоты опорного генератора 2. При этом начальная расстройка больше полосы захвата, но меньше полосы удержания.

В этом случае импульс с частотой опорного генератора 2, предшествующий импульсу с выхода схемы 12 cos,падения (на выходе делителя 5 частоты с переменным коэффициентом деления частота следования импульсов, где

4wr, Й

М- коэффи!асиент деления, устанавливает на выходе Я фазового детектора

10 l3 логическую "1", На в ходе схемы

l2 совпадения в случае -Х < так0 же устанавливается логическая "1".

Этот сигнаю не воздействует на различитель 11 знака частотной ошибки, tS выполненный íà 3-К-триггере. Зато импульсы с опорной частотой с выхода первого формирователя 3 импульсов опрокидывают 1-К-триггер различителя знака частотной ошибки. Сигнал

20 с выхода схемы 12 совпадения поступает также на счетный вход. триггера

16 памяти, на установочный (R вход) вход которого поступает опорная . последовательность импульсов с выхо З да первого формирователя 3 импульсов и перебрасывает, триггер памяти . и положение "1" на % выходе.

Одновременно с выхода второго управляющего триггера .15 импульсы

30 поступают на управляющий вход разпичителя 17 знака частотной ошибки и подтверждают его первоначальное положениее

Унраваяющее напряжение на выходе

Зу фийьтра !В нижйих частот возрастает, следовательно, частота управляемого геыератора I бь1стро увеличивается.

Всиедетвые действия первого 14 и второго 15 управляющих триггеров .40 импульсы е выхода второго управляющего триггера воздействуют на различнтель ll знака частотной ошибки и счетчики 6,7 и 8 импульсов, делитель 5 частоты с переменным коэффициентом деления принудительно сбрасывается с частотой Q>. При этом конечное состояние делителя 5 частоты пропорциональное частоте Иу1-, а фазовый детектор 13 находится в та50 ком положении что управляющее напря»

Ф . жение максимально по величине.

При равенстве частот - - = импульсы с выхода делителя 5 частоты .с переменным коэф4яциентом деления и поступают на вход К фазового детектора 13. Бсли на выходе 9 была логическая "!", то фазовый детектор перебрасывается в положение "0, на

886251 вход 3 поступают импульсы от опорного. генератора 2 и перекидывают фазовый детектор 13 в положение "1".

На вход К различителя 17 знака частотной ошибки также поступают импульсы с выхода делителя 5 частоты . с переменным коэффициентом деления, . на вход К поступают импульсы с опорной частотой, на вход К вЂ” импульсы с выхода фазового детектора 13, В случае -" - = 1ОГ на выходе фазо"

ll вого детектора 13 присутствуют.импульсы со скважностью, изменяющейся в зависимости от коэффициента деле-, ния Й . На выходе Ф триггера 16 памяти в втои реяиие (+еФОГ) появляет" ся логическая "1", этот потенциал прикладывается к Я входу различите- . ля 17 знака частотной ошибки, к 4 входу фазового детектора 13, к В входу первого управляющего триггера . и разрешает обычньй режим работы

nepaoro и второго управляющих, триггеров.

Когда частота сигнала на выходе делителя 5 ..частоты с переменным коэффициентом деления становится больше частоты сигнала на выходе первого формирователя 3 импульсов, после второго импульса, поступающего с выхода схемы совпадения 12, на выходе триггера 16 памяти появляется логический ™О". Этот низкий потенциал, прикладываясь к различителю 17, перекидывает его в состоя™ ние "О", на выходе 4, т.е. в этом случае счетчики 6,2 и 8 импульсов не работают в режиме счета. При этом конечное состояние делителя

5 частоты с переменным коэффициентом деления соответствует полной емкости. Фазовый детектор 13 в этом случае находится в положении, обратном его положению в режиме < бг, а управляющее напряжение минимально по величине.

Таким образом, благодаря исполь» эованию в качестве фазового детектора, различителя знака частотной ошибки, триггера памяти, 3 -К-триггеров расширение полосы захвата происходит .

6es уменьшения вероятности захвата и беэ усложнения устройства. Кроме того, в предлагаемом синтезаторе частот нет необходимости предварительно устанавливать в определенное положение управляющие триггерш, что упрощает функцию управления и ловы" шает надежность вхождения в синхрониэм при переходе с одной частоты на другую. При этом улучшаются технико-экономические показатели каналообразующей аппаратуры систем спутниковой связи.

Формула изобретения

<4 Синтезатор частот, содержащий последовательно соединенные опорный генератор, первый формирователь импульсов, фазовый детектор, выпол ненный на основе 3 -К-триггера, 14 фильтр нижних частот, управляемый генератор, второй формирователь импульсов, элемент совпапения, первый управляющий триггер, второй управляющий триггер„ триггер памяти, 39 .а также делитель частоты с переменным коэффициентом деления, выход которого соединен с другим входом фазового детектора и с одним иэ управляющих входов различителя знака

И частотной ошибкй, другой управляющий вход которого соединен с выходом первого формирователя импульсов, отличающийся тем, что, .с целью повышения устойчивости ра30 боты путем расширения полосы захвата, выход первого формирователя импульсов соединен с установочным входом триггера памяти, выход которого соединен с установочными sxopaми фазового детектора и раэличителя знака частотной ошибки, первый вы ход фазового детектора подключен к одному мэ управляющих входов триггера памяти, второй выход фазо 4 вого детектора:соединен с другими управляющими входами триггера памяти и раэличителя знака частотной ошибки, первый выход которого подключен к цепи сброса первого и вто4Э рого управляющих триггеров, другой выход раэличителя знака частотной ошибки соединен с другим входом элемента совпадения, выход которого подключен ко входу делителя частоты с переменным коэффициентом деления, 34 ! выход которого подсоединен к счетному входу. триггера памяти и к управляющему входу первого управляющего триггера, счетный вход которого соединен с выходом второго .формиро вателя импульсов, выход первого управляющего триггера соединен со входом второго управляющего триггера, прямой и инверсный выходы которого

886251

Составитель E. Голуб

Редактор И. Михеева Техред Е.Харитончик Корректор М

Заказ 10570/83 Тираж 991 Подписное

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб., д. 4/5

Филиал ППП "Патент, г. Ужгород, ул, Проектная, 4 соединены соответственно с третьим управляюцим входом различителя знака частотной ошибки и с установочным входом делителя частоты с переменным коэффициентом деления.

Источники информации, принятые во внимание при экспертизе

1. Авторское свидетельство СССР

Ф 479215, кл. Ц 03 B 21/02, 1973

5 (пРОтОтип),

Синтезатор частот Синтезатор частот Синтезатор частот Синтезатор частот 

 

Похожие патенты:

Изобретение относится к радиотехнике и может использоваться в радиопередающих и радиоприемных устройствах

Изобретение относится к радиотехнике связи и может быть использовано в системах с использованием скачкообразной перестройки рабочей частоты

Изобретение относится к приемопередатчикам систем радиосвязи, в частности к схеме и способу фазовой синхронизации для системы фазовой автоматической подстройки частоты (ФАПЧ) в радиосвязном приемопередатчике

Изобретение относится к синтезу частот и может быть использовано в системе радиосвязи

Изобретение относится к электронно-вычислительной технике, предназначено для синтеза сигналов с частотной модуляцией (ЧМ) и может быть использовано в радиолокации, адаптивных широкополосных системах связи

Изобретение относится к электронно-вычислительной технике и может быть использовано для синтеза сигналов с частотной модуляцией в радиолокации, адаптивных системах связи

Изобретение относится к электронно-вычислительной технике, предназначено для синтеза сигналов с частотной модуляцией и может использоваться в составе адаптивных систем КВ и УКВ радиосвязи, радиолокации и навигации

Изобретение относится к электронно-вычислительной технике

Изобретение относится к электронно-вычислительной технике и может использоваться для измерения частоты Доплера в радиолокации

Изобретение относится к радиотехнике и может использоваться в радиоприемных и радиопередающих устройствах в качестве гетеродина
Наверх