Интегрирующий преобразователь "аналог-код

 

O П И C А Н И Е (ц903903

ИЗОБРЕТЕН ИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

Союз Советскмк

Соцкапнстнческив

Республик

1

/ (61) Дополнительное к авт. свил-ву (22) Заявлено 05. 05. 80 (2l ) 2920677/18-24 с присоеаиненнем заявки № (23) Приоритет

Опубликовано 07. 02. 82. Бюллетень № 5

Дата опубликования описания 09. 02. 82 (51jM. Кл.

G 06 G 7/186

G 06 J 3/00

3Ъаударствелный комитет

СССР до делам нзобретеннй

Il открытий (53) УДК 681.335 (088. 8) (72) Авторы изобретения

В.Х.Астрахан, Л.И.Белоцерковский и Ю. (71) Заявитель (54) ИНТЕГРИРУЮЩИЙ ПРЕОБРАЗОВАТЕЛЬ АНАЛОГ-КОД

Изобретение относится к области преобразования аналоговых сигналов постоянного тока в цифровые коды и может быть использовано в качестве аналого-цифрового преобразователя в системах сбора и обработки данных.

Известны аналого-цифровые преобразователи, которые для повышения эффективности подавления помехи содержат специальные устройства, осуто ществляющие подстройку времени пре-. образования в зависимости от частоты и фазы помехи, представляющие собой преобрвзователь время-импульсного типа, осуществляющий преобразование

15 входного напряжения в частоту импульсов с подстройкой времени преобразования под период и фазу помехи f 1).

Однако такая подстройка является мед20 леннодействующей и требует интервала времени в несколько периодов помехи.

Известен также способ измерения сигналов с наложенными помехами, при котором измерения производятся в момент прохождения помехи через ноль(2)

Однако при этом способе не осуществляется подавления импульсных помех. 1

Наиболее близким по технической сущности к предложенному является устройство, которое состоит из интегратора с тремя ключами на входе, компаратора, устройства управления и цифро-аналогового преобразователя, выход которого через-один из ключей подсоединен к входу интегратора f3).

Недостатком известного устройст" ва является его сложность, связанная с наличием цифро-аналогового преобразователя, а также влияние соотношения амплитуд помехи и полезного сигнала на точность устройства.

Так, в устройстве .1ервый такт интегрирования равен периоду помехи и при отклонениях периода помехи от номинального изменяется также дли- . тельность первого такта интегрирова03

3 9039 ния. В результате этого меняется коэффициент передачи устройства и ухудшается его точность. Поэтому для корФ. рекции коэффициента передачи устройства используется цифро-аналоговый

5 преобразователь.

Кроме того, устройство может преобразовывать аналоговые сигналы в код только в том случае, когда уровень полезного сигнала превышает уро- о вень помехи, иначе могут происходить срабатывания компаратора в произвольные моменты времени. Такое соотношение между уровнем сигнала и помехи трудно реализовать на практике во всем диапазоне входного сигнала.

Цель изобретения — повышение точности преобразования и упрощение преобразователя.

Поставленная цель достигается тем, что в интегрирующий преобразователь аналог-код, содержащий интегратор, вход которого через первый и второй ключи, соединенные последовательно с первым и вторым масштабными резисторами, подключен соответственно к

=игнальному входу и входу опорного напряжения преобразователя, третий ключ, включенный между входом и выходом интегратора компаратор пер1 зо вый вход которого соединен с выходом интегратора, а второй вход подключен к входу опорного напряжения, и счетчик, выход которого является выходом преобразователя, введены пять элементов И, RS-триггер, триггер со счетным входом, дополнительный счетчик, генератор импульсов и формирователь импульсов, вход которого является управляющим входом преобразователя, а выход подключен к входу сброса дополнительного счетчика и входу триггера со счетным входом, прямой выход которого соединен с первыми входами первого и второго элементов И, инверсный выход подключен к первым входам третьего, четвертого и пятого элементов И и к единичному входу RS-триггера, выход дополнительного счетчика соединен со вторыми входами первого и второго элементов И, а счетный вход подключен к выходу второго элемента И, третий вход которого и второй вход пятого элемента И соединены с выходом генератора импульсов, а выход пятого элемента И подключен ко входу счетчика, выход компаратора соединен со вторым входом четвертого элемента И, выход которого подключен ко второму входу третьего элемента И и нулевому входу RS-триггера, прямой и инверсный выходы RS-триггера, подключе" ны к управляющим входам третьего ключа, а управляющие входы первого и второго ключей соединены с выходами первого и третьего элементов И соответственно, причем третий вход пятого элемента И подключен к прямому выходу RS-триггера, а третий ключ выполнен на трех ключевых элементах, два из которых соединены последова-. тельно и включены между входом и выходом третьего ключа, третий ключевой элемент включен между общим выводом первого и второго ключевых элементов и шиной нулевого потенциала, причем управляющие входы первого и второго ключевых элементов являются первым управляющим входом третьего ключа, а управляющий вход третьего ключевого элемента является вторым управляющим входом третьего ключа.

На фиг. 1 представлена функциональная схема преобразователя; на фиг.2временная диаграмма его работы.

Преобразователь содержит ключи

1 и 2, элементы И 3 и ч, триггер 5, интегратор 6, ключ 7, содержащий ключевые элементы 8-10, RS-триггер 11, элемент И 12, компаратор 13, счетчик

1Й, формирователь 15, элементы И 16 и 17, генератор импульсов и счетчик 19.

Преобразователь работает следующим образом.

На вход формирователя 15 поступает переменное напряжение с частотой, равной частоте помехи (фиг.2а), преобразуемое в импульсы (фиг.2б). Триггер 5 управляется с выхода формирователя 15 и формирует на своих выходах напряжение прямоугольной формы частотой, равной половине частоты по" мехи (фиг.2в). Счетчик 1ч сбрасывается в "ноль" в момент прохождения напряжения на входе формирователя 15 через "ноль".

В момент времени t< (фиг. 2г), когда на выходе триггера 5 устанавливается единица, начинается первый такт интегрирования, при этом замыкается ключ 1 и начинает интегрироваться входное напряжение в течение временного i,íòåðBàëà Xq . Временной интервал б,1 формируется с помощью генератора 18 импульсов, элемента и 9 до выходного напряжения, равного нулю. В режиме интегрирования входного и опорного напряжения (t1

Q) ключевые элементы 8 и 9 разомкнуты, а ключевой элемент 10 замкнут.

Такое соединение ключевых элементов

8-10 позволяет исключить шунтирование интегратора 6 ключом 7 и, тем самым повысить точность аналого-цифрового преобразования.

Элемент И 12 осуществляет блокировку устройства от произвольных срабатываний компаратора 13 в течение первого такта интегрирования, которые могут происходить при преобразовании сигналов с помехами, превышающими по амплитуде полезный сигнал.

Таким образом, предлагаемый преобразователь осуществляет подавление наложенных на сигнал помех за счет разбиения первого такта интегрирования на два равных по длительности участка, меньших полупериода помехи.

Преобразователь имеет фиксированный коэффициент передачи, определяе" мый фиксированным временем интегриpoBBHNR (Г1+ . ) входного напряжения р и не зависит от колебаний частоты помехи. Поэтому он обеспечивает точное преобразование аналогового входного напряжения в код, является более простым по сравнению с известным, содержащим цифро-аналоговый преобразо-. ватель для коррекции изменяющегося коэффициента передачи устройства.

Так как в промышленных системах сбора и обработки данных, для кото" рых предназначен предлагаемый преобразователь, основной является помеха промышленной частоты, то в качестве управляющего напряжения на схему следует подавать переменное на" пряжение сети.

Формула изобретения

Интегрирующий преобразователь ана50 лог-код, содержащий интегратор, вход которого через первый и второй ключи, соединенные последовательно с первым и вторым масштабными резисторами, подключен .соответственно к сигнальному входу и входу опорного на55 пряжения преобразователя, третий ключ, включенный между входом и выходом интегратора, компаратор, первый вход которого соединен с выходом

5 903903 6

И 16 и счетчика 14. Длительность ин- тервала ф, выбирается меньшей минимально возможной длительности полупериода помехи. В момент времени и д (фиг. 2г) сигналом с выхода счетчика 14 запираются элементы И3 и

И16, при этом ключ 1 размыкается и интегратор 6 переводится в режим хранения. В момент времени (рис.2r) счетчик 14 сбрасывается в "ноль", 1о. открывая элементы И 3 и И 16. При этом замыкается снова ключ 1 и начинает интегрироваться входное напряжение в течение временного интервала (.,, равного по величине -., 1s

В момент времени, ключ 1 размыкается и интегратор 6 переводится в режим хранения. Таким образом, на первом такте происходит интегрирование входного напряжения в течение двух временных интервалов Г и Ся, равных по длительности, начало которых отстоит друг от друга на половину периода помехи. При этом исключается влияние колебания частоты 25 помехи на степень ее подавления, так как на каждый интервал Г„ и t,2 в пределах одного периода приходятся равные по величине и форме, но противоположные по знаку участки кри- зо вой напряжения помехи, т.е. к моменту времени, значение помехи на выходе интегратора 6 равно нулю.

Второй такт интегрирования начинается в момент времени tq (фиг.2г).

При этом триггер 5 перебрасывается, открывая элементы И 4, И 12, И 17 и запирая элемент И 16. Ключ 2 замыкается и начинает интегрироваться опорное напряжение. Одновременно О импульсы с генератора 18 импульсов начинают поступать через элемент

И 17 в счетчик 19 (фиг.2д). В момент времени t (фиг. 2д) напряжение на выходе интегратора б достигает уров- 4> ня срабатывания компаратора 13. Компаратор 13 срабатывает и через элемент И 12 запирает элемент И 4, размыкая ключ 2, перебрасывает RS-триггер 11.

Элемент И 17 запирается и в счетчике 19 хранится результат аналогоцифрового преобразования, На выходах Q u Q RS-триггера устанавливаются напряжения, обеспечивающие замыкание ключевых элементов 8 и 9 и размыкание ключевого элемента 10 (фиг.2ж). Интегратор 6 разряжается через ключевые элементы 8

903903 интегратора, а второй вход подключен к входу опорного напряжения, и счетчик, выход которого является выходом преобразователя, о т л и ч а ю щ и йс я тем, что, с целью повышения точности преобразования и упрощения преобразователя, в него введены пять элементов И, RS-триггер, триггер со счетным входом, дополнительный счетчик, генератор импульсов и формиро- 10 ватель импульсов, вход которого является управляющим входом преобразователя, а выход подключен к входу сброса дополнительного счетчика и входу триггера со счетным входом, fs прямой выход которого соединен с первыми входами первого и второго элементов И, инверсный выход подключен к первым входам третьего, четвертого и пятого элементов И и к единичному щ входу RS-триггера, выход дополнительного счетчика соединен со вторыми входами первого и второго элементов И, а счетный вход подключен к выходу второго элемента И, третий вход которого и второй вход пятого элемента И соединены с выходом генератора импульсов, а выход пятого элемента И подключен ко входу счетчика, выход компаратора соединен со вторым 3О входом четвертого элемента И,gвыход которого подключен ко второму входу третьего элемента И и нулевому входу

RS-триггера, прямой и инверсный выходы RS-триггера подключены к управляющим входам третьего ключа, а управляющие входы первого и второго ключей соединены с выходами первого и третьего элементов f соответственно, причем третий вход пятого элемента И подключен к прямому выходу

RS-триггера.

2. Преобразователь по п.1, о т-. л и ч а ю шийся тем, что третий ключ выполнен на трех ключевых элементах, два из которых соединены последовательно и включены между входом и выходом третьего ключа, третий ключевой элемент включен между общим выводом первого и второго ключе" вых элементов.и шиной нулевого потенциала, причем управляющие входы первого и второго ключевых элементов являются первым управляющим входом третьего ключа, а управляющий вход третьего ключевого элемента является вторым управляющим входом третьего ключа.

Источники информации, принятые во внимание при экспертизе

1. Патент США N 3 354453, кл. 340-347, опублик. 1972.

2, Авторское свидетельство СССР

f1 181846, кл. Н 03 К 13/20, 1965.

Авторское свидетельство СССР

N 333697, кл. H 03 K l3/20, 1970(np тотип).

903903

Составитель С, Белан

Редактор В. Иванова Техред М, Гергель Корректор М. Пожо

Заказ 125/32 Тираж 731 Подписное

ВНИИПи Государственного комитета СССР по делам изобретений и открытий

113035, Москва, N-35, Раушская наб., д. 4/5

Филиал ППП "Патент", г. Ужгород, ул. Проектная, 4

Интегрирующий преобразователь аналог-код Интегрирующий преобразователь аналог-код Интегрирующий преобразователь аналог-код Интегрирующий преобразователь аналог-код Интегрирующий преобразователь аналог-код Интегрирующий преобразователь аналог-код 

 

Похожие патенты:

Изобретение относится к автоматике и измерительной технике и может быть использовано в аналого-цифровых системах обработки сигналов

Изобретение относится к области создания навигационных приемников, а также средств автономного контроля навигационных сигналов спутниковых систем ГЛОНАСС, GPS и др

Изобретение относится к аналоговым вычислительным машинам или, более конкретно, к устройствам, в которых математические операции выполняются с помощью радиотехнических элементов
Наверх