Устройство цикловой синхронизации

 

iii907838

Союз Советсиик

Социалистических

Ресяубпии (S1) Дополнительное к авт. саид-ву М 661836 (22) Заявлено 01. 04. 80 (21) 2903212/18-09 (5l }M. Кл. с присоединением заявки М

Н 04 L 7/08

9еудлретиавй квинтет

СССР во аиаи юабрвтекий и открытий (23) Приоритет

Опубликовано 23.02.82. Бюллетень М 7

Дата опубликования описания 23.02.82 (53} УДК 621. 394. .662(088.8) (72) Автор изобретения

Д.Г. Тунев (71) Заявитель (54) УСТРОЙСТВО ЦИКЛОВОЙ СИНХРОНИЗАЦИИ

Изобретение относится к технике связи и предназначено для синхронизации цифровых систем связи с импульсно-кодовой модуляцией .и временным делением каналов (ИКИ-ВД).

llo основному авт.св. h 661836 известно устройство цикловой синхронизации, содержащее последовательно соединенные регистр сдвига, дешифратор, первый анализатор и ïåðвый накопитель, к другому входу которого подключен другой выход первого анализатора, а выход - к одному из входов элемента И .и к другим входам которого подключены выход дешифратора непосредственно.и через по1э следовательно соединенные второй анализатор, блок управления и делитель частоты, выход которого подключвн к другому входу второго анализатора, а выход элемента И .подключен через

20 генераторный блок к другому входу первого анализатора, причем на управляющие входы .регистра сдвига, делителя частоты и генераторного блока подан сигнал тактовой частоты, а так же измеритель вероятности искажения сигнала, при этом вход группового сигнала регистра сдвига через измеритель вероятности искажения сигнала соединен .с дополнительным управляющим входом первого накопителя (11 .

Однако это устройство имеет недостаточную надежность удержания синхронизма при частых искажениях позиций циклового синхросигнала,потому что есть вероятность сколь угодно длительного. искажения этих позиций во входном групповом сигна- . ле и что, а конечном итоге, приводит к заполнению накопителя по выходу иэ синхронизма,, ложной установке генераторного блока, а, следовательно, к сбою работы последнего. Это происходит потому, что измеритель искажения сигнала не уничтожает память об ошибках,вызванных искаже-

907838

4 ниями циклового синхросигнала, а лишь увеличивает емкость накопителя по выходу из синхронизма, тем самым разрешает накопление ошибок и заполнение ими последнего. Кроме того, поскольку измеритель искажения сигна. ла учитывает все возможные ошибки во входном групповом сигнале, то при сбое синхронизма,. наличие на выходе измерителя сигнала замедления заполнения второго накопителя задерживает прохождение через элемент И установки генераторного блока, т.е. увеличивает время восстановления синхронизма, а значит устройство имеет сравнительно низкое быстродействие.

Цель изобретения — повышение помехоустойчивости и быстродействия.

Для достижения этой цели в устройство цикловой синхронизации введены элемент HFT u RS-триггер, первый и второй входы которого подключены к выходам соответствующих накопителей, а выход РБ-триггера подсоединен к первому входу элемента НЕТ, второй вход которого подключен к выходу измерителя вероятности, искажения сигналов, а выход элемента HET подсоеди нен к дополнительному входу первого накопителя, при этом дополнительный выход генераторного оборудования подсоединен к дополнительному входу измерителя вероятности искажения сигнала.

На чертеже приведена структурно" электрическая схема устройства цикловой синхронизации; устройство цикловой синхронизации содержит регистр 1 сдвига, дешифратор 2, анализаторы 3 и 4, блок 5 управления, накопители по входу 6 и по выходу 7, делитель 8 частоты, генераторный блок 9, элемент И 10,РБ-триггер 11, элемент НЕТ 12, измеритель

13 искажения сигнала.

Устройство работает следующим образом.

В состоянии синхронизма сигналы на выходах дешифратора 2, делителя

8 частоты и генераторного блока 9 совпадают по времени, Йри этом на выходе анализатора 4 периодически появляются сигналы, заполняющие накопитель 6 по входу, а накопитель

7 по выходу опустошен. На выходе элемента И .10 сигнала нет, и генераторный блок 9 работает синхронно с входным групповым сигналом. На вы5

io

29

36

3S

5S ходе RS-триггера 11 высокий потенциал, и элемент НЕТ 12 открыт. При искажениях циклового синхросигнала на выходе дешифратора 2 в зти моменты времени сигналы отсутствуют, а на выходе анализатора 4 формируются сигналы несовпадения, которые записываются в накопитель 7 по выходу.

Одновременно с дополнительного выхода генераторного блока 9 на измеритель

13 искажения сигнала поступает импульсная последовательность "огибающая синхросигнала", с помощью кото рой на выходе измерителя 13 формируются сигналы, соответствующие искаженным синхрогруппам. Пройдя элемент НЕТ 12, зти сигналы вновь опустошают накопитель 7 по выходу.

Таким образом, как бы часто не искажался цикловой синхросигнал,накопитель 7 по выходу будет постоянно опустошаться, a ложные синхрокомбинации, присутствующие во входном групповом сигнале и выделяемые дешифратором 2, не могут осуществить сбой генераторного блока 9, ввиду отсутствия на входе элемента И 10 сигнала разрешения с выхода накопителя 7 по выходу, чем и достигается повышение помехоустойчивости устройства. При нарушении синхронизма сигналы на входах анализаторов и 4 не синфазны, сигналы несовпадения с выхода анализатора 4 поступают на вход накопителя 7 по выходу и заполняют его, на выходе последнего появляется сигнал, который устанавливает низкий потенциал на выходе RS-триггера 11. Этим потенциалом элемент НЕТ 12 закрывается и запрещает прохождение сигналов с выхода измерителя 13 на сброс накопителя 7 по выходу, чем и достигается повышение быстродействия, так как ошибки, выделяемые измерителем

13, не могут опустошить накопитель

7 по выходу, а значит задержать прохождение через элемент И 10 сигнала установки генераторного.блока 9.Первый же сигнал несовпадения.на выходе анализатора 3 подготавливает блок 5 управления к установке делителя 8 частоты. При появлении сигнала на выходе дешифратора 2 на выходах анализатора 3 и блока $ управления формируются сигналы, устанавливающие делитель 8 частоты. Далее устройство переходит в режим контроля, в котором оно находится до тех пор, вости циклового синхронизма, а также имеет более высокую надежность удержания синхронизма при резких изменениях достоверности входного сигнала, например при грозовых разрядах или переключениях больших токов. формула изобретения

Устройство цикловой синхронизации по основному авт.св. 1г 661836 о т ll и ч а ю щ е е с я тем, что, с целью повышения помехоустойчивости и быстродействия, введены элемент

НЕТ и КЯ-триггер, первый и второй входы которого подключены к выходам соответствующих накопителей, а выход

RS-триггера подсоединен к первому

zo входу элемента НЕТ, второй вход которого подключен к выходу измерителя вероятности искажения сигналов, а выход элемента HET подсоединен к дополнительному входу первого нако35 пителя, при этом дополнительный выход генераторного оборудования подсоединен к дополнительному входу измерителя вероятности искажения сигнала.

Источники информации, принятые во внимание при экспертизе

1. Авторское свидетельство СССР

И 661836, кл. H 04 L 7/08, 1977 (прототип) .

5 907838 пока на следующей анализируемой позиции не сформируется комбинация символов, отличная от синхрогруппы.

После этого следующий сигнал на выходе дешифратора 2 установит делитель 8 частоты и устройство переходит в режим контроля синхронизма на другой позиции входного группового сигнала. Таким образом осуществляется процесс поиска синхросигнала независимо от состояния накопителя

7 по выходу. При заполнении последнего сигнал с выхода делителя 8 частоты проходит, через элемент И 10 и устанавливает генераторный блок 9 ! в нулевое состояние. Если установка произошла по синхросигналу, то генераторный блок 9 будет сфазирован относительно входного группового сигнала. При этом накопитель 6 по входу заполняется, опустошает накопитель 7 по выходу и устанавливает высокий потенциал на выходе Р5-триггера 11, элемент НЕТ 12 открывается и разрешает прохождение сигналов с выхода измерителя 13 искажения сигнала на сброс накопителя 7 по выходу, чем и осуществляется надежное удержаwe синхронизма при сколь угодно низкой достоверности входного группо- зв вого сигнала.

Положительный эффект от использования предлагаемого устройства заключается в повышении помехоустойчи907838

Составитель Т. Поддубняк

Техред О.йегеза Корректор В. Синицкая

Редактор И. Юрковецкий

Заказ б19/72

Тираж 685 Подписное

ВНИИПИ Государственный комитет СССР по делам изобретений и открытий

113035, Москва, R-35, Раушская наб., д. 4/5

Филиал ППП "Патент", г. Ужгород, ул. Проектная.4

Устройство цикловой синхронизации Устройство цикловой синхронизации Устройство цикловой синхронизации Устройство цикловой синхронизации 

 

Похожие патенты:

Изобретение относится к технике цифровой связи, а именно к устройствам для цикловой синхронизации цифровой систем передач с временным уплотнением

Изобретение относится к технике цифровой связи, а именно к устройствам цикловой синхронизации цифровых систем передачи с временным уплотнением

Изобретение относится к технике цифровой связи, а именно к устройствам для цикловой синхронизации цифровых систем передачи информации с временным уплотнением

Изобретение относится к технике цифровой связи, а именно к устройствам для цикловой синхронизации цифровых систем передачи информации с временным уплотнением

Изобретение относится к технике цифровой связи, а именно к устройствам для цикловой синхронизации цифровых систем передачи информации с временным уплотнением

Изобретение относится к технике связи и может быть использовано для приема данных с забойной телеметрической системы, использующей циклически повторяющиеся пакеты цифровых данных

Изобретение относится к системам передачи дискретной информации и может быть использовано для цикловой синхронизации в системах помехоустойчивой защиты информации, в которых применяются корректирующие, в частности каскадные коды

Изобретение относится к передаче дискретной информации и может быть использовано для цикловой синхронизации в системах помехоустойчивой защиты, в которых используются корректирующие, в частности каскадные коды
Наверх