Устройство опроса информационных каналов

 

Союз Советсник

Социапистичесник республик

ОП ИСАНИЕ

ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (ii 920697 (61) Дополнительное к авт. свид-ву(22) 3assaeHO 30. 06. 80 (21) 2981950/18-24

Ю с присоединением заявки РЙ— (5! )М. Кл.

G 06 F 3/04

Вкударствкнный квинтет

СССР (23) Приоритет но данам нзобретеннй н вткрытнй

{53) УДК621.395..345(088.8) (опубликовано 1 5 . 04. 82 . Бюллетень № 14

Дата опубликования описания (72) Авторы изобретения

А.А.Солодянкин и А.И.Полехин (71) Заявитель (54) УСТРОЙСТВО ОПРОСА ИНФОРМАЦИОННЫХ

КАНАЛОВ

Изобретение относится к телемеханике и предназначено для использования в информационно-измерительных системах, в частности в устройствах для программного опроса информаци- . онных каналов с автоматическим выбором порядка опроса.

Известны устройства опроса, содержащие счетчик, выходы которого соединены со входами регистра и через запоминающий блок — со входами блока анализа и блока управления, второй вход которого подключен ко входной шине, а остальные — к выходам регистров фаз и первым входам мультиплексора, при этом первые выходы

I блока управления соединены с первыми входами фаз, а вторые - co вторыми входами мультиплексора, выходы которого подключены ко вторым входам регистров фаз и вторым входам блока анализа, третьи входы которого соединены с выходами счетчика позиций,кроме того выходы блока анализа подключены ко входу регистра команд, причем выходы счетчика, счетчика позиций и третьи выходы регистров фаз соединены с тактовой шиной (lj и f23 .

В известных устройствах каждой из возможных частот опроса соответствует регистр фазы, причем его содержимое указывает последнюю занятую фазу данной частоты опроса. Закрепленная за каналом фаза считывается с помощью мультиплексора и поступает в блок анализа, где происходит ее сравнение с кодом текущей фазы и в случае равенства выдается сигнал на запись номера соответствующего канала в регистр команд.

Недостатками известных устройств являются ограниченные воэможности контроля работоспособности их основных элементов и низкая надежность.

Наиболее близким к предлагаемому по технической сущности и достигаемому результату является устройство опроса информационных каналов, со20

3 920 держащее счетчик кадров, блок анализа, регистр команд, счетчик сканирования, запоминающий блок, дешифратор, сумматор и операционный регистр, при этом вход сканирования устройства соединен со входами сканирования регистра команд, счетчика сканирования и операционного регистра, вход кадра устройства соединен со входами кадра счетчика кадров и счетчика сканирования, выходы счетчика сканирования - со входами регистра команд и запоминающего блока, первая, вторая и третья группы входов блока анализа подключены соответственно к выходам счетчика кадров, дешифратора и операционного регистра, а выходы — к управляющим входам регистра команд и операционного регистра, входы которого присоединены к выходам сумматора, а первая и вторая группы входов сумматора соединены соответственно с выходами дешифратора и операционного регистра (3) .

Недостатками известного устройства являются отсутствие режима оперативного тестового, контроля его элементов в процессе формирования команд опроса, а также низкая надежность, вызванная отсутствием аварийного режима опроса . что требует обновления информации в запоминающем блоке после любого возможного сбоя, например, при кратковременном пропадании напряжения питания. Запись информации в запоминающий блок приводит к потере определенного времени, что в условиях проведения эксперимента является недопустимым.

Такая ситуация требует оперативного перехода в аварийный режим циклического опроса, не зависящий от сбоев информации в запоминающем блоке, Цель изобретения - увеличение надежности устройства путем введения оперативного тестового контроля его элементов.

Поставленная цель достигается тем что в устройство, содержащее счетчик кадров, блок анализа, регистр команд счетчик сканирования, запоминающий блок, дешифратор, сумматор и операционный регистр, при этом вход сканирования устройства соединен со входами сканирования регистра команд, счетчика сканирования и операционного регистра, вход кадра устройства соединен со входами кадра

35 о

> счетчика кадров и счетчика сканирования, выходы счетчика сканированиясо входами регистра команд и запоминающего блока, первая, вторая и третья группы входов блока анализа подключены соответственно к выходам счетчика кадров, дешифратора и операционного регистра, а выходы к управляющим входам регистра команд и операционного регистра, входы которого присоединены к выходам сумматора, а первая и вторая группы входов сумматора соединены соответственно с выходами дешифратора и операционного регистра, введены первый и второй коммутаторы, дополнительный дешифратор, счетчик контроля, схема сравнения и триггер ошибки, причем первый вход задания режима устройства соединен с управляющими входами первого и второго коммутаторов, выходы регистра команд подключены в прямом и обратном порядка соответственно к первой и второй группам входов первого коммутатора, выходы которого подсоединены ко входам дополнительного дешифратора и первой группе входов схемы сравнения, выход дополнительного дешифратора соединен (, со входом установки счетчика контроля, второй вход которого присоединен ко входу кадра устройства, а выходы ко второй группе входов схемы сравнения, второй вход задания режима устройства соединен с управляющим входом схемы сравнения, выход которой подключен ко входу установки триггера ошибки, второй вход которого соединен со входом кадра устройства, входы логического "Оп и логической "1п устройства и выходы запоминающего блока подключены соответственно к первой и второй группам входов второго коммутатора, выходы которого соединены со входами основного дешифратора, при этом выходы регистра команд и триггера ошибки соединены с выходами устройства.

На чертеже представлена функциональная схема устройства.

Схема содержит счетчик 1 кадров, блок 2 анализа, регистр 3 команд, а также счетчик 4 сканирования, запоминающий блок 5, дешифратор б, сумматор 7 и операционный регистр

8. При этом вход 9 сканирования устройства соединен со входами сканирования регистра 3 команд, счетчика 4 сканирования и операционного

20697

5 9 регистра 8. Вход !О кадра усгройства соединен со входами кадра счетчика 1 кадра и счетчика 4 сканирования, а выходы счетчика 4 - со входами регистра 3 команд и запоминающего блока 5. Первая, вторая и третья группы входов блока 2 анализа подключены соответственно к выходам счетчика 1 кадров, дешифратора 6 и операционного регистра 8, а выходы к управляющим входам регистра 3 команд и операционного регистра 8.

Входы регистра 8 присоединены к выходам сумматора 7, в первая и вторая группы входов сумматора 7 соединены соответственно с выходами дешифратора 6 и операционного регистра

8. Кроме этого, устройство содержит первый коммутатор 11, второй коммутатор l2,, дополнительный дешифратор 13, счетчик 14 контроля, схему 15 сравнения и триггер 16 ошибки. Первый вход l7 задания режима устройства соединен с управляющими входами коммутатора 11 и коммутатора 12. Выходы регистра 3 команд подключены в прямом и обратном поряд ке соответственно к первой и второй группам входов первого коммутатора, выходы которого подсоединены ко входам дешифратора 13 и первой группе входов схемы 15 сравнения. Выход дешифратора 13 соединен со входом установки счетчика 1 контроля, второй вход которого присоединен ко входу !О кадра устройства, а выходы — ко второй группе .входов схемы 15. Второй вход 18 задания режима устройства соединен с управляющим входом схемы 15, выход которой подключен ко входу установки триггера

16 ошибки, второй вход которого соединен со входом 1О устройства. Выход

19 логического "0" и вход 20 логической "1" устройства и выходы запоминающего блока 5 подключены соответственно к первой и второй группам входов второго коммутатора, выходы которого соединены со входами дешифратора 6. При этом выходы регис ра 3 команд и триггера 16 соединены с выходами устройства.

Устройство работает следующим образом.

Подачей потенциального сигнала высокого уровня на первый вход задания режима lj задается режим цикли-, ческого опроса, который характеризуется тем, что всем измерительным

15

25. зо

35 о

45 т50

55 каналам задается одна и та же частота опроса j = 1!., где Д - инJs формативность, а И - общее число распределяемых каналов. При этом нет необходимости вводить в запоминающий блок 5 коды частот опроса, так как они одинаковы для всех каналов. С целью оперативного перевода устройства в указанный режим работы при сбое информации в запоминающем блоке достаточно обеспечить поступление на входы дешифратора 6 постоянного кода частоты в течение всего цикла распределения фаз. Это достигается с помощью второгс коммутатора 12, который по сигналу управления на входе 17 отключает выходы запоминающего блока 5 от входов дешифратора

6 и переключает последние на другое направление коммутации с постоянной кодовой комбинацией.

Цикл операций, BblfloJIHReMblx устройством на очередной позиции кадра для определения номера опрашиваемого канала в описываемом режиме, аналогичен циклу, выполняемому известным устройством. Однако, хотя частоты следования команд опроса в общей последовательности одинаковы, порядок следования команд отличается от циклического тем, что код номера канала 1;,,..., g m является зеркальным отражением кода номера канала в циклической последовательности.

Поэтому при циклическом опросе первый коммутатор 11 переключается на другое направление, на входы которого разряды регистра 3 команд заведены в обратном порядке 6», 5 m -<> ",62,6i

Контрольная (эталонная) циклическая последовательность команд формируется счетчиком !4 контроля, который считает тактовые импульсы на входе

10. Начало формирования контрольной последовательности определяется сигналом установки в нулевое состояние счетчика 14, который выдается дополнительным дешифратором 13 при поступлении на его входы кодовой комбинации, соответствующей номеру последнего канала. Таким образом достигается совпадение точек канала отсчета контрольной и проверяемой последовательностей команд. Номера каналов, входящие а состав обеих последовательностей, поочередно сравниваются схемой 15 при наличии потенциального сигнала высокого уровня на входе 18.

В случае несовпадения схема 15 фор0697 соответственно с выходами дешифратора и операционного регистра, о тл и ч а ю щ е е с я тем, что, с целью увеличения надежности устройства, оно содержит первый и второй коммутаторы, дополнительный дешифратор, счетчик контроля, схему сравнения и триггер ошибки, причем первый вход задания режима устройства сое1Î динен с управляющими входами первого и второго коммутаторов, выходы регистра команд подключены в прямом и обратном порядке соответственно к . первой и второй группам входов пер 5 вого коммутатора, выходы которого подсоединены ко входам дополнительного дешифратора и первой группе входов схемы сравнения, выход дополнительного дешифратора соединен со щ входом установки счетчика контроля, второй вход которого присоединен ко входу кадра устройства, а выходыко второй группе входов схемы сравнения, второй вход задания режима

25 устройства соединен с управляющим входом схемы сравнения, выход которой подключен ко входу установки триггера ошибки, второй вход которого соединен со входом кадра устройства, входы логического 0" и логической "1" устройства и выходы запоминающего блока подключены соответственно к первой и второй группам входов второго коммутатора, выходы которого соединены со входами основного дешифратора, при этом выходы регистра команд и триггера ошибки соединены с выходами устройства.

Устройство опроса информационных 30 каналов, содержащее счетчик кадров, блок анализа„ регистр команд, счетчик сканирования, запоминающий блок, дешифратор, сумматор, операционный регистр, при этом вход сканирования устройства соединен со входами сканирования регистра команд, счетчика сканирования и операционного регистра, вход кадра устройства соединен со входами кадра счетчика кадров и 4о счетчика сканирования, выходы счетчика сканирования - со входами регистра команд и запоминающего блока, первая, вторая и третья группы входов блока анализа подключены соот- м ветственно к выходам счетчика кадров, дешифратора и операционного регистра„ а выходы - к управляющим входам ре -истра команд и операционного регистра, входы которого присоединены к выходам сумматора, а первая и вторая группы входов сумматора соединены

7 92 мирует сигнал ошибки, указывающий на сбой в работе устройства„ который запоминается в триггере 16 по тактовому импульсу на входе 10.

Таким образом, режим огеративного тестового контроля определяется подачей сигнала высокого уровня одновременно на первый вход 17 и второй вход 18 задания режима, а режим циклического опроса — подачей сигнала высокого уровня только на первый вход 17.

Данное устройство по сравнению с известным имеет расширенные возможности контроля, что обеспечено наличием режима оперативного тестового контроля, при этом основные элементы устройства проверяются с необходимой полнотой в режиме динамического функционирования. Дополнительным преимуществом устройства является повышение надежности за счет введения режима циклического опроса, в который устройство переводится при сбое информации в запоминающем блоке.

Формула изобретения

Источники информации, принятые во внимание при экспертизе

1. Авторское свидетельство СССР

N 278759, кл. Н 03 K 17/00, 1970.

2. Авторское свидетельство СССР

И 612406, кл. Н 03 K 17/02, 1978.

Авторское свидетельство СССР по заявке У 2567535/18-21, кл. Н 03 К 17/02, решение от 23.05.78 (прототип).

920697

Составитель Г.Виталиев

Редактор Л.Авраменко Техред А.Бабинец Корректор С.Шекмар

Заказ 2343/55 Тираж 732 Подписное

ВНИИПИ Государственного -комитета СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб,, д. 4/5

Филиал ППП "Патент", г. Ужгород, ул. Проектная, 4

Устройство опроса информационных каналов Устройство опроса информационных каналов Устройство опроса информационных каналов Устройство опроса информационных каналов Устройство опроса информационных каналов 

 

Похожие патенты:

Изобретение относится к измерительной технике и предназначено для определения плотности жидкости

Изобретение относится к устройствам телевизоров, имеющих формат изображения широкоэкранного соотношения сторон

Изобретение относится к различным вариантам схем автоматического переключения входного сигнала монитора

Изобретение относится к области компьютерной техники, преимущественно к ручному вводу данных в компьютер

Изобретение относится к области вычислительной техники, в частности к конструкции клавиатур для ввода информации

Изобретение относится к устройствам многоцелевых оптических клавиатур, представляющим широкое разнообразие вводов клавиш

Изобретение относится к осуществлению виртуальной реальности или телереальности

Изобретение относится к устройству и способу управления работой канала данных отображения (ДДС) монитора

Изобретение относится к устройствам ввода, таким, как клавиатура, и может быть использовано для пишущей машинки, компьютера и других аналогичных устройств

Изобретение относится к вычислительной технике и может быть использовано в информационно-управляющих автоматизированных системах
Наверх