Формирователь тока для запоминающего устройства

 

ОЛ ИСАНИЕ

ИЗО6РЕТЕН ИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

Союз Советских

Социалистических

Республик ()920833 т (61) Дополнительное к авт. свид-ву— (22) Заявлено 31.07.80 (21) 2967176/18-24 с присоединением заявки №вЂ” (23) Приоритет— (51) M. Кл.

G 11 С 8/00

Гееударственнмв квмлтет

СССР

Опубликовано 15.04.82, Бюллетень № 14 (53) УДК 681.327 (088.8 ) по делам взвбретенив. и вткрмтий

Дата опубликования описания 25.04.82

«»

Н. И. Дикарев, И. В. Огнев, В. В. Топррков и.Ю. М. Шамаеф т т.

1 I

Московский ордена Ленина и ордена Октяорьйдай-Реаенииийа энергетический институт (72) Авторы изобретения (71) Заявитель (54) ФОРМИРОВАТЕЛЬ ТОКА ДЛЯ ЗАПОМИНАЮЩЕГО

УСТРОЙСТВА1

Изобретение относится к запоминающим устройствам и может быть использовано для формирования токов выборки в магнитных запоминающих устройствах (МЗУ) с хранением нескольких бит информации на сердечнике и с повышенной стабильностью амплитуды токов возбуждения.

Известен формирователь тока для запоминающего устройства, содержащий генератор тока, к выходу которого через ключи выборки подключается нагрузка — линия выборки МЗУ (1) .

Недостатками этого формирователя тока являются невысокое качество стабилизации тока в нагрузке и большая потребляемая мощность.

Наиболее близким к предлагаемому тех.ническим решением является формирователь тока с отрицательной обратной связью, со-держащий управляемый источник напря= жения, выход которбго подключен к входу первого блока ключей выборки, дифференциальный усилитель, источник опорного напряжения и датчик напряжения, причем входы дифференциального усилителя подключены соответственно к одному из выводов датчика напряжения, соединенного с выходом второго блока ключей выборки, и одному из выводов источника опорного напряжения, другие выводы которых соединены с шиной постоянного потенциала, выход дифференциального усилителя подключен к входу управляемого источника напряжения (2).

Недостатком данного устройства является невысокое качество стабилизации тока в нагрузке, которое объясняется тем, что из-за малого выходного сопротивления управляемого источника напряжения разброс падения напряжения на сопротивлении нагрузки и открытых ключах выборки приводит к значительной нестабильности тока в нагруз= ке при разомкнутой обратной связи в формирователе тока, которая не может быть полностью скомпенсирована при замкнутой обратной связи.

Цель изобретения —, повышение стабилизации амплитуды тока формирователя тока.

Поставленная цель достигается тем, что в формирователь тока для запоминающего устройства, содержащий дифференциальный усилитель, две группы ключей, управляемый источник напряжения, источник опорного напряжения и датчик напряжения, при920833

Формула изобретения чем выход управляемого источника напряжения подключен ко входам ключей первой группы, входы дифференциального усилителя подключены соответственно к одному из выводов датчика напряжения, соединенному с выходами ключей второй группы, и одному из выводов источника опорного напряжения, другие выводы которого соединены с шиной нулевого потенциала, введен интегратор, входы которого подключены к выходам дифференциального усилителя, а выход — ко входу уйравляемого источника напряжения.

На чертеже изображена функциональная схема предлагаемого формирователя тока., Формирователь тока содержит управляемый источник 1 напряжения, первую группу ключей 2, дифференциальный усилитель

3, источник 4 опорного напряжения, датчик

5 напряжения, вторую группу ключей 6 и интегратор 7. На чертеже показаны нагрузка 8, подключенная к нагрузочным входам и выходам формирователя тока, управляющий вход 9 и входы питания 10 — 12 формирователя тока.

Дифференциальный усилитель 3 содержит транзисторы 13 — 15 и нагрузочные резисторы 16 — 19.

Управляемый источник напряжения со.держит полевой 20 и биполярный 21 транзисторы и нагрузочные резисторы 22 — 25.

Интегратор 7 содержит транзисторы 26 — 29, элемент НЕ 30, нагрузочные резисторы 31—

37, конденсатор 38 и транзисторы 39 — 41.

На входы 10 — 12 подключаются источники с напряжениями питания +Е1, +Ег и — Ез соответственно.

Формирователь тока работает следующим образом.

В исходнбм состоянии ключи групп 2 и

6 закрыты. Ток не протекает через нагрузку

8. На вход 9 подан низкий логический уровень, при котором дифференциальный усилитель 3 отключен, а на выходе интегратора

7 установлено начальное условие интегрирования — потенциал, близкий к напряжению источника питания + Е . При открывании ключей 2 и 6 через нагрузку 8 начинает протекать ток и одновременно. на вход 9 подается высокий логический уровень, при котором включается дифференциальный усилитель 3 и осуществляется сравнение напряжения источника 4 с падением напряжения

25.

Зо

45 на датчике 5, которое пропорционально току в нагрузке. Усиленная разность этих двух на пряжений с выхода дифференциального усилителя 3 поступает на вход интегратора ?.

Напряжение на выходе интегратора 7, подан ное на вход управляемого источника 1 напряжения за счет действия отрицательной обратной связи стремится к такой величине, при которой выходной ток формирователя тока равен номинальному току нагрузки. Только в этом случае падение напряжения на датчике 5 равно напряжению источника 4, Изменение напряжения на выходе интегратора

7 прекращается. Выключение формирователя тока и формирование заднего фронта тока нагрузки осуществляется закрыванием

1 ключеи 2 и 6 и подачей низкого уровня на вход 9.

Технико-экономическое преимущество предлагаемого формирователя тока заключается в его более высокой, по сравнению с известным, стабилизацией токов в нагрузкелиниях выборки МЗУ.

Формирователь тока для запоминающего устройства, содержащий дифференциальный усилитель, две группы ключей, управляемый источник напряжения, источник опорного напряжения и датчик напряжения, причем выход управляемого источника напряжения подключен ко входам ключей первой группы, входы дифференциального усилителя подключены соответственно к одному из выводов датчика напряжения, соединенному с выходами ключей второй группы, и одному из выводов источника опорного напряжения, другие выводы которого соединены с шиной нулевого потенциала, отличающийся тем, что, с целью повышения стабилизации амплитуды тока, он содержит интегратор, входы которого подключены к выходам дифференциального усилителя., а выход — ко входу управляемого источника напряжения.

Источники информации, принятые во внимание при экспертизе

1. Авторское свидетельство СССР № 595789, кл. G 11 С 8/00, 1978.

2. Патент США № 4142113, кл, 307 †2, опублик. 1970 (прототип).

920836

Составитель T. Зайцева.

Реда кто р В. Бо бко в Техред А, Бойкас Корректор Г. Решетник

Заказ 2356 62 Тираж 624 Подписное

ВНИИПИ Государственного комитета СССР по делаи изобретений и открытий

113035, Москва, Ж вЂ” 35, Раушская наб., д. 4/5

Филиал ППП «Патент», г. Ужгород, ул. Проектная, 4

Формирователь тока для запоминающего устройства Формирователь тока для запоминающего устройства Формирователь тока для запоминающего устройства 

 

Похожие патенты:

Изобретение относится к области запоминающих устройств

Изобретение относится к полупроводниковым запоминающим устройствам для автоматического предзаряда строчной цепи

Изобретение относится к области программирования энергонезависимых накопителей

Изобретение относится к железнодорожной автоматике и используется в управлении транспортными средствами

Изобретение относится к созданию памяти в компьютере

Изобретение относится к полупроводниковым запоминающим устройствам

Изобретение относится к вычислительной технике и может быть использовано при построении быстродействующих тактируемых запоминающих устройств большой емкости

Изобретение относится к устройству считывания заряда и к энергонезависимому запоминающему устройству с пассивной матричной адресацией

Изобретение относится к способу, направленному на ослабление мешающих напряжений, возникающих в устройстве хранения данных, имеющем пассивную матричную адресацию

Изобретение относится к системам и способам снижения энергопотребления в памяти, а более конкретно к ограничению энергопотребления числовых шин в банке памяти
Наверх