Устройство для подавления помех

 

ОПИСАНИЕ

ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

Союз Советскик

С оциалистическик

Республик («)928626 (61) Дополнительное к авт, саид-ву— (22) ЗаЯвленО 25.08. 80 (21) 2978910/18-21 с присоединением заявки ¹ (23) Приоритет

Опубликовано 1505.82, Бюллетень 9 18

Дата опубликования описания 15.05. 82

t51}М.К .

Н 03 К 5/135

Государствеииый комитет

СССР по делам изобретений и открытий (53} УДК 621. 374 (088. 8) (72) Авторы изобретения

В.A. Шмыров, В.А.Новичихин и Н. В.Хряпов (71) Заявитель (54) УСТРОЙСТВО ДЛЯ ПОДАВЛЕНИЯ ПОЩ)(Изобретение относится к импульс-! ной технике, в частности к формирователям импульсов с подавлением кратковременных помех, и может быть использовано в вычислительной технике и автоматике.

Известно устройство для подавления помех, содержащее два триггера, каждый из которых имеет входы. нулевой, единичный, синхронизации и раздельной установки в "0", причем входы установки в "0" обоих триггеров объединены, вход синхронизации первого триггера является входом устройства, а единичный выход второготриггера — выходом устройства 1).

Однако это устройство отличается конструктивной сложностью и невысокой надежностью.

Известно также устройство для подавления помех, содержащее соединенные между собой два триггера со счетными входами (23.

Недостатком этого устройства является то, что оно подавляет кратковременные помехи только в том случае, когда управляющий сигнал имеет нулевой уровень, а при единичном уровне управляющего сигнала кратковременные импульсы помехи проходят на выход

30 устройства, т.е. известное устройство подавляет помехи только одной полярности.

Целью изобретения является увеличение помехоустойчивости. устройства.

Поставленная цель достигается тем, что в устройство для подавления помех, содержащее два триггера, счетные входы которых подключены к тактовой шине и к входам первого и второго элементов совпадения, другие входы которых подсоединены соответственно к выходам первого и второго триггеров, вход сброса первого триггера подключен к управляющей шине непосредственно а вход другого триггера — через ивертор, введены третий триггер и третий элемент совпадения, один вход которого соединен с выходом первого элемента совпадения, другой вход подключен к выходу третьего триггера, а выход подключен к счетному входу третьего триггера, вход сброса которога соединен с инверсным выходом второго элемента совпадения °

На чертеже представлена функциональная схема данного устройства. устройство содержит инвертирующие элементы 1 и 2, триггеры 3-5 и элементы 6-8 совпадения. При этом

928626

Формула изобретения.Ьр

agni

ВНИИПИ Заказ 3283/75 Тираж 954 Подписное

Филиал ППП "Патент", г. Ужгород, ул. Проектная, 4 объединенные входы элементов 6 и 7 совпадения и соединенные с ними счетные входы триггеров 3 и 4 являются тактовым входом устройства, вход установки нуля триггера 3, соединенный со входом элемента 1, является управляющим входом устройства, а выход элемента 8 совпадения - выходом устройства.

Устройство работает следующим образом. 10

Импульсы с тактового входа уст.— ройства поступают на счетные входы триггеров 3 и 4 и на объединенные входы элементов 6 и 7 совпадения.

На выходах элементов 6 и 7 совпаде- 15 ния будет появляться каждый второй тактовый импульс, т.е. триггеры 3 и 4 и элементы 6 и 7-образуют делители частоты тактовых импульсов на два. 20

Рассмотрим работу устройства, ког да на его управляющий вход приходит сигнал нулевого уровня. Этот сигнал приходит на вход установки нуля триггера 3, поэтому на выходе триггера 3 будет присутствовать нулевой сигнал, который запретит прохождение тактовых импульсов через элемент 6 совпадения и сигнал помехи, длительность которого не превышает периода тактовых импульсов, не пройдет через элемент 6 совпадения и не появится на выходе устройсTBB. Первый же импульс, пришедший на вход установки нуля триггера 5 через элемент 7 совпадения и инвертирующий элемент 2, устанавли- 5 вает его в нулевое состояние, а на инверсном выходе триггера 5 будет присутствовать единичный сигнал, который открывает элемент 8 совпаден».ч. При поступлении на Управляющий 40 вход устройства сигнала единичного уровня тактовый импульс с выхода элемента 6 совпадения пройдет через элемент 8 совпадения, на выход устройства и перепадом из верхнего уровня в 45 нижний опрокинет триггер 5 в единичное состояние, при этом нулевой сигнал с инверсного выхода триггера 5

7актойй 3д3 закроет элемент 8 совпадения до конца воздействия единичного управляющего сигнала, так как в это время на входе установки нуля триггера 4 будет присутствовать инверсный управляющий сигнал, т.е. нулевой и триггер будет находиться в нулевом состоянии, закрывая элемент 7 совпадения. Далее на управляющий вход устройства поступает нулевой сигнал и работа устройства повторяется.

Данное устройство подавляет кратковременные помехи в случае, когда управляющий сигнал представлен единичным уровнем, т.е. помехи обеих полярностей, поэтому данное устройство имеет вдвое большую помехоустойчивость, чем известное.

Устройство для подавления помех, содержащее два триггера, счетные входы которых подключены к тактовой шине и к входам первого и второго элементов совпадения, другие входы которых подсоединены соответственно к выходам первого и второго триггеров, вход сброса первого триггера подключен к управляющей шине непосредственно, а вход другого триггера — через инвертор, о т л и ч а ю щ е е с я тем, что, с целью повышения помехоустойчивости, в него введены третий триггер и третий элемент совпадения, один вход которого соединен с выходом первого элемента совпадения, другой вход подключен к выходу третьего триггера, а выход подключен к счетному .входу третьего триггера, вход сброса которого соединен с инверсным выходом второго элемента совпадения.

Источники информации, принятые во внимание при экспертизе

1. Патент Cl2A 9 3.783.276, кл. 328-92,опублик. 1974.

2. Патент СНА t) 3.626.306, кл. 328-92, опублик. 1971.

Устройство для подавления помех Устройство для подавления помех 

 

Похожие патенты:

Изобретение относится к импульсной технике и может быть использовано в устройствах автоматики и вычислительной технике

Изобретение относится к импульсной технике и может быть для использовано в устройствах автоматики, вычислительной и измерительной техники

Изобретение относится к импульсной технике и может быть использовано при построении различных цифровых устройств

Изобретение относится к импульсной цифровой технике, предназначено для выполнения с помощью входной непрерывной последовательности тактовых импульсов полной функции синхронизации входного одноразрядного или двухразрядного прямого или инверсного асинхронного цифрового сигнала (формирования одноразрядного синхронизированного сигнала и его синхросигнала) и может быть использовано при построении любых синхронных автоматов с памятью для ввода асинхронных команд или данных в двоичном последовательном самосинхронизирующемся коде (ДПСК), в частности может использоваться в качестве декодера трехуровневого кода RZ с возвратом к нулю по ГОСТ 18977-79 и РТМ 1495-75 или в качестве формирователя синхронизированного сигнала последовательного кода и его синхросигнала для любого двухуровневого ДПСК, например манчестерского по ГОСТ 26765.52-87 (зарубежные стандарты MIL-STD-1533B и MIL-STD-1773), биимпульсного или Миллера по ГОСТ 27232-87 и т.п

Изобретение относится к импульсной цифровой технике и предназначено для выполнения полной функции синхронизации потенциального и/или импульсного входного синхронизируемого цифрового сигнала (формирования синхронизированного сигнала и его синхросигнала) с помощью входной непрерывной последовательности тактовых импульсов для построения синхронных устройств (синхронных автоматов с памятью) ввода асинхронных команд или данных и обмена информацией, например, между двумя синхронными устройствами, каждое из которых имеет собственную тактовую частоту синхронизации

Изобретение относится к импульсной цифровой технике, предназначено для выполнения полной функции тактовой синхронизации входного синхронизируемого цифрового сигнала (формирования синхронизированного сигнала и его тактового синхросигнала) с программируемым временным порогом заградительной фильтрации синхронизации входного цифрового сигнала как помехи при длительности нулевой или единичной фазы помехи, не превышающей пороговой длительности, отсчитываемой с помощью входной непрерывной последовательности тактовых импульсов, и может быть использовано при построении синхронных устройств (синхронных автоматов с памятью) для помехоустойчивого ввода асинхронных команд или данных и обмена информацией (командами и данными), например, между двумя синхронными устройствами, каждое из которых имеет собственную тактовую частоту синхронизации

Изобретение относится к импульсной цифровой технике, предназначено для выполнения полной функции синхронизации входного асинхронного кодового сигнала ID(1:M) разрядности M 2 (формирования на разрядных выходах синхронизированного кодового сигнала OD(1:M) и его кодового синхросигнала OCD(1:M) и формирования на первом, втором и третьем выходах соответственно синхросигналов OCD кодового сигнала, паузы OPD и начала паузы ОРС, означающего обнаружение неизменности входного кодового сигнала в течение некоторого времени) с заградительной фильтрацией синхронизации входного кодового сигнала как помехи при длительности его изменения, не превышающей пороговой длительности, отсчитываемой с помощью входной непрерывной последовательности тактовых импульсов, и может быть использовано при построении синхронных устройств для помехоустойчивого ввода асинхронных кодовых или разовых команд или данных и обмена информацией (командами и данными), например, между двумя синхронными устройствами, каждое из которых имеет собственную тактовую частоту синхронизации

Изобретение относится к импульсной технике и может быть использовано в автоматизированных системах управления стендовыми испытаниями энергодвигательных установок в качестве формирователя управляющих высокостабильных импульсов в широком диапазоне длительностей

Изобретение относится к импульсной технике и может быть использовано в устройствах автоматики и вычислительной техники
Наверх