Устройство для измерения коэффициента ошибок

 

Оп ИСАНИЕ

ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

Союз Советских

Социалистических

Республик

<,944123 (6l ) Дополнительное к авт. саид-ву (22)Закалено 11.12.80 (21) 3220385/18-09 с присоединением заявки М (23) Приоритет—

Опубликовано 15 07 82 Бюллетень» 26

Дата опубликования описания 19.07.82 (51) м. Кл.

Н 04 В 3/46

Ркударстоеииый. комитет

СССР ло делом изобретеиий и открытий (53) УДК 621.395..664(088.8) В. С. Балан, М. С. Гроссман, В. Э. Гуревич и А. Я. Негриенко (72) Авторы изобретения (7)) Заявитель

Изобретение относится к иэмерителт ной технике, в частности к измерителям достоверности передачи информации, и может использоваться для оценки качества передачи дискретной информации s цифровых линейных трактах систем электросвязи.

Известно устройство для измерения коэффициента ошибок, содержащее последовательно соединенные корректор ошибок, регистр сдвига и компаратор второй вход которого объединен с первым входом .корректора ошибок, являющихся входом испытательного сигнала, первый счетчик и последовательно соединенные ключ и второй счетчик jl J ..

Однако в известном устройстве сушес вует возможность ложной синхронизации, так как если после заполнения первого счетчика в регистре сдвига окажется Хотя бы один ошибочный бит информации, он, попав на вход корректора, исказит по крайней мере еше один,бит входной информации, который в свою очередь по2 родит новые ошибки, и этот процесс продолжается до тех пор, пока не заполнится второй счетчик, который зарегистрирует,в конечном итоге ошибки отсутст ,> вующие в линейном сигнале.

Бель изобретения - повышение точности измерений путем устранения влия..ния ложной синхронизации.

Для этого в устройство для измерения коэффициента ошибок, содержащее последовательно соединенные корректор ошибок, регистр сдвига и компаратор, второй вход которого объединен с первым входом кор ректора ошибок, являющимся входом испытательного сигнала, первый счетчик и йоследовательно соединенные ключи и втот рой счетчик, введены первый, второй и третий тРиггеры, блок совпадения и де шифратор, при этом выход первого счетчи2а ка соединен с входом дешифратора, первый, второй и третий выходы которого соединены соответственно с первым входом блока совпадения и с.нулевыми входами первого и второго триггеров, выход блока со(54) УСТРОЙСТВО ДЛЯ ИЗМЕРЕНИЯ КОЭФФИБИЕНТА

ОШИБОК

3 94412 впадения соединен с единичными входами первого и второго триггеров, установочные входы которых, объединенные с первым входом первого счетчика, являются входом сигнала начальной установки, а выход компаратора соединен с единичным входом третьего триггера, нулевой вход и прямой и инверсный выходы которого соединены соответственно с выходом второго триггера, с вторым входом коррек- щ тора ошибок и с объединенными вторым входом блока совпадения и первым входом ключа, второй вход которого соединен с прямым выходом триггера, инверсный выход которого соединен с вторым входом 15 первого счетчика и с третьим входом блока совпадения.

На чертеже приведена структурная электрическая схема предлагаемого устройс тва.

Устройство содержит регистр 1 сдвига, компаратор 2, корректор 3 ошибок, ключ 4, два счетчика 5 и 6, три триггера 7, 8 и

9, блок 10 совпадения и дешифратор 11.

Устройство работает следуюшим образом.

Всю работу по выполнению предписаных ему функций разбивают на три этапа: установка начального состояния; запись информации и проверка отсутствия ложной синхронизации.

Таким образом, введение в известное устройство первого, второго и третьего триггеров, блока совпадений и дешифратора позволяет определить факт ложной синхронизации устройства и запрешать работу устройства на время, необходимое для повторной синхронизации. Затраты времени на проверку и (в случае необходимости) повторную синхронизацию устройства составляют ЗМ тактовых интервалов.

На первом этапе сигнал начальной установки, поступая на установочные входы счетчика 5 триггеров 7 и 8, устанавли35 вает выход счетчика 5 и прямые выходы триггеров 7 и 8 в состояние логической

If 1 1/

При этом на первом и втором выходах дешифратора 11 установится уровень лом гического "0, а на третьем — логической "1", а сигналы с выходов триггеров

7 и 8 закроют триттер 9, и ключ 4 и информация с выхода компаратора 2 не будет поступать на входы корректора 3

45 и счетчика 6.

После окончания импульса установки начинается второй этап работы, во время которого происходит запись входной информации через корректор 3, которыи вы50 полняет логическую функцию ИЛИ, в регистр 1 сдвига. Одновремено начинает работать счетчик 5, на выходе которого первый импульс появляется через Я тактовых интервалов.

Число kl выбирается из соотношения

Й 7 M где р — длина регистра 1 сдви3 4

Таким образом, по достижении счетчиком 5 коэффициента счета регистр 1 сдвига оказывается заполненным входной информацией. В момент окончания второгс этапа в схеме происходят следуюшие изменения: на первом выходе дешифратора

11 устанавливается уровень логической

"1"; этот сигнал, поступая на вход R триггера 8, устанавливает на его выходе уровень логического "0"; триггер 9 открывается для прохождения информации с выхода компаратора 2 на вход корректора 3 (так как на входе триггера 9 устанавливается уровень логического" 0"), и корректор 3 начинает выполнять логическую функци|о ИСКЛЮЧАЮЩЕЕ ИЛИ; ключ 4 по прежнему закрыт сигналом с выхода триггера 7, поэтому импульсы ошибок, вырабатываемые компаратором, не поступают на вход счетчика 6 (счетчик ошибок).

После поступления на вход счетчика 5

Й -ного тактового импульса начинается третий этап работы устройства — проверка правильности синхронизации.

На этом этапе на третьем выходе дешифратора 11 устанавливается уровень логического "0", открываюший блок 10.

Поэтому, если в течение этапа проверки синхронизации на выходе компаратора 2 появится хотя бы один импульс ошибки, он через триггер 9 и блок 10 поступает на установочные входы триггеров 7 и

8, с выхода триггера 7 - на установочные входы счетчика 5, возвратив всю схему в состояние, соответствуюшее началу второго этапа. Если же за время третьего этапа на блок 10 не поступит ни одной ошибки, на втором выходе дешифратора 11 ус танавливается уровень логической 1", который установит уровень логического

".0" на выходе триггера 7 и откроет ключ

4. С этого момента импульсы ошибок с выхода компаратора 2 через триггер 9 и ключ 4 начинают поступать на вход счетчика 6, и устройство для измерения коэффициента ошибок начинает нормально функционировать.

123 6 которого соединены соответственно с первым входом блока совпадения и с нулевыми входами первого и второго триггеров, выход блока совпадения соединен с единичными входами первого и второго триггеров, установочные входы которых, объединенные с первым входом первого счетчика, являются входом сигнала начальной установки, а выход компаратора соединен с единичным входом третьего триггера, нулевой вход и прямой и инверс- ный выходы которого соединены соответственно с выходом второго триггера, с вторым входом корректора ошибок и с объединенными вторым входом блока совпадения и первым входом ключа, второй вход которого соединен с прямым выходом первого триггера, инверсный выход которого соединен с вторым входом йервого счетчика и с третьим входом блока совпадения.

Устройство для измерения коэффициента ошибок, содержащее последовательно соединенные корректор ошибок, регистр 15 сдвига и компаратор, второй вход которого объединен с первым входом корректора ошибок, являюшимся входом испытательного сигнала, первый счетчик и последовательно соединенные ключ и второй 2О счетчик, о т л и ч а ю ш е е с я тем, что, с целью повышения точности измерений путем ус.транения влияния ложной синхронизации устройства, введены первый, второй и третий триггеры, блок совпаде«25 ния и дешифратор, при этом выход первс го счетчика соединен с входом дешифратора, первый, второй и третий выходы

8xud сигНФ

ВНИИПИ Заказ 5 157/76 Тираж 688 Подписное

Филиал ППП Патент", г, Ужгород, ул, Проектная, 4

5 944

Максимальная длина регистров сдвига, используемых в генераторах для проверки цифровых трактов, равна 23, т. е. дополнительные затраты времени составят всего 70 -80 тактовых интервалов, при этом не искажается закон распределения ошибок в тракте, что позволяет произво, дить их дальнейшую статистическую обработку.

Формула изобретения

Источники информации, принятые во внимание при экспертизе

1. Патент Великобритании

N 1431218, кл. Н 4 Р, 1976 (прототип) .

Устройство для измерения коэффициента ошибок Устройство для измерения коэффициента ошибок Устройство для измерения коэффициента ошибок 

 

Похожие патенты:

Изобретение относится к области радиотехники, а именно к области контроля технического состояния систем связи

Изобретение относится к области электросвязи и может применяться для проверки качества каналов связи тональной частоты, используемых для передачи сигналов дискретной информации

Изобретение относится к способу и системе для измерения характеристик по переменному току и по постоянному току кабельной пары, такой как пара телефонного кабеля или пара кабеля, используемого для передачи сигналов в локальных сетях или подобных сигналов полностью с одного конца кабеля на другой с помощью соединенных с ним нелинейных устройств

Изобретение относится к электросвязи, в частности к устройствам контроля занятых каналов связи без перерыва и искажений передачи информационных сигналов

Изобретение относится к технике электросвязи и может быть использовано в адаптивных системах передачи данных для контроля состояния дискретных каналов связи

Изобретение относится к области радиотехники и может быть использовано для измерения амплитудно-частотной характеристики (АЧХ) тракта как одноканального супергетеродинного радиоприемника (РП), так и многоканального радиоприемного комплекса (РПК), гетеродины которого являются перестраиваемыми синтезаторами частоты (СЧ)
Наверх