Устройство для определения условного математического ожидания

 

ОП ИСАНИЕ

ИЗОБРЕТЕН ИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

Союз Советских

Социалистических

Республик

<, 959104 (61) Дополнительное к авт. свид-ву— (22) Заявлено 15.12.80 (21) 3216440/18-24 с присоединением заявки №вЂ” (23) Приоритет— (51) М.К .

G 06 G 7/52

:Гвсударственкык квинтет

СССР (53) УДК 681.3 (088.8) Опубликовано 15.09.82. Бюллетень № 34

Дата опубликования описания 25.09.82 пв делам аэобретений и аткрмтий (72) Авторы изобретения

В. П. Бабак и Г. H. Потапова тЕ6 1г;1 °

НИЧЕМУ ..

Vi0TME

1 (71) Заявитель (54) УСТРОЙСТВО ДЛЯ ОПРЕДЕЛЕНИЯ УСЛОВНОГО

МАТЕМАТИЧЕСКОГО ОЖИДАНИЯ

Изобретение относится к специализированным средствам вычислительной техники и может быть использовано при создании приборов для измерения статистических характеристик фаз квазигармонических сигналов.

Известно устройство для измерения условного математического ожидания, содержащее последовательно соединенные аналого-цифровой преобразователь, схему совпадения, временной селектор, счетчик импульсов и делитель частоты, а также генератор импульсов опроса, триггер, узел сравнения и переключатели, причем один вход узла сравнения подключен к источнику случайного сигнала, стационарно связанного с исследуемым, второй вход — к источнику напряжения, относительно которого определяется условное математическое ожидание, а выход соединен с единичным входом триггера и через первый переключатель с входом временного селектора, нулевой вход триггера соединен с генератором импульсов опроса, а единичный выход триггера соединен через второй переключатель с управляющим входом схемы совпадения.

Наиболее близким по технической сущности к заявляемому является устройство, содержащее последовательно соединенные аналого-цифровой преобразователь, временной селектор и счетчик импульсов в одном канале и последовательно соединенные схему сравнения, временной селектор, делитель частоты и триггер в другом, причем выход схемы сравнения соединен с управляющим входом аналого-цифрового преобразователя и через кнопочный переключатель с нулевым входом триггера, выход которого соединен с одними из входов двух временных селекторов 12).

Однако известное устройство не обеспечивает измерения условных вероятностных

1 характеристик случайной фазы сигнала.

Целью изобретения является расширение функциональных возможностей за счет определения условного математического ожидания случайной фазы сигнала в диапазоне частот.

Поставленная цель достигается тем, что в устройство, содержащее последовательно соединенные первый временной селектор и счетчик импульсов и последовательно соединенные второй временной слектор, пер959104 вый делитель частоты и триггер, введены формирователь импульсов, два преобразователя «фаза-временной интервал», генератор импульсов, элемент задержки, регистр памяти, второй делитель частоты и элемент И, причем вход формирователя импульсов соединен с входом синхронизации устройства, а выход соединен со входом генератора импульсов, одним из входов обоих преобразователей «фаза-временной интервал», установочным входом первого делителя частоты, входом второго делителя частоты и с одним из входов элемента И, два других входа которого подключены к выходу триггера и выходу второго делителя частоты соответственно, выход элемента И соединен с управляющим входом регистра памяти, информационные входы которого подключены к разрядным выходам счетчика импульсов соответственно, другие входы преобразователей «фаза-временной. интервал» являются входами устройства, выходы первого и второго преобразователей «фаза-временной интервал» подключены к первым входам первого и второго временных селекторов соответственно, вторые входы которых подключены к выходу генератора импульсов, выход второго временного слектора соединен с другим входом триггера, а управляющий вход счетчика импульсов через элемент задержки подключен к выходу формирователя импульсов.

На чертеже представлена схема устройства.

Устройство содержит формирователь 1 импульсов, на вход которого подается сигнал от источника опорного сигнала, генератор импульсов 2, преобразователи 3, 4

«фаза-временной интервал» (ПФВИ), делители 5, 6 частоты, элемент 7 задержки, счетчик 8 импульсов, регистр памяти 9, управляющий вход которого подключен к выходу элемента И 10, триггер 11, селекторы 12, 13.

Устройство работает следующим образом.

Сигналы с исследуемыми стационарно связанными флуктуирующими фазами поступают соответственно на входыдвух ПФВИ

3 и 4. Сигнал опорной частоты поступает на формирователь импульсов 1, который формирует короткие импульсы в момент, например, положительных переходов опорного сигнала через нулевое значение. Выходные сигналы ПФВИ 3 и 4 открывают временные селекторы 12 и 13 на время

Т.„; и ьу,. Интервалы времени iq,. иТ.„; заполняются квантующими импульсами, поступающими от генератора 2 импульсов.

Количество импульсов в пачках п„и пч, формируемых на выходах временных селекторов 12 и 13 в выбранном масштабе, определяет значение фазы в момент времени t; ч(© = 1(п„;и ч (t) = Kn>

5 ! о

25

20 зо

40 где К вЂ” масштабный коэффициент. Здесь

К = — 360 10" (F — частота опорного сигнала; t — частота следования импульсов с выхода умножителя частоты).

Импульсы с выхода временного селектора 12 поступают на вход счетчика импульсов 8, на вход установки в нуль которого поступают импульсы с выхода формирователя 1 через элемент задержки 7(i < !).

Таким образом, счетчик 8 подсчитывает количество импульсов Кп,; . Импульсы с выхода временного селектора 13 поступают на вход установки в нуль триггера 11 непосредственно, а на другой вход (вход установки в единицу) триггера 11 через делитель частоты 6. Коэффициент деления Ка делителя частоты 6 выбирается в соответствии с выбранным уровнем анализа, относительно которого определяется условное математическое ожидание.

Если количество импульсов в пачке на выходе временного селектора 13 равно коэффициенту деления делителя 6 (Кп ., — — Ка), то на выходе делителя частоты 6 появляется импульс, который поступает на вход триггера 11, на входе которого формируется разрешающий потенциал, и с приходом импульса с выхода формирователя 1 на выходе элемента И 10 (при наличии разрешающего потенциала на выходе делителя частоты 5) появляется импульс, разрешающий перезапись кода счетчика 8 в регистр памяти 9.

Указанный импульс с выхода формирователя 1 устанавливает в исходное (нулевое) положение делитель частоты 6 и через время щ < ф счетчик импульсов 8. Время, за которое делитель частоты 6 устанавливается в исходное положение, должно быть достаточным для осуществления перезаписи числа Кп„;из счетчика 8 в регистр памяти 9.

В исходное состояние триггер 1 I возвращается первым импульсом генератора 2, проходящим через селектор 13 в следующем цикле работы.

Если Кп (Кд, то на выходе делителя частоты б импульс не появляется, и импульс в выходе формирователя 1 возвращает делитель частоты 6 в исходное (нулевое) состояние, а перезапись кода со счетчика 8 в регистр памяти 9 не происходит и счетчик 8 обнуляется.

Если Кп >,. > К, то на вы ходе дел и тел я частоты 6 появляется импульс, который приводит к тому, что на выходе триггера 11 появляется разреш ающи и потенциал для. элемента И 10, однако импульс, порядковый номер которого равен К n; — К +1, с выхода временного селектора 13 возвращает триггер 11 в исходное состояние еще до появления очередного импульса с выхода формирователя 1 и, таким образом, в данном случае перезаписи кода со счетчика

8 в регистр памяти 9 также не происходит.

959104

Формула изобретения

Составитель В. Фукалов

Редактор Л. Повхан Техред А. Бойкас Корректор М. Шароши

Заказ 6795 67 Тираж 731 Подписное

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж вЂ” 35, Раушская наб., д. 4/5

Филиал ППП «Патент», г. Ужгород, ул. Проектная, 4

В результате отношение числа В импульсов, накопленных в регистре памяти 9 за интервал измерения, к числу выборок N пропорционально оценке определяемого условного математического ожидения Nlg(t)/

/ f Кд) при данном значении «, Общее число выборок N задается делителем частоты 5. С появлением на выходе делителя частоты 5 импульса переполнения на в.ходе элемента И 10 появляется запрещающий потенциал. На этом, цикл измерений при данном уровне анализа заканчивается.

Устройство позволяет производить измерение условных временных характеристик случайной фазы сигналов, а это значительно расширяет сферу применения приборов для измерения статистических характеристик сигналов.

Устройство. для определения условного математического ожидания, содержащее последовательно соединенные первый временной селектор и счетчик импульсов и последовательно соединенные второй временной селектор, первый делитель частоты и триггер, отличающееся тем, что, с целью расширения функциональных возможностей за счет определения условного математического ожидания случайной фазы сигнала в диапазоне частот, оно содержит формирователь

6 импульсов, два преобразователя «фаза— временной интервал», генератор импульсов, элемент задержки, регистр памяти, второй делитель частоть1 и элемент И, причем вход формирователя импульсов соединен с входом синхронизации устройства, а выход соединен с входом. генератора импульсов, одним из входов обоих преобразователей

«фаза †временн интервал», установочным входом первого делителя частоты, входом второго делителя частоты и с одним из входов элемента И, два других входа которого подключены к выходу триггера и выходу второго делителя частоты соответственно, выход элемента И соединен с управляющим входом регистра памяти, информационные входы которого подключены к разрядным выходам счетчика импульсов соответственно, другие входы преобразователей «фаза — временной интервал», являются входами устройства, выходы первого и второго преобразователей «фаза — временной интервал» подключены к первым входам первого и второго временных селекторов соответственно, вторые входы которых подключены к выходу генератора импульсов, выход второго временного селектора соединен с другим входом триггера, а управляющий вход счетчика импульсов через элемент задержки подключен к выходу формирователя импульсов.

Источники информации, принятые во внимание при экспертизе

1. Авторское свидетельство СССР № 243279, кл. G 06 G 7/52, 1969.

2. Авторское свидетельство СССР

М 263295, кл. G 06 G 7/52, 1970. (прототип).

Устройство для определения условного математического ожидания Устройство для определения условного математического ожидания Устройство для определения условного математического ожидания 

 

Похожие патенты:

Изобретение относится к контрольно-измерительной технике

Изобретение относится к измерительной технике и может быть использовано при обработке сигналов случайных процессов

Изобретение относится к области аналоговой вычислительной техники и может быть использовано для реализации операции выделения из совокупности аналоговых сигналов заданной порядковой статистики

Изобретение относится к радиотехнике и может быть использовано в системах связи

Изобретение относится к области радиоизмерений и может быть использовано для контроля характеристик случайных процессов

Изобретение относится к автоматике и аналоговой вычислительной технике и может быть использовано для выбора минимального, супраминимального, субмаксимального или максимального из четырех входных аналоговых сигналов

Изобретение относится к автоматике и аналоговой вычислительной технике и может быть использовано для построения функциональных узлов аналоговых вычислительных машин, средств автоматического регулирования и управления, аналоговых процессоров

Изобретение относится к электронной технике и может быть использовано при построении высоконадежных устройств и систем, проектируемых по методу горячего резервирования

Изобретение относится к области аналоговой вычислительной техники и может быть использовано для генерации линейно-изломных функций

Изобретение относится к автоматике и аналоговой вычислительной технике и может быть использовано для построения функциональных узлов аналоговых вычислительных машин, средств автоматического регулирования и управления
Наверх