Частотный селектор

 

Оп ИСАНИЕ

ИЗОБРЕТЕНИЯ

Союз Советскик

Социалистических

«Республик (61) Дополнительное и авт. свид-ву(22) Заявлено 040631 (21) 3299538/18-21 gq) @+ З

Н 03 К 5/19 с присоединением заявки NоГосударственный комнтет

СССР по делам изобретений н открытий (23) Приоритет— ($3) УДК 621 ° 374...33{088.8) Опубликовано 231282. Бюллетень Ио 47

Дата опубликования описания 2312.82 (72) Автор изобретения

Ю.Н. Ерофеев| (73 ) Заявитель (54) ЧАСТОТННЙ СЕЛЕКТОР

Изобретение относится к импульсной технике и может быть использовано в устройствах анализа импульсных последовательностей по частоте.

Известен селектор, содержащий и-канальный временной анализатор и п-1. логических каскадов запрета f1).

Недостатком данного устройства является" возможность возникновения ложной информации.

Наиболее близким по назначению и технической сущности к предлагаемому изобретению является селектор, содержащий два формирователя импульсов,, входы которых соединены с входной шиной, выходы соответственно с первым и, через элемент НЕ, вторым входом элемента И, выход которого соединен с выходной шиной 2).

Недостатком известного селектора является появление на его выходе ложных сигналов после прекращения последовательности импульсов с частотой, превышающей верхнюю частоту заданного диапазона F .

Цель изобретения - исключение ложных срабатываний.

Поставленная цель достигается тем, что в частотный селектор, содержащий первый формирователь импульсов, вход которого соединен с входной шиной, второй формирователь импульсов, выход которого через элемент интегрирования соединен с входом порогового элемента, введен формирователь импульсов по срезу сигнала, вход которого соединен с выходом первого формирователя импульсов, а выход - с входом второго формирователя импульсов, причем выход порогового элемента соединен с выходной шиной.

На чертеже представлена структурная схема частотного селектора.

Частотный селекторсодержит первый формирователь 1 импульсов, второй формирователь 2 импульсов, элемент 3 интегрирования, пороговый элемент 4, формирователь 5 импульсов по срезу сигнала, входную шину.б и выходную шину 7.

Частотный селектор работает следующим образом. . На его входную шину.6 поступает последовательность входных импульсов с частотой повторения F c F < F> . В . этом случае T=1/f7%„(z 1/Гв и С =1/F, - длительность импульсов, формируемых соответственно первым формирователем 1,и. вторым формирователем 2). Формирователь 5 вырабаты984022

Формула изобретения

Составитель С. Николаев

Редактор О. Бугир Техред A.Áàáèíåö Корректор Н. Король т

Заказ 9955/74 Тираж 959 Подписное

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий.

113035, Иосква, Ж-35, Раушская наб., д. 4/5 филиал ППП "Патент", г. Ужгород, .Ул. Проектная, 4 вает импульсы малой длительности, соответствующие по времени заднему фронту импульсов с выхода первого формирователя 1. Так как T > C то второй формирователь 2, запустившись первым запускающим импульсом с выхо- 5 да формирователя 5, далее переходит в состояние, соответствующее постоянному уровню логической единицы.

Этот уровень выходного напряжения поступает на вход элемента 3 интегри-10 рования. Через время анализа соответствующее времени нарастания напряжения на выходе элемента 3 интегрирования до ropora срабатывания порогового элемента 4, на выходе последнего появляется напряжение, соответствующее уровню логической единицы.

Если F< Fä, то Т ) С; и второй формирователь 2 дает на выходе последовательность импульсов, не перехо дя в постоянновозбужденное состояние.

В этом случае каждый выходной импульс второго формирователя 2 воздействует на элемент 3 интегрирования независимо от предыдущего, поскольку время восстановления элемента 3 интегрирования очень мало. В результате напряжение на выходе элемента 3 интегрирования не успевает нарасти до порога срабатывания порогового элез0 мента 4, и на выходе селектора поддер живается уровень логического нуля.

Если F ъ FB то Т < Г, и первый формирователь 1, запустившись первым импульсом входной последовательности, 35 далее переходит в состояние, соответствующее постоянному уровню логической единицы на выходе.

Формирователь 5 в течение действия входной последовательности им- 4Q пульсов не формирует и, следовательно, второй формирователь 2 не запускается. В результате в течение всего времени действия входной импульсной последовательности на выходной шине 45

7 поддерживается логический нуль.

Первый формирователь 1 переходит в состояние, соответствующее логическому нулю, спустя время 2„, после окончания входной последовательности с частотой повторения F y F>. В этот момент формирователь 5 формирует одиночный импульс запуска второго формирователя 2. Поскольку время нарастания напряжения на выходе элемента

3 интегрирования до порога срабатывания порогового элемента 4 несколько больше Z <, то на выходной шине 7 поддерживается уровень логического нуля. Ложного срабатывания частотного селектора после окончания последовательности входных импульсов с F y Г,, не.происходит.

В частотном селекторе возможно достижение минимально возможной задержки tс, получения выходного сигнала, которая близка к =1/Гя .

Частотный селектор, содержащий первый формирователь импульсов, вход которого соединен с входной ши ной, второй формирователь импульсов, выход которого через элемент интегрирования . соединен с входом порогового элемента, о т л и ч а ю щ и и с я тем, что, с целью исключения ложных срабатываний, в него введен формирователь импульсов по срезу сигнала, вход которого, соединен с выходом первого формирователя им; пульсов, а выход — с входом второго формирователя импульсов, причем выход порогового элемента- соединен с выходной шиной.

Источники информации, принятые во внимание при экспертизе

1. Авторское свидетельство СССР

9 364085, кл. Н 03 К 5/19, 1970.

2. Ерофеев Ю.Н. Основы импульсной техники. N. "Высшая школа", 1979, с. 378-379 (прототип).

Частотный селектор Частотный селектор 

 

Похожие патенты:

Селектор // 970671

Изобретение относится к измерительной технике и предназначено для контроля обеспечения режима насыщения транзисторного ключа - основного элемента при разработке высокоэффективной силовой бесконтактной защитно-коммутационной аппаратуры

Изобретение относится к радиотехнике и может быть использовано в устройствах анализа и измерения параметров регулярных импульсных последовательностей

Изобретение относится к импульсной технике для выделения импульсов (ИМ) по длительности и амплитуде

Изобретение относится к импульсной технике для выделения импульсов (ИМ) по длительности и амплитуде

Изобретение относится к импульсной технике и может быть использовано в устройствах анализа импульсов для выделения импульсов с заданными параметрами по длительности и амплитуде

Изобретение относится к импульсной цифровой технике для формирования импульсов требуемой длительности по каждому из трех событий: при включении питания, по сигналу замыкающей кнопки с подавлением дребезга, при обнаружении пропуска или прекращения изменения входных импульсов при разрешении обнаружения

Изобретение относится к импульсной цифровой технике, предназначено для формирования выходных импульсов с требуемой длительностью по каждому из трех событий (при включении питания, по сигналу от замыкающей кнопки с подавлением дребезга, при обнаружении пропуска или “зависания” (прекращения изменения) импульсов входного импульсного сигнала, при разрешении обнаружения) и может быть использовано, например, в качестве устройства для формирования импульсов системного сброса (RESET (RST)) микроконтроллерной или микропроцессорной системы (М-системы) обработки информации и управления с функцией аппаратного сторожевого таймера для перезапуска прикладной программы при “зависании” М-системы, проектируемой с учетом следующих основных принципов [1]: программного управления, магистрального обмена информацией, модульного построения и наращивания вычислительной мощности

Изобретение относится к импульсной цифровой технике, предназначено для формирования выходных импульсов с требуемой длительностью по каждому из трех событий (по фронту сигнала на первом управляющем входе, по нулевому уровню сигнала от замыкающей кнопки с подавлением дребезга при единичном сигнале на первом управляющем входе, при обнаружении пропуска импульса или “зависания” (прекращения изменения) сигнала на импульсном входе при разрешении единичными сигналами на первом и втором управляющих входах), и может быть использовано, например, в качестве формирователя импульсов системного сброса (RESET (RST)) устройства программного управления (УПУ) с энергонезависимым оперативным запоминающим устройством (ОЗУ) обслуживаемой или необслуживаемой микроконтроллерной или микропроцессорной системы (М-системы) обработки информации и управления с поддержкой режима аппаратного сторожевого таймера для перезапуска УПУ при “зависании” прикладной программы М-системы, проектируемой с учетом следующих основных принципов [1]: программного управления, магистрального обмена информацией, модульного построения и наращивания вычислительной мощности

Изобретение относится к импульсной технике и может быть использовано в устройствах анализа импульсов для выделения импульсов с заданными параметрами по длительности, амплитуде и периоду
Наверх