Управляемый делитель частоты

 

ОПИСАНИЕ

ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

Союз Советских

Социалистических

Республик (63) Дополнительное к авт. свид-ву (22) Заявлено 080481 {21)3311526/18-21 {$1) М. Кп.з

Н 03 К 21/36 с присоединением заявки ¹Государственный комитет

СССР по делам. изобретений и открытий (23) Приоритет— (53) УДК 621 ° 374. .4 (088.8) Опубликовано1 50283 Бюллетень ¹ 6

Дата опубликования описания150203 (72) Автор изобретения

Т.Х.Грейлихс

Рижское производственное объединение

ВЭФ им. В.И.Ленина (7! ) Заявитель (54) УПРАВЛЯЕМЫЙ ДЕЛИТЕЛЬ ЧАСТОТЫ

Изобретение относится к импульсной технике и может быть использовано в измерительной цифровой аппара, туре и в устройствах с программным управлением для измерения, временных параметров электронных узлов.

Известен управляемый делитель частоты, содержащий входную шину,. двоичный счетчик на триггерах, вентили, подключенные к шинам кода управления, элемент ИЛИ, шину фстановки двоичного счетчика в единичное состояние, соединенную с выходом элемента ИЛИ, один из входов которого соединен со входом двоичного счетчика(1).

Недостатком известного устройства является функциональная ненадежность, связанная с тем, что при вклю- чении устройства триггеры счетчика могут устанавливаться в любое из двух состояний случайным образом.

Первый входной импульс может не соответствовать коду, установленному на входных шинах управления, вследствие чего йа выходе устройствавозможно появление лишних импульсов.

Наиболее близким по технической сущности; к изобретению является устройство, содержащее генератор Ммпуль сов, выход которого соединен со счет- ным входом счетчика импульсов, выходы которого соединены с первыми входами элементов совпадения, вторые входы которых подключены к выходам блока памяти с блоком набора кода, а выходы - ко входам элемента И-НЕ; выход которого подключен к установочному входу счетчика импульсов (2 °

Недостатком известного делителя частоты является. низкая надежность, так как в нем отсутствует возможность синхронно управлять работой счетчика и памятью.

Цель изобретения — повышение на дежности работы устройства путем синхронного управления счетчиком и блоком . памяти.

Поставленная цель достигается тем, что в управляемый делитель частоты, содержащий N элементов совпадения, элемент И-НЕ, блок памяти, последовательно включенные генератор импульсов и счетчик импульсов, а также блок набора кода, выходы которого. подключены к входам блока памяти, выходы которого подключены к первым входам N элеМентов совпадения, вторые входы которых подключены к вы" ходам счетчика импульсов, а выходы,к входам элемента И-НЕ, введены ин997255 вертор и элемент ИЛИ, первый вход которого соединен с шиной управления,. второй вход — c выходом элемента И-НЕ, а выход — с установочным входом счетчика импульсов, и входом инвертора, выход которого подключен к входу синхронизации блока памяти.

На чертеже представлена блок-схема устройства.

Делитель частоты содержит генера тор 1 импульсов,.счетчик 2 импульсов., N элементов 3.-1 — 3-N совпадения; блок 4 памяти, элемент 5 И-НЕ, блок 6 набора кода, инвертор 7, элемент 8 ИЛИ, шину 9 управления. ! .Устройство работает следующим об- 15 разом . ..В исходном состоянии на шину 9 действует потенциал логического 0, который через элемент 8 подается на установочный вход счетчика 2, под- QQ держивает его в нулевом состоянии. На вход синхронизации блока 4 действует разрешающий потенциал в виде логичес- кой 1, а на выходе устройства поддерживается потенциал логической

В блоке 6 программным путем набирается код, определяющий необходимый коэффициент деления частоты, который записывается в блоке 4. При поступлении на шину 9 разрешающего сигнала в виде логической 1, счетчик 2 деблокируется и начинает считать импульсы, поступающие на его счетный вход от генератора 1, а на входе синхронизации блока 4 появляется потенциал логического 0, который запрещает перезапись информации из блока 6 в блок 4. По мере поступления импульсов на счетный вход счетчика 2 его код на разрядных выходах изменяется.и в элементах

3-1 — 3-N сравнивается с кодом, поступающим из блока 4. При совпадении соответствующих кодов на всех элементах 3-1 — 3-N на выходе элемента 5 появляется отрицательный импульс. Элемент 8 открыт разрешающим сигналом с шины 9. Отрицательный импульс с вы.хода элемента 5 через элемент 8 сбра-" сывает счетчик 2 в исходное состоя- 59 ние и через.инвертор 7 воздействует на вход синхронизации блока 4.

Возможные два случая работы делителя частоты:если во время деления частоты в блоке 6 код не изменился счетчик 2.продолжает считать импульсы, цикл деления повторяется и коэффициент деления частоты не меняется;если до формирования очередного импульса разделенной частоты код на выходах блока 6 изменился, то данный код переписывается в блоке 4. На разрядных выходах блока 4 появляется другой код, определяющий измененный коэффициент деления частоты.

Включение. новых элементов, а именно, элемента ИЛИ и инвертора позволяет устранить несинхронную работу счетчика 2 и блока 4, полностью устранить появление ложных импульсов на выходе устройства, следствием чего является высокая достоверность результатов измерения временных параметров прове(ряемых узлов.

Формула изобретения

Управляемый делитель частоты, содержащий N элементов совпадения, элемент И-НЕ, блок памяти, последовательно включенные генератор импульсов и счетчик импульсов, а также блок набора кода, выходы которого подключены к входам блока памяти, выходы которого подключены к первым входам N элементов совпадения, вторые входы которых подключены к выходам счетчика импульсов, а выходы — к входам элементов И-НЕ, отличающийся тем, что, с целью повышения надежности работы делителя, в него введены инвертор и элемент ИЛИ, первый вход которого соединен с шиной управления, второй вход — с выходом элемента ИНЕ, а выход — с установочным входом счетчика импульсов и входом инвертора, выход которого подключен к входу синхронизации блока памяти.

Источники информации, принятые во внимание при экспертизе

1. Авторское свидетельство СССР

Р 456366, кл. Н 03 К 21/36, 11.10.72.

2. Акцентованная заявка Японии

Р 51-37862, 98 (5) С 32, 30,12,71, 997255

Составитель A. Hîääóáíûé

Редактор М.Товтин Техред A.A< Корректор А, Дзятко

Закаэ 959/78 Тираж 934 Подписное

ВНИИПИ Государственного комитета СССР по делам иэобретений и открытий

113035, Москва, Ж-35; Раушская наб.„ д. 4/5 филиал llHH Патент, г. ужгород, ул. Проектная, 4

Управляемый делитель частоты Управляемый делитель частоты Управляемый делитель частоты 

 

Похожие патенты:

Изобретение относится к вычислительной технике, в частности к устройствам обработки данных, и может быть использовано для построения средств автоматики, функциональных узлов систем управления

Изобретение относится к электротехнике и может быть применено в схемах управления электроустановками в технологических линиях
Наверх