С применением межсоединений, используемых для пропускания тока между отдельными компонентами внутри прибора (H01L21/768)

H01L21/768              С применением межсоединений, используемых для пропускания тока между отдельными компонентами внутри прибора(12)

Способ изготовления металлических межсоединений // 2767154
Изобретение относится к области технологии производства полупроводниковых приборов, в частности к технологии изготовления межсоединений с пониженным значением сопротивления.Технология способа состоит в следующем: методом электронно-лучевого испарения наносят нижний слой хрома толщиной 5-20 нм со скоростью осаждения 0,1 нм/с при давлении 10-9 мм рт.ст., затем наносят слой меди толщиной 450 нм со скоростью осаждения 0,5 нм/с, затем верхний слой хрома толщиной 5-30 нм со скоростью осаждения 0,1 нм/с с последующим отжигом при температуре 400°C в атмосфере Ar-Н2 в течение 30 мин.

Способ изготовления воздушных мостов // 2671287
Изобретение относится к технологии формирования воздушных мостов, предназначенных для электрического соединения контактных площадок полупроводниковых структур с большим перепадом рельефа поверхности. Сущность изготовления воздушного моста для полупроводниковых структур заключается в частичном уменьшении перепада рельефа поверхности за счет нанесения нескольких слоев планаризующего резиста, формировании литографической маски и вскрытии окон в планаризующем резисте в областях контакта металла мостов с контактными площадками с последующим нагревом для оплавления верхнего слоя резиста.

Альтернативные линии заземления для заземления между отверстиями // 2652527
Использование: для создания структуры заземления. Сущность изобретения заключается в том, что структура заземления включает в себя проходящую по периметру линию заземления, расположенную вдоль периметра матрицы печатающей головки и имеющую северный, южный, восточный и западный сегменты, линию заземления между отверстиями, проходящую от северного сегмента к южному сегменту между двумя отверстиями для текучей среды, и альтернативную линию заземления, проходящую от восточного сегмента к западному сегменту и пересекающую линию заземления между отверстиями в области соединения рядом с концами отверстий для текучей среды.

Сохранение перераспределяющих токопроводящих дорожек, имеющих мелкий шаг // 2631911
Один вариант воплощения изобретения включает в себя полупроводниковый аппарат, содержащий перераспределяющий слой (RDL-слой), включающий в себя рельефную токопроводящую дорожку перераспределяющего слоя, имеющую две боковые стенки перераспределяющего слоя, причем перераспределяющий слой, содержащий материал, выбранный из группы, содержащей Cu (медь) и Au (золото), защитные боковые стенки, непосредственно контактирующие с этими двумя боковыми стенками перераспределяющего слоя, затравочный слой, включающий в себя этот материал, и барьерный слой, при этом (а) токопроводящая дорожка перераспределяющего слоя имеет ширину токопроводящей дорожки перераспределяющего слоя, ортогональную по отношению к этим двум боковым стенками перераспределяющего слоя и простирающуюся между ними, и (b) затравочный и барьерный слои каждый включают в себя ширину, параллельную ширине токопроводящей дорожки перераспределяющего слоя и более широкую, чем эта ширина.

Способ изготовления сквозных металлизированных микроотверстий в кремниевой подложке // 2629926
Изобретение относится к области технологии микроэлектроники и может быть использовано при изготовлении 3D-устройств микросистемной техники и полупроводниковых приборов, содержащих в своей структуре металлизированные и/или неметаллизированные сквозные отверстия в кремнии различного функционального назначения.

Способ изготовления пластины маски и подложки матрицы // 2619817
Использование: для изготовления пластины маски и подложки матрицы. Сущность изобретения заключается в том, что пластина маски включает рисунок веерных проводников, имеющий некоторое число линий веерного тиснения, при этом эффективная длина каждой линии веерного тиснения равна, и каждая линия веерного тиснения имеет заданную ширину линии, и каждая из нескольких линий веерного тиснения имеет по меньшей мере одну кривую часть, при этом у одной линии веерного тиснения, имеющей две или больше кривых частей, эти несколько кривых частей имеют S-образную форму и расположены непрерывно, и у одной линии веерного тиснения ширина линии по меньшей мере в одной кривой части меньше, чем заданная ширина линии веерного тиснения.

Способ формирования системы многоуровневой металлизации на основе вольфрама для высокотемпературных интегральных микросхем // 2611098
Изобретение относится к области технологии изготовления многоуровневой металлизации сверхбольших интегральных микросхем. В способе формирования системы многоуровневой металлизации для высокотемпературных интегральных микросхем, включающем операции нанесения диэлектрических и металлических слоев, фотолитографию и травление канавок в этих слоях, нанесение барьерного и зародышевого слоев, нанесение слоя металла и его ХМП, процесс формирования одного уровня металлической разводки включает следующую последовательность основных операций: на пластину кремния со сформированным транзисторным циклом наносится слой вольфрама для формирования горизонтальных проводников, проводится его ХМП и сквозное травления областей под заполнение проводящим барьерным слоем нитрида титана и диэлектриком, ХМП диэлектрика, нанесение барьерного слоя нитрида титана и слоя вольфрама для формирования вертикальных проводников, ХМП слоя вольфрама, сквозное травление областей под заполнение диэлектрическим барьерным слоем нитрида кремния и диэлектриком, ХМП диэлектрика с последующим покрытием полученной структуры проводящим барьерным слоем нитрида титана.

Устройство с переходными отверстиями в подложке и способ его производства // 2603435
Изобретение относится к устройству (10) с переходными отверстиями в подложке, содержащему подложку (12), выполненную из материала подложки и имеющую первую поверхность (12а) подложки и вторую поверхность (12b) подложки, противоположную первой поверхности (12а) подложки.

Способ изготовления многоуровневой медной металлизации с ультранизким значением диэлектрической постоянной внутриуровневой изоляции // 2548523
Изобретение относится к технологии изготовления многоуровневой металлизации сверхбольших интегральных микросхем (СБИС). Способ изготовления медной многоуровневой металлизации СБИС многократным повторением процессов изготовления типовых структур, состоящих из медных горизонтальных и вертикальных проводников и окружающих их диэлектрических слоев с низким значением эффективной диэлектрической постоянной, включает нанесение на полупроводниковую пластину металлических слоев, фотолитографию, локальное электрохимическое нанесение меди и защитных слоев на ее поверхность.

Способ выполнения отверстий с использованием струи текучей среды // 2544715
Изобретение относится к способу выполнения отверстия в слое материала. Создают первые и вторые адгезивные области на поверхности подложки.

Способ формирования многоуровневых медных межсоединений интегральных микросхем с использованием вольфрамовой жесткой маски // 2523064
Изобретение относится к технологии изготовления сверхбольших интегральных схем (СБИС) в части формирования многоуровневых металлических соединений. Способ формирования многоуровневых медных межсоединений СБИС по процессу двойного Дамасцена через двухслойную жесткую маску включает нанесение слоя изолирующего диэлектрика на пластину, в теле которого будут формироваться проводники многоуровневой металлизации интегральной схемы, нанесение поверх изолирующего диэлектрика нижнего слоя двухслойной жесткой маски двуокиси кремния и верхнего слоя двухслойной жесткой маски, формирование на верхнем слое двухслойной жесткой маски топологической маски из резиста, травление верхнего слоя двухслойной жесткой маски по топологической маске из резиста, удаление остаточного резиста с поверхности топологического рисунка, сформированного в верхнем слое двухслойной жесткой маски, травление нижнего слоя двухслойной жесткой маски двуокиси кремния по топологическому рисунку верхнего слоя двухслойной жесткой маски, вытравливание траншей и переходных контактных окон в слое изолирующего диэлектрика по топологическому рисунку в двухслойной жесткой маске, заполнение сформированных траншей и переходных контактных окон слоем металлизации и удаление избыточного объема нанесенного металла с поверхности пластин, при этом в качестве материала верхнего слоя жесткой маски используют слой вольфрама.

Подложка схемы, дисплейная панель и дисплейное устройство // 2483389
Изобретение относится к подложке схемы, дисплейной панели и дисплейному устройству. .

Подложка панели отображения и панель отображения // 2474006
Изобретение относится к подложке панели отображения и панели отображения на подложке. .

Способ изготовления устройства полупроводниковой памяти (варианты) и устройство полупроводниковой памяти // 2234763
Изобретение относится к способу изготовления устройства полупроводниковой памяти, которое является стойким к окислению разрядных шин. .

Способ формирования многоуровневой металлизации интегральных схем // 2165114
Изобретение относится к микроэлектронике и может быть использовано в технологии изготовления интегральных микросхем и наноструктур различного назначения. .
 
.
Наверх