Устройство для задержки видеосигналов

 

1. УСТРОЙСТВО ДЛЯ ЗАДЕРЖКИ : ВИДЕОСИГНАЛОВ, содержащее формирующий триггер, входной дифференцирую-щий элемент, вход которого подключен к первому входу устройства, а выход соединен .с объединенными входами первого и второго блоков ограничения амплитуды сигналов, выходы KOTOjaix соединены с первыми входами соответственно первого и второго узлов задержки , вторые входы которых объединены и подключены к второму входу . устройства, а их выходы подключены к соответствующим входам формирующего триггера, отлич-ающе ес я тем, что,, с цельна расширения функциональных возможностей путем обеспечения возможности управляемой . задержки видеосигналов с амплитудноимпульсной модуляцией, в него введены первый и второй блоки выделения маркера, блок раскоммутации каналов, К блоков памяти, К элементов И, элемент ИЛИ и блок раскоммутации иитульсов , к выходов которого подключены к. вторым входам соответствукааих элементов И, первые входы котогялх соединены с выходами соответствующих блоков па.мяти, а выходы - с соответствующими входами элемента ИЛИ, выход icoToporo является выходом устройства, первый вход устройства соединен с первым входом блока раскоммутации каналов, между первым и вторым входами которого подключен первый блок вьщеления маркера, а выходы которого соединены с входами блрков памяти, выход формирующего триггера соединен с объединенными первым, входом блока раскоммутации импульсов и входсял второго блока выделения маркера, выход которого соединен с вторым входом блока раскоммутации импульсов, третий вход которого соединен с выходом первого узла задержки. 2. Устройство по П.1, отличающееся тем, что блок раскоммутации импульсов содержит элекент ИЛИ,К элементов И первой груп пьиэлементов, К триггеров, К элемен (О тов И второй группы элементовJ пер-вые входы которых объединены и подключены к третьему входу блока и выход каждого из которых через .соответствующий триггер подключен к первому входу соответствующего элемента И первой группы элементов, выход которого является одним из К выходов блока раскоммутации имоо пульсов, вторые входы элем,емтов И . . первой группы объединены и подключены к первому входу блока раском4: Ю мутации импульсов, второй вход предшествующего i-го триггера объедниеи с первым входом последующего (f -flj -го триггера, второй вход К-го триггера объединен с первым входом первого триггера, выход предшествунхаего j-ro триггера подключен к второму входу последующего (i+l)-ro элемента И второй группы элементов, выход K-fo триггера через элемент ИЛИ подключен к второму входу первого элемента И второй группы элементов,, второй вход элемента ИЛИ соединен с вторым .входом блока раскоммутации импульсов . .

СОКИ С08ЕТСННХ

СОЦИАЛИСТИЧЕСИИХ

РЕСПУБЛИК..SU„„1037421 А

399Н 03 К 5 13 госудю ственный HCMHTET cccp по делАм иЗОБРетений и ОтнРытий

Е

1 ."s мь"iq g

ОПИСАНИЕ ИЗОБРЕТЕНИЯ;;;-. ., „ „":,".;;,";., д

Н ABTOPCHOMY СВИДЕТЕЛЬСТВУ - - (иОтни (21 ) 3430500/18-21 (22 ) 30;04.82 (46) 23.08.83. Вюл.931 (72 ) С.С. Кукушкин, Н.A. Клевчиков,.

В.М. Самохин и В.В. Шенбиков (53) 621.318.5(088.8 ) (56 ) 1. Авторское свидетельство СССР

В .271566, кл. Н 03 К 5/13, 27.03.69.

2. Авторское свидетельство СССР по заявке Р 3248958/18-21, кл. Н 03 К 5/13, 20.02.81(прототип). (54)(57) 1. УСТРОЙСТВО ДЛЯ ЗАДЕРЖКИ

ВИДЕОСИГНАЛОВ, содержащее формирую. щий триггер, входной дифференцирую- щий элемент, вход которого подключен к первому входу устройства, а выход соединен .с объединенными входами первого и второго блоков ограничения амплитуды сигналов, выхоруя которых соединены с первыми входами соответственно первого и второго узлов задержки, вторые входы которых объединены и подключены к второму входу устройства, а их выходы подключены к соответствующим входам формирующего триггера, о т л и ч а ю щ е ес я тем, что, с целью расширения функциональных возможностей путем обеспечения возможности управляемой задержки видеосигналов с амплитудноимпульсной модуляцией, в него введены первый и второй блоки выделения маркера, блок раскоммутации каналов, К блоков памяти, К элементов И, элемент ИЛИ и блок раскоммутации импуль сов, К выходов которого подключены . к. вторым входам соответствующих элементов И, первые входы которых сОединейы с выходами соответствующих блоков памяти, а выходы - с соответствующими входами элемента ИЛИ, выход которого является выходом устройства, первый вход устройства. соединен с первым входом блока раскоммутации каналов, между первым и вторьэл входами которого подключен первый блок выделения маркера, а вы. ходы которого соединены.с входами блрков памяти, выход формирующего триггера соединен с объединенными первым. входом блока раскоммутации импульсов и входом второГо блока выделения маркера, .выход которого соединен с вторым входом блока раскоммутации импульсов, третий вход которого соединен с выходом первого узла задержки.

2. Устройство по п.1, о т л ич а ю щ е е с я тем, что блок раскоммутации импульсов содержит элемент ИЛИ,К элементов И первой груп- Я пы.элемейтов, К триггеров, К элементов И второй группы элементов, первые входы которых объединены и подключены к третьему входу блока и выход каждого из которых через ,соответствующий триггер подключен к первому входу соответствующего элемента И первой группы элементов, выход которого является одним из

К выходов блока раскоммутации импульсов, вторые входы элементов И, первой группы объединены и подключены к первому входу блока раскоммутации импульсов, второй вход предшествующего i --го триггера объединен с первым входом последующего (1+1) -r триггера, второй вход К-ro триггера объединен с первым входом первого триггера, выход предшествующего i-г триггера подключен к второму входу последующего (i+1) -го элемента И вто рой группы элементов, выход К-го триггера через элемейт ИЛИ подключен к второму входу первого элемента

И второй группы элементов,. второй вход элемента ИЛИ соединен с вторым входом блока раскоммутации импуль» сов.

1037421

Изобретение относится к радиотехнике и предназначено для управляемой задержки видеосигналов в телеметрических истемах с временным разделением каналов °

Известно устройство, содержащее 5 последовательно соединенные первый временной селектор, реверсный счетчик импульсов и дешифратор нуля, выход которого подключен к первому входу триггера, с входом первого 10 временного селектора объединен вход последовательно соединенных дифференцирующей цепи и схемы задержки фронта импульса, выход которой подключен к второму входу триггера, 15 первый выход которого является выходом устройства, а второй через второй временной селектор подключен к второму входу реверсивного счетчика импульсов, к объединенным вторым входам временных селекторов подключен выход генератора счетных импульсов (1).

Недостатками известного устройства являются низкое быстродействие, ограниченная точность задержки, невозможность задержки видеосигналов с амплитудно-импульсной модуляцией. Точность задержки в устройстве определяется частотой следования счетных импульсов, которая, в свою ЗО очередь, ограничивается возможностя ми по быстродействию счета импульсов реверсивными счетчиками. Из ус- ловия обеспечения необходимой точности задержки накладываются огра- Ç5 ничения на частоту следования и длительность задерживаемых импульсов.

Наиболее близким к предлагаемому по технической реализации является устройство, содержащее формирующий 4О триггер и первый узел задержки из

К параллельных блоков формирования сигналов задержки, каждый из которых включает в себя триггер и дифференциРующий элемент, входной дифференци- .45 рующий элемент и аналогичный второй узел задержки„ а в каждый из узлов задержки введен блок ограничения амплитуды сигналов и элемент ИЛИ, при этом в каждом из узлов задержки в каждый из первых К-1 блоков формирования сигналов задержки дополнительно введены элемент И, элемент

ЗАПРЕТ, датчик интервалов задержки, а в К-ый блок формирования сигналов задержки каждого из.узлов задержки введен датчик интервалов задержки, причем вход триггера подключен к входу блока формирования сигналов задержки, а выход объединенного по входу с .первым входом триггера элемента И 60 подключен к первому выходу блока формирования сигналов задержки, между первым входом и выходом триггера подключен элемент ЗАПРЕТ, выход кото рого через датчик интервалов задерж- 65 ки подключен к второму входу триггера, выход которого подключен к объединенным второму входу элемента И и входу дифференцирующего элемента, выход которого подключен к второму выходу блока формирования сигналов задержки, в К-ом блоке формирования сигналов задержки между первым и вторым входами подключен датчик интерва лов задержки, выход триггера подключен к входу дифференцирующего элемента, выходы дифференцирующих элементов блоков формирования сигналов задержки подключены к соответствующим входам элемента ИЛИ, выход которого подключен к выходу узла задержки, а вход блока ограничения амплитуда сигналов, подключенного к входу первого блока формирования сигналов задержки. соединен с входом узла задержки„ входы первого и второго узлов задержки объединены и подключены к выходу входного дифференцирующего элемента, вход которого подключен к входу устройства, а выходы первого и второго узлов задержки подключены к соответствующим входам формирующего триггера, выход которого подключен к выходу устройства, объединенные вторые входы датчиков интервалов задержки обоих узлоов задержки подключены к первому управляющему входу, а объединенные третьи Ъходы датчиков интервалов задержки — к второму управляющему входу устройства { 2 ).

Недостатком, этого устройства является йевозможность управляемой задержки импульсов с амплитудночмпульсной модуляцией.

Цель изобретения — расширение функ циональных возможностей путем обеспечения возможности управляемой задержки видеосигналов с амплитудноимпульсной модуляцией.

Поставленная цель достигается тем, что в устройство, содержащее формирующий триггер, входной дифференцирующий элемент, вход которого под ключен к первому входу устройства, а выход соединен с объединенными входами первого и второго блоков ограничения. амплитуды сигналов, выходы которых соединены с первыми входами соответственно первого и второго узлов задержки, вторые. входы которых объединены и подключены к второму входу устройства, а их выходы подключены к соответствующим входам формирующего триггера, введены первый и второй блоки выделения маркера, блок раскоммутации каналов, К блоков памяти, К элементов И, элемент ИЛИ и блок раскоммутации импульсов, К выходов которого подключены к вторым входам соответствующих элементов И, первые входы которых соединены с выходами соот1037421 ветствующих блоков памяти, а выходы с соответствующими входами элемента

ИЛИ, выход которого являеТся выходом устройства, первый вход устройства соединен с первым входом блока раскоммутации каналов, между первым и . вторым входами которого подключен первый блок выделения маркера, а вы- ходы которого соединены с входами блоков памяти, выход формирующего триггера соединен с объединенными . первым входом блока раскоммутации импульсов и входом второго блока выделения маркера, выход которого соединен с вторым входом блока рас- . коммутации импульсов, третий вход которого соединен с выходом первого узла задержки.

Блок раскоммутации импульсов содержит элемент ИЛИ, К элементов И первой группы элементов, К триггеров, К элементов И второй группы элементов, первые входы которых объединены и подключены к третьему входу блока и выход каждого из которых через соответствующий триггер подключен к первому входу соответствующего элемента И первой группы элементов, выход которого является одним из К выходов блока раскоммутации импульсов, вторые входы элементов И первой группы объединены и подключены к,первому входу блока раскоммутацин импульсов, второй вход предшест вующего i-го триггера объединен с первым входом последующего (i+1) -го триггера, второй вход К-ro триггера объединен с первым входом первого триггера, выход предшествующего i --го триггера подключен к второму входу последующего |,i +1)-ro элемента И вто ,рой группы элементов, выход К-го триггера через элемент ИЛИ подключен к второму входу первого элемента И второй группы элементов, второй вход элемента ИЛИ соединен с .вторым входом блока раскоммутации импульсов..

Конкретное выполнение узлов задержки может быть таким,. как в „. известном устройстве.

На фиг.1 приведена функциональная. схема предлагаемого устройства на фиг.2 — схема выполнения блока раскоммутации импульсов, на фиг.3 и 4временные диаграммы.

Устройство содержит входной диф ференцирующнй элемент 1, первый и второй блоки 21 и 22 ограничения амплитуды, первый и второй блоки

31 и 32 выделения маркера, причем вход первого из них соединен с входом входного дифференцирующего элемента 1 и входом блока 4 раскоммутации каналов, соединенного своими выходами с входами блоков 5:1 - 5 " па-. мяти, первый н второй узлы 6.1 и 6г еадержки, элементы И 7. — 7,1, соеди,ненные выходами с входами элемента

ИЛИ 8, формирующий триггер 9 соединенный первым входом с третьим входом блока 10 раскоммутации импульсов, а выходом с первым входом бло-, ка 10 раскоммутации импульсов, содержащего элементы И 11„- 11„ первой группы, одни входы которых объе-. динены и подключены к первому входу блока раскоммутации импульсов,,а вторые подключены соответственно

1О к выходам триггеров 12„ — 12„, первые входы которых подключейы к выходам соответствующих элементов И 13>- 13) второй группы, первые входы которых объединены и подключены к третьему

15 входу блока 10 раскоммутации импульсов. Выходы и вторые входы предшествующих триггеров 12.,- 12 „„ )соединены соответственно с вторыми входами и с -выходами последующих элементов

И 13>- 13 второй группы, второй вход последнего триггера 12 К соединен с первым входом первого триггера

12,, а выход его через элемент ИЛИ 14 подключен к второму входу первого

25 элемента И 13„ второй группы, второй вход элемента ИЛИ 14 подключен к второму входу блока 10 раскоммутации импульсов. Первый вход 15 устройст« ва соединен с входом входного дифференцирующего элемента 1, а второй его вход 16 - с объединеннйми вторыми входами узлов 6„ и 6 задержки, выход 17 входного дифференцирующего элемента 1 подключен к объединенным входам блоков 2 и 22 ограничения

35 литу,, в,Ь, котор, со,ине с первыми входами 18> и 182 узлов

6, и бг задержки, выходы 19 1 к блоков 5 — 5< памяти подклвченй к первым

1 входам элементов И 7 - 7, а выходы

40 20„и 202 узлов б„и 32 задержки соедийены соответственно с первым и вторым входами формирующего триггера

9, выход которого соединен с входом . 21 второго блока 3> выделения марке45 ра, соединенного выходом с вторым входом блока 10 раскоммутации импульсов, а выход элемента ИЛИ 8 соединен с выходом 22 устройства. Узлы

61 и 62 задержки могУт быть выполнено нй аналогично исполнению в известном

- устройстве..Структурная схема одного из них приведена на фиг.2.

Узел задержки состоит из М блоков формирования сигналов задержки 23-1

23-8. Каждый из первых Й-1 блоков содержит триггер 24-1-24-(М-1) соответственно, .первый вход которого подключен к первому входу соответствующего блока 23-1-23-(N-1) формирования сигналов задержки и к одному 0 из входов .элемента 25-1-25-(N-1) запре та, другой вход которого подключен к выходу триггера 24-1 24-(hi-1), а выход - к первому входу соответствующего датчика 26-1 -26 (М -12 интер65 валов задержки соединенного вторым ) 1037421

45 сноим входом с вторым входом блока

23-1-2 -(N-ll формирования сигналов задержк, а ныходои — c вторым входом триггера 24-1-24-(N-1), элемент

И 27-1-27-(И-1), входы которого подключены соответственно к первому

5 входу и выходу триггера 24-1-24-(N-1) а выход которого соединен с первым выходом 28-1-28-(Ì-1)блока 23-1-23(N-1) формирования сигналов задерж > ки, дифференцирующий элемент 29-1- 10

:29-(М-1), вход 30-1-30-(N 1) которого соединен с выходом триггера

24-1-24-(М-1), .а выход вЂ, с вторым выходом 31-1-31-(N-1) блока 23-1-23(N-1)формирования сигналов задержки. 15

Последний N-ый блок 23-М формирования сигналов задержки содержит триггер 24-N, соединенный первым своим входом с первым входом блока 23-М формирования сигналов задержки и 20 с первым входом датчика 26-N интервалов задержки, соединенного вторым своии входом с вторым входом блока

23-N формирования сигналов задержки, а выходом — с вторым входом триггера 24-Н, дифференцирующий элемент 29- N, вход 30- N которого соединен с выходом триггера 24N, а вы ход — с вторым выходом 31-N блока

23t формирования сигналов задержки. Первые выходы предыдущих (i-1)-ых

30 блоков формирования сигналов задержки соединены с первыми входами последующих -ых блоков, а их вторые выходы 31-1-31-N подключены к соответствующим входам элемента ИЛИ 32, выход которого подключен к выходу

20 узла б задержки, первый вход первого блока 23-1 формирования сиг налов задержки соединен с первым входом 18 узла 6 задер>кки, а вторые 40 входы блоков 23 формирования сигналов задержки объединены и соединены с вторым входом узла б задер>кки.

Временные диаграммы поясняющие работу предлагаемого устройства, приведены на фиг.3 и 4. Единица в индексе обозначения указывает на первый узел, двойка в индексе — на принадлежность к второму узлу.

Работа устройства происходит 50 следующим образом.

Радиосигнал с входа 15, представляющий собой импульсную последовательность с амплитудно-импульсной модуляцией (фиг.3 вход 15 ) дифференцируется входным дифференцирующим элементом 1 (фиг.1, выход 17) и ограничивается соответстненно сверху и снизу н блоках 21 и 2 ограничения амплитуды сигналов. Одновременно производится обычная для телеметрии операция выделения маркера первым блоком 31 выделения маркера и раском. мутации каналов блоком 4 раскоммутации каналов. Преобразованная в код амплитуда импульсов раскоммутиронан* 65 ных каналов запоминается, блрками

5,,5>,...5 < памяти (фиг.1 и 4), ныходы

1 91 с 1 92,...,1 9) ).

Ограниченные блоками 21 и импульсы дифференцирования видеосйгнала запускают в каждом из узлов

61 и 6 2 задержки (фиг.2 ) триггеры

24-11, 24-1 и однонременно после прохождения элементов 25-1 и 25-1 2 запрета служат сигналом начала интервала задержки. По истечении установленного времени задержки датчики"

26-1„ и 26-12интервалов задержки формируют импульсы, возвращающие триггеры в исходное (" нулевое" ) состояние (фиг.З, входы 30-1,30-1 ).

Импульсы дифференциров1йия, йоступающие на Входы тригГеров 24-11 и

24-12 до окончания установленного интервала задержки. проходят через открытые элементы И 27-1 и 27-1 на

2 запуск триггеров 24-2 24-2 и счет1I 2 чиков 26-2 „, 26-2 2 интервалов задержки последующих блокон 23-2„,23-22 формирования сигналов задержки (фиг.З входы 30-21, 30-22). при этом до тех пор, пока йа выходах триггеров 24-1, 24-12 будет высокий потенциал, открывающий элементы И 27-11, 27-12, запирающий элементы 25-11, 25-12 запрета, на входы датчиков 26-11,26-12 не будут проходить импульсы, определяющие начало интервала задержки., Работа последующих блоков 23-11,23-2. >, 23 (5 -1)1, 23-12, 23-22,...,23- (И -1) формиройания сигналов задержки анало гична работе первых блоков 23-11, 23-1 . Если же до окончания интерва2 ла- задержки на входы триггерон 24-11 .24-1 поступит N --ый от момента на2 чала задержки импульс дифференцирования, то он пройдет через открытке элементы и 27-11, 27-21, 127-(N-1)1, 27-12, 27-22,...,27- (N -1) на запуск триггеров 24-N1,24- М2 и N-ых датчиков

26-N„,26 -N2 ийтервалов задержки (фиг.2),(фиг.З, входы 30-М„ ЗО-М2).

Дифференцирующиии элементами 29-1>, 29-21,..., 29-N 1, 2 9-1, ° ° °2 9 —. 4Р формйруются импульсы дифференцирования спадов импульсов, вырабатываемых триггерами 24-11. 24-21.. 24- Ч1

24-1, 24-2, °,24-й (фиг.З, ныходы 31-1, 31- 2,..., 31 — N1, 31-12

31-22,..., 31- N ). Обьединенные в единый поток элементами ИЛИ 32„ и

322 импульсы дифференцирования на выходе 20„(фиг.З выход 201)запускают

1 формирующйй триггер 9, а импульсы дифференциронания (фиг.З, выход 20 2 возвращают его в "нулевое" состояние.

Управляемый сигналами дифференциро вания формирующий триггер 9 восстанавливает исходную структуру импульсной последовательности на входе 21 (фиг.3 вход 21) с задержкой по времени, задаваемой датчиками 26-1,26-2, 1037421

26- й„, 26-12, 26-22 26-Жинтервалов задержки, Датчики 26-14, 26-2,р °,26- М, 26-1, 26-22,...,26- А> управляются по уйравляющему входу 16 от устройства измерения разности в системах авто.5 матической подстройки и синфазирования импульсных последовательностей.

Устройство обеспечивает задержку импульсной последовательности в пределах периода следования одного 10 из маркеров телеметрического кадра (например маркера основного коммутатора фиг.3 и 4 ), поэтому и количество (К ) блоков памяти должно соответствовать количеству каналов в кад15 .ре (от маркера до маркера ).

Восстановленная на выходе формирующего,триггера 9 с задержкой структура принимаемого телеметричес кого сигнала не несет информации gg о контролируемых параметрах, поскольку лишена амплитудной модуляции.

Второй блок 32 выделения маркера из задержанной восстановленной структуры,телеметрического сигнала выделяет соответствующий маркер; блок 10 раскоммутации импульсов производит распределение импульсов восстановленной структуры телеметрического сигнала по соответствующим каналам. При этом открываются соответствующие элементы И 7 7, ° .

7 в моменты времени1 определяемые моментами Формирования импульсов восстановленной задержанной струк туры телеметрического сигнала (фиг.4, вход 21 ) и разрешается считывание через элементы И 7„, 7

7 и элемент ИЛИ 8 представленных в цифровой форме и хранящихся в блоках 51, 52,. ° .,5 „ памяти значений амплйтуды импульсов.

В результате работы устройства на его выходе формируется задержанный на установленное время телеметрический кадр с представлением информационного параметра амплитуд импульсов в цифровой форме, наиболее удобной для последующей обработки и регистрации.

Блок 10 раскоммутации импульсов работает следующим образом.

Начало работы блока определяется появлением импульса на выходе второго блока 3 выделения маркера.

При появлении импульса открывается первый элемент И второй группы элементов 13 „ и первым после маркера импульсом переводится в "единичное" состояние первый триггер

12.. При этом открываются первый элемент Й первой группы элементов

11„, разрешая прохождение импульса первого канала (фиг.4,вход 21 ) для считывания цифровой информации из первого блока 51 памяти и второй элемент И 132, разрешая запуск триггера 12 импульсом с выхода 20„

2 второго канала. Последующая работа блока 10 аналогична рассмотренной.

Результатом работы блока 10 является раскоммутация импульсов каналов, обеспечивающая считыванйе с установленной задержкой сообщений, хранящихся в блоках 5, 5> 5 памяти, Предлагаемое устройство отличается от известного возможностью задержки видеосигналов с амплитудноимпульсной модуляцией.

1037421

1037421

Вход 15

Вихад

ВхИМВхФМ"Д

ВхоИй

Вхо Ж;2

ВходУ.

ВыхоРЯabixleË-бьцаИ! . Выход Г

8blxuir у.

ВаИЯйиаУ1 йаод 28

Фиг.д,.1

Вход1

Выход!

ВыхаУ6

Выкод19 дыид7Яо

Входг

ВНИИПИ 3 акаэ 60 36/59 ВйхОВ

Тираж 936 Подписное

Филиал ППП "Патент", .г. Ужгород, ул. Проектная, 4

Устройство для задержки видеосигналов Устройство для задержки видеосигналов Устройство для задержки видеосигналов Устройство для задержки видеосигналов Устройство для задержки видеосигналов Устройство для задержки видеосигналов Устройство для задержки видеосигналов 

 

Похожие патенты:

Изобретение относится к устройствам передачи информационного сигнала и может найти применение в системах управления, контроля, измерения, вычислительных устройствах, устройствах связи различных отраслей техники

Таймер // 2100901
Изобретение относится к устройствам отсчета времени и может найти применение в системах управления, контроля, измерения, вычислительных устройствах, устройствах связи и других устройствах различных отраслей техники

Изобретение относится к области импульсной техники

Изобретение относится к импульсной технике и может быть использовано в устройствах автоматики и вычислительной технике

Таймер // 2130692
Изобретение относится к устройствам времени и может найти применение в системах управления, контроля, измерения, вычислительных устройствах, устройствах связи различных отраслей техники

Таймер // 2199177
Изобретение относится к импульсной технике и может быть использовано в устройствах вычислительной техники и систем управления

Изобретение относится к импульсной технике

Таймер // 2213366
Изобретение относится к импульсной технике

Изобретение относится к импульсной технике

Изобретение относится к импульсной технике и может быть для использовано в устройствах автоматики, вычислительной и измерительной техники
Наверх