Устройство для мажоритарного декодирования двоичных кодов

 

1. УСТРОЙСТВО ДЛЯ МАЖОРИТАРНОГО ДЕКОДИРОВАНИЯ ДВОИЧНЫХ КОДОВ , содеражщее вспомогательный регистр , первый элемент И, первыйэлемент ИЛИ и информационный регистр, первый вход первого элемента И соединен с последовательным выходом вспомогательного регистра, второй вход с входом устройства, а выход с первым входом первого элемента ИЛИ, вход информационного регистра подключен к выходу первого элемента ИЛИ, а последовательный выход - к второму входу первого элемента ИЛИ, отличающееся тем, что, с целью повышения быстродействия устройства, в него введены сумматор по модулю два, второй, третий, четвертый, пятый и шестой элементы И, триггер, второй, третий и четвертый элементы ИЛИ, первый и второй элементы НЕ, счетчик, дешифратор, генератор тактовых импульсов и коммутатор, причем первый вход сумматора по модулю два подключен к входу устройства и к второму входу первого элеь:ента И, второй вход соединен с последовательным выходом вспомогательного регистра , а выход - с первым входом второго элемента И, второй вход которого подключен к первому выходу триггера, а выход соединен с входом вспомогательного регистра, параллель ные выходы которого соединены с входами второго элемента ИЛИ, выход ко-, торого соединен с вторым входом третьего элемента И и с входом перво го элемента НЕ, выход которого подключен к первым входам четвертого и пятого элементов И, вторые входы третьего и пятого элементов И соединены с нулевым выходом дешифратора, а выходы их подключены соответственно к входу триггера и первому входу третьего элемента ИЛИ, второй выход триггера соединен с первым выходом устройства и с вторым входом четвертого элемента И, выход которого подключен к второму входу третьего элемента ИЛИ, выход которого соединен с входом второго элемента НЕ и с синхронизирующим входом коммутатора, при этом первый вход шестого элеменS та И соединен с выходом генератора (Л тактовых импульсов, второй вход с выходом второго элемента НЕ, а выход через счетчик подключен к входу дешифратора, нулевой и N-ft выходы которого подключены соответственно к первому и второму входам четвертого элемента ИЛИ, К -е (, ..., N-1) выходы дешифратора подключены к соответствующим управ-J ляющим входам коммутатора, причем выход четвертого элемента ИЛИ подключен к другому управляющему входу о коммутатора, информационные входы О1 которого соединены с параллельными выходами информационного регистра, кроме того, выход первого элемента ИЛИ соединен с вторым, а выходы коммутатора - с третьими выходами устройства ,четвертый выход которого под .ключен к выходу третьего элемен.та ИЛИ . 2. Устройство по п. 1, о т л ичающеес я тем, что коммутатор содержит группу блоков элементов И, блок элементов ИЛИ и блок элементов И, причем первый входы элементов И каждого блока группы блоков элементов И соединены с соответствующими информационными входами ко1чмутатора, вторые входы которых

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК

ЗШ Н 03 К 13 32!

ОПИСАНИЕ ИЗОБРЕТЕНИЯ .

К ABTOPCHOlVIY СВИДЕТЕЛЬСТВУ (21) 3510848/18-21 (22) 09 ° 11.82 (46) 28.02 ° 84 Бюл. 9 8 (72) Н .Д.Рябуха, Е.И .Бобыр, В .Н .Горш. ков и П.П.Вайткус (53) 621.376.3(088.8) (56) 1. Авторское свидетельство СССР

Р 497729, кл . Н 03 К 13/32, 1976 .

2. Анторское свидетельство СССР

9 699672, кл. Н 03 К 13/32, 1979. (54) (57) 1. УСТРОЙСТВО ДЛЯ МККОРНТАРНОГО ДЕКОДИРОВАНИЯ ДВОИЧНЫХ КОДОВ, содеражщее вспомогательный регистр, первый элемент И, первый. элемент ИЛИ и информационный регистр, первый вход первого элемента И соединен с последовательным выходом вспомогательного регистра, второй вход с входом устройства, а выход с первым входом первого элемента ИЛИ, вход информационного регистра подклю. чен к выходу первого элемента ИЛИ, а последовательный выход — к второму входу первого элемента ИЛИ, о т л ич а ю щ е е с я тем, что, с целью повышения быстродействия устройства, в него внедены сумматор по модулю два, второй, третий, четвертый, пятый и шестой элементы И, триггер, второй, третий и четнертый элементы

ИЛИ, первый и второй элементы НЕ, счетчик, дешифратор, генератор тактовых импульсов и коммутатор, причем перный вход сумматора по модулю дна подключен к входу устройства и к второму входу первого элеь:ента И, второй вход соединен с последовательным выходом вспомогательного ре- . гистра, а выход — с первым входом второго элемента И, второй вход которого подключен к первому выходу триггера, а выход соединен с входом вспомогательного регистра, параллель ные выходы которого соединены с входами второго элемента ИЛИ, выход ко-, торого соединен с вторым входом

„„SU„„ ll077050 . А третьего элемента И и с входом перво го элемента НЕ, выход которого подключен к первым входам четвертого и пятого элементов И, вторые входы третьего и пятого элементон И соединены с нулевым выходом дешифратора, а выходы их подключены соответственно к входу триггера и перному входу третьего элемента ИЛИ, второй выход триггера соединен с первым выходом устройства и с вторым входом четвертого элемента И, выход которого подключен к второму входу третьего элемента ИЛИ, выход которого соединен с входом второго элемента НЕ и с синхронизирующим нходом коммутатора, при этом первый вход шестого элемента И соединен с выходом генератора тактовых импульсов, второй вход с выходом второго элемента НЕ, а выход через счетчик подключен к вхо. ду дешифратора, нулевой и N -й ныходы которого подключены соответственно к первому и второму входам четвертого элемента ИЛИ, К -е (К=1, ..., N -1) выходы дешифратора подключены к соответствующим управляющим входам коммутатора, причем выход четвертого элемента ИЛИ подключен к другому управляющему входу коммутатора, информационные входы которого соединены с параллельными выходами информационного регистра, кроме того, выход первого элемента

ИЛИ соединен с вторым, а выходы коммутатора — с третьими выходами устройстна,четвертый выход которого под.ключен к выходу третьего элемента ИЛИ

2. Устройство по п. 1, о т л и- ч а ю щ е е с я тем, что коммутатор содержит группу блокон элементов И, блок элементов ИЛИ и блок элементов И, причем первый входы элементов И каждого блока группы блоков элементов И соединены с соответствующими информационными входами коммутатора, вторые входы которых1077050 соединены с соответствующими управ- ляющими входами коммутатора, а выходы — подключены к входам. соответствую щих элементов ИЛИ блока элементов

ИЛИ, выходы которых соединены с перИзобретение относится к телемеханике, технике связи и вычислительной технике и может быть использовано в системах передачи и хранения данных для декодирования двоичных кодов.

Известно устройство для мажоритарного декодирования двоичных кодов, содержащее вспомогательный регистр, мажоритарный элемент, элемент И, элемент ИЛИ и информационный регистр (13

Однако наличие в известном устройстве мажоритарного элемента, требующего трехкратного повторения информа ции, снижает его быстродействие.

Наиболее близким по технической сущности к предлагаемому является устройство для мажоритарного декодирования двоичных кодов, содержащее . вспомогательный регистр, первый элемент И, первый элемент ИЛИ и информа ционный регистр, первый вход первоо элемента И соединен с последовательным выходом вспомогательного. Регистра, второй вход с входом устройства, а выход — с первым входом первого элемен.та ИЛИ, вход информационного регистра подключен к выходу первого элемента ИЛИ, а последовательный выход — к второму входу первого элемента ИЛИ (2).

Недостатком данного устройства является низкое быстродействие, обусловленное необходимостью трехкратного повторения.

Цель изобретения — повышение быст родействия.

Указанная цель достигается тем, что в устройство для мажоритарного декодирования двоичных кодов, содержащее вспомогательный регистр, первый элемент И, первый элемент ИЛИ и информационный регистр, первый вход первого элемента И соединен с последовательным выходом вспомогательного регистра, второй вход с входом устройства, а выход — с первым входом первого элемента ИЛИ, вход информационного регистра подключен к выходу первого элемента ИЛИ, а последовательный выход — к второму входу первого элемента ИЛИ, введены сумматор по модулю два, второй, третий, четвертый, пятый и шестой элементы И триггер, второй, третий и четвертый элементы ИЛИ, первый и второй элевыми входами соответствующих элемен,тов И блока элементов И, вторые входы которых соединены с синхронизирующнм входом коммутатора, а выходы - с соответствующими выходами коммутатора менты BE, счетчик, дешифратор, генератор тактовых импульсов и коммутатор, причем первый вход сумматора по модулю два подключен к входу уст5 ройства и к второму входу первого элемента И, второй вход соединен с последовательным выходом вспомогательного регистра, а выход — c первым входом второго элемента И, вто10 рой вход которого подключен к первому выходу триггера, а выход соединен с входом вспомогательного регист ра, параллельные выходы которого соединены с входами второго элемен 5 та ИЛИ, выход которого соединен с вторым входом третьего элемента И и с входом первого элемента НЕ, выхоц которого подключен к первым входам четвертого и пятого элементов И, вторые входы третьего и пятого элементов И соединены с нулевым выходом дешифратора, а выходы их подключены соответственно к входу триггера и первому входу третьего элемента

5 ИЛИ, втоРой выход тРиггеРа соединен с первым вЫходом устройства и с вторым входом четвертого элемента И, выход которого подключен к второму входу третьего элемента ИЛИ, выход которого соединен с входом второго

З0 элемента НЕ и с синхронизирующим входом коммутатора, при этом первый вход шестого элемента И соединен с выходом генератора тактовых импульсов, второй вход с выходом второго

35 элемента НЕ, а выход — через счетчик подключен к входу дешифратора, нулевой и N-й выходы которого подключены соответственно к первому и второму входам четвертого элемента

40 ИЛИ, К-е (К=1,..., N-1) выходы дешифратора подключены к соответствующим управляющим входам коммутатора, причем выход четвертого элемента ИЛИ подключен к другому управляющему вхо45 ду коммутатора, информационные входы которого соединены с параллельными выходами информационного регистра, кроме того, выход первого элемента

ИЛИ соединен с вторым, а выходы коммутатора — с третьими выходами устрой ства, четвертый выход которого под-, ключен к выходу третьего элемента ИЛИ, Коммутатор содержит груцпу блоков элементов И, блок элементов ИЛИ и

1077050 блок элементов И, причем первые входы элементов И каждого блока группы блоков элементов И соединены с соответствующими информационными вхо дами коммутатора, вторые входы которых соединены с соответствующими управляющими входами коммутатора, а выходы подключены к входам соответ ствующих элементов ИЛИ блока элементов ИЛИ, выходы которых соединены с первыми входами соответствующих элементов и блока элементов И, вторые входы которых соединены с синхронизирующим входом коммутатора, а выходы — с соответствующими выходами коммутатора.

На фиг. 1 представлена структурная схема устройства для мажоритарного декодиронания двоичных кодов; на фиг. 2 — структурная схема коммутатора.

Устройство содержит сумматор 1 по модулю два, вспомогательный регистр

2, элементы 3 — 8 И, элементы 9

12 ИЛИ, информационный регистр 13, триггер 14, элементы 15 и 16 НЕ, счетчик 17,, дешифратор 18, генератор

19 тактовых импульсов, коммутатор

20, вход 21, выходы 22 — 25 устройства, а коммутатор 20 содержит группу 26, состоящую из блоков 27-1

27-N элементов И, содержащих элементы 28-1 — 28-N И, блок 29 элементов

ИЛИ, состоящий из элементов 30-1

30-N ИЛИ и блок 31 элементов И, состоящий из элементов 32-1 — 32-N И.

Первый вход сумматора 1 по модулю два подключен к входу первого элемента 3 И, второй вход соединен с выходом вспомогательного регистра 2, а выход — с входом второго элемента И 1, вход которого подключен к первому входу триггера 14, а выход соединен с входом вспомогательного регистра 2, параллельные и последовательный выходы которого подключены соответственно к входам второго элемента 10 ИЛИ и к входу первого элемента 3 И, выход второгс элемента 10 ИЛИ соединен с входом третьего элемента 5 И и с входом первого элемента 15 НЕ, выход которого подключен к входам четвертого и пятого элементов б и 7 И. Вторые входы третьего и пятого элементов

5 и 7 И соединены с выходом дешифратора 18, а выходы их подключены соответственно к входу триггера 14 и входу третьего элемента 11 ИЛИ, причем выход триггера 14 соединен с выходом 25 устройства и с входом четвертого элемента б И, выход которого подключен к входу третьего элемента

11 ИЛИ, выход которого соединен с вы ходом 22 устройства, а также с входом второго элемента 16 HE и с синхронизирующим входом коммутатора 20, первый вход шестого элемента 8 И сое40

50 сообщений.

В случае, когда все одноименные разряды принятых первых двух сообще. ний совпадают, третье сообщение не принимается и результат декодирова.— ния поступает на выход устройства после приема второго сообщения. При

60 этом первое сооб.ение поразр дно поступает на вход 21 устройства и через сумматор 1 по модулю два (на сумматоре 1 по модулю два поступивЬ5

35 динен с выходом генератора 19 тактовых импульсов, нторой нход с выходом второго элемента 16 НЕ, а выход — с входом счетчика 17. N-й (где N количество разрядов одного сообщения количество выходов дешифратора 18, количество информационных и управляющих входов коммутатора 20, количество параллельных выходов информационного и вспомогательного регистров 2 и 13, количество блоков 27 элементов И в группе 26, количество элементов 28 И в каждом блоке 27 элементов И группы 26, количество элементов 30 ИЛИ в блоке 29 элементов ИЛИ, количество элементов 32 И в блоке 31 элементов И, количество нходов каждого элемента 30 ИЛИ блока 29 элементов ИЛИ) и нулевой выходы дешифратора 18 подключены соответственно к первому и второму входам четвертого элемента 12 ИЛИ.

К-е (где К=1, ....., N-1) управляющие выходы дешифратора 18 соединены с соответствующими управляющими входами коммутатора 20, а вход соединен с выходом счетчика 17, выход четвертого элемента 12 ИЛИ подключен к другому управляющему входу коммутатора 20, информационные входы которого соединены с параллельными выходами информационного регистра 13, первый вход первого элемента 9 ИЛИ подключен к выходу первого элемента

3 И, а второй вход и выход соединены соответственно с выходом и входом информационного регистра 13, выход первого элемента 9 ИЛИ и выход коммутатора 20 соединены с выходами 24 и 23 устройства соответственно, через которые осуществляется выдача информации последовательным и параллельным кодами .

Устройство работает следующим образом.

В исходном состоянии вспомогатель ный и информационный регистры 2 и

13 и счетчик 17 обнулены, а триггер

14 установлен в единичное состояние (под единичным состоянием триггера

14 понимается состояние, когда на его первом выходе действует единичный сигнал) . Генератор 19 тактовых импульсов формирует тактовые импуль сы с периодом следования разрядов шие разряды первого сообщения складываются с нулем, что не принодит к

1077050 их изменению) и элемент 4 И (на пер вом входе элемента 4 И действует. единичный сигнал с первого выхода триггера 14) принимается во вспомогательный регистр 2. Информационный регистр 13 в данном случае сохраняет нулевое состояние, так как на первый вход элемента 3 И поступает код 0 .

При приеме разрядов второго сообщения одноименные разряды первого сообщения с выхода вспомогательного регистра 2 поступают на первый вход элемента 3 И и на второй вход сумматора 1 по модулю два. Если 1-й разряд первого сообщения равен 1 и на вход 21 устройства при приеме

i-ro разряда второго сообщения посту пает также код 1, то открывается элемент 3 И и через первый элемент

9 ИЛИ код 1 записывается в 1-й разряд информационного регистра 13.

Если i-й разряд первого сообщения равен 1, а на вход 21 устройства при приеме i-го разряда второго сообщения поступает код 0, то в

1-м разряде информационного регистра

13 останется код 0 . Одновременно с приемом разрядов второго сообщения и записью конъюнкции одноименных разрядов первых двух сообщений в информационный регистр 13 с сумматора 1 по модулю два через элемент

4 И во вспомогательный регистр 2 будет приниматься результат суммирования по модулю два одноименных разрядон перного (поступающего с вспомогательного регистра 2) и второго сообщений. Следовательно, после приема второго сообщения во вспомогательный регистр 2 будет принят результат суммирования по модулю дна, а в информационный регистр 13 конъюнкция одноименных разрядон первых двух сообщений. Во время приема как первого, так и второго сообщений на нулевом выходе дешифратора

18 и, следовательно, на первых входах элементов 5 и 7 И будет нулевой сигнал (единичный сигнал на нулевом выходе дешифратора 18 появляется в случае, когда счетчик 17 зафиксирует число 2 N где N — разрядность одного сообщения) . Поэтому независимо от того, какие сигналы действуют на вторых входах этих элементов, на их выходах будут нулевые =игналы.

Так как нулевой сигнал, действующий с выхода элемента 5 И, не меняет сос тояния триггера 14, то и на выходах элементов 6 и 7 И и элемента ll ИЛИ также будут действовать нулевые сигналы. Тактовые импульсы с генерато-. ра 19 при этом проходит через элемент

8 И (на втором его входе действует единичный сигнал с выхода элемента

16 P!,è суммируются счетчиком 17.

Как только счетчик 17 зафиксирует число 2N, свидетельствующее о приеме двух сообщений, то на нулевом выходе дешифратора 18 сформируется единичный сигнал..Этот сигнал, вопервых, действуя через элемент 12

ИЛИ на управляющий вход коммутатора

20, открывает по второму входу элементы И 28-1 — 28-N группы 26 блоков 27-1 — 27-N элементон И (фиг.2), во-вторых, при наличии на всех параллельных выходах вспомогательного регистра 2 нулей (это соответствует случаю 1) обеспечивает формирование на выходах элемента 15 НЕ, элемента 7 И и элемента 11 ИЛИ единичного сигнала. Единичный сигнал с выхода элемента 11 ИЛИ, во-первых, проходит через элемент 16 НЕ, закрывает элемент 8 И и прекращает поступление тактовых импульсов на счетчик 17, во-вторых, поступает через синхронизирующий вход коммутатора 20 на нторые входы элементов 32 И блока 31 элементов И и открывает их.

Наличие единичного сигнала на вторых входах элементов 28 И группы

26 блоков 27 элементов И и блока 31 элементов И обеспечивает выдачу информации параллельным кодом с параллельных выходов информационного регистра на выходы 23 устройства. Последовательным кодом результат декодирования выдается на выход 24 устройства в течение приема второго сообщения (по мере записи конъюнкции одноименных разрядов первых двух сообщений в информационный регистр 13)

Таким образом, в этом случае результат декодирования как последонательным, так и параллельным кодами будет выдан соответственно на выходы 24 и 23 устройства после приема второго сообщения.

В случае, когда в принятых п,рных двух сообщениях хотя бы одна пара одноименных разрядов не совпала, после приема первого и второго сообщений принимаются последовательно разряды третьего сообщения, а помощью которых происходит исправление ошибок. После исправления последней ошибки прием третьего сообщения прекращается и результат декодирования выдается потребителю.

В этом случае при приеме первого и второго сообщений устройство работает аналогично. Отличие состоит н том, что после приема второго сообщения хотя бы на одном из параллельных выходон вспомогательного регистра 2, а, следовательно, и на выходе элемента 10 ИЛИ действует единичный сигнал .Этот единичный сигнал при появлении на нулевом выходе дешифратора 18, а следовательно, и на первом входе элемен1077050

8 та 5 И разрешающего сигнала (разрешающий сигнал, появляется после того„ как счетчик 17 зафиксирует число

2N) проходит через элемент 5 И и устанавливает триггер 14 в нулевое состояние (в исходном состоянии триг гер 14 находится в единичном состоянии) . В результате этого закрывается элемент 4 И и на выходе 25 устройства (соответственно на первом входе элемента 6 И) формируется единичный сигнал, по которому на приемной стороне стирается переданная последовательным кодом информация.

Эта информация является неправильной так как i-e (i=1 ..., N) одноименные разряды первого и второго сообщений не совпали (значения этих разрядов будут определяться после приема i-x разрядов третьего сообщения по совпадению двух из трех одноименных разрядов трех сообщений) . Кроме того, единичный сигнал с выхода элемента 10 ИЛИ инвертируется элементом 15 НЕ и нулевой сигнал c его вы.хода закрывает элементы 6 и 7 И, в результате чего на выходе 22 уст,ройства, а следовательно, на синхронизирующем входе коммутатора 20 и входе элемента 16 НЕ действует нулевой сигнал.

Под действием нулевого сигнала на синхронизирующем входе закрывают-. ся вторые входы элементов 32 И блока 31 элементов И и информация с параллельных выходов регистра 13 непоступает на выходы 23 устройства.

Под действием нулевого сигнала на входе элемента 16 НЕ на его выходе формируется единичный сигнал, который разрешает проходить тактовым импульсам с генератора 19 тактовых импульсов через элемент 8 И на счетчик 17, где продолжается их суммирование.

Третье сообщение поразрядно посту пает на вход сумматора 1 по модулю два и на вход элемента 3 И. На сумматоре 1 по модулю два происходит поразрядное суммирование третьего сообщения с содержимым вспомогательно го регистра 2 (результатом поразрядного суммирования первых двух сообщений) без записи результата во вспомогательный регистр 2, так как" закрыт элемент 4 И.

Пример. Допустим первое и второе сообщение не совпали в j-м разряде. Это значит, что в j-м раз.ряде вспомогательного регистра 2 имеется единица. При приеме i-x разрядов третьего сообщения (1(1) на выходе вспомогательного регистра 2, а следовательно, и на первом входе элемента 3 И действует нулевой сигнал (это значит, что все 1-е (1 j) одноименные разряды первых двух cooCi

6 щений совпали) ° На втором входе элемента 3 И в то же время будут i-e разряды третьего сообщения (0 или 1 ) .

Наличие нуля на первом входе элемента 3 И приводит к тому, что в течение поступления всех i-x (i j) раз. рядов третьего сообщения на первом входе элемента 9 ИЛИ тоже нулевой сигнал и, следовательно, в результате их диэъюнкции с одноименными

i-ми (i j) разрядами информационного регистра 13 содержимое регистра 13 не изменяется. Счетчик 17 при этом фиксирует число 2М+1 (i j) и íà K-м выходе дешифратора (К-i) появляется единичный сигнал. Этот сигнал поступает на управляющий вход коммутатора 20 и открывает его (т.е. открывает по второму входу

2() элементы 28 И группы 26 блока блоков элементов И. Но в этом случае закрытым остается синхронизирующий вход коммутатора 20 (т.е. за.,рыты элементы 32 И блока 31 элементов И)>

25 так как состояние остальных узлов устройства не меняется и на выходах

23 устройства будет нулевой сигнал.

На выход 24 устройства при этом выдаются 1-е (i j) разряды информациЗр онного регистра 13.

При поступлении на вход 21 устрой ство j-ro (i=j) разряда третьего сообщения, на выходе вспомогательного регистра, 2 действует единичный сигнал (так как первые два сообщения в j ì разряде не совпали) . Если в этом случае j-й разряд третьего сообщения равен 1, то она проходит через элемент 3 И и в результате

4р дизъюнкции с j-м Разрядом содержимого информационного регистра 13 эта единица оказывается в 3-м разряде 13 (в информационном регистре

13 в разрядах, номера которых соот45 ветствуют несовпавшим одноименным разрядам первых двух сообщений, хранятся нули) .

В-случае, если j-й разряд третьего сообщения равен 0, на выходе элемента 3 И действует нулевой сигнал и содержимое информационного регистра 13 остается неизменным. Таким образом, по значению j-ro разряда третьего сообщения и значению содержимого j-го разряда информационного регистра 13 осуществляется коррекция j-ro разряда результата декодирования. В общем случае несовпавшими могут быть несколько одноименных разрядов первых двух сообщений (в

0 вспомогательном регистре несколько единиц) . Тогда аналогично рассмотрен ному осуществляется коррекция всех несовпавщих разрядов до исправления последнего иэ несовпавших однонменных Разрядов первых двух сообщений

1077050

После исправления последнего иэ несовпавших одноименных разрядов на всех параллельных выходах вспомогательного регистра 2 действует нулевой, а на выходах элемента 15 HE элемента б И (на первом его входе .единичный сигнал с второго выхода триггера 14) и выходе 22 устройства - единичные сигналы. По единичному сигналу выхода 22 устройства прекращается передача третьего сообщения, а единичный сигнал с выхода элемента 11 ИЛИ и К-ro выхода дешиф. ратора 18 поступает соответственно на синхронизирующий вход и соответствующий управляющий вход коммутатора 20 и открывает вторые входы элементов 28 И блоков 27 элементов И.

Под действием этих сигналов информация параллельным кодом с выходов .регистра 13 через коммутатор 20 поступает на выходы 23 устройства. Но для выдачи оставшихся N-1 (1 — пос ледний из несовпавших одноименных разрядов первых двух сообщений) последовательным кодом необходимо, что бы устройство продолжало работу до конца приема третьего сообщения.

Таким образом, предлагаемое устройство позволяет выдать принятое сообщение как последовательным, так и параллельным кодами после приема второго сообщения в случае, если ошибка в первых двух сообщениях отсутствует, или после принятого 1-Fo

15 разряда третьего сообщения (1 — пос. ледний из несовпавших одноименных разрядов первых двух сообщений) если в первых двух сообщениях имеются ошибки. Это существенно повышает

7О бЫстродействие устройства.

Составитель С.Кривуценко

Редактор М.Янович Техред Т.Фанта Корректор С, Черни с

Заказ 772/53 Тираж 862 Н одпи с н ое

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб °, д . 4/5

Филиал ППП Патент, r.Óæãoðîä, ул.Проектная, 4

Устройство для мажоритарного декодирования двоичных кодов Устройство для мажоритарного декодирования двоичных кодов Устройство для мажоритарного декодирования двоичных кодов Устройство для мажоритарного декодирования двоичных кодов Устройство для мажоритарного декодирования двоичных кодов Устройство для мажоритарного декодирования двоичных кодов Устройство для мажоритарного декодирования двоичных кодов 

 

Похожие патенты:

Изобретение относится к электросвязи и может быть использовано з аппаратуре передачи данных и каналообразующей аппаратуре цифровьнс систем коммутации

Изобретение относится к автоматике и вычислительной технике
Наверх