Устройство для приема импульсов

 

УСТРОЙСТВО ДЛЯ ПРИЕМА ИМПУЛЬСОВ, содержащее триггеры и элемент ИЛИ, причем прямой выход каждого из триггеров соединен с его R-входом и является выходом устройства, D- и S-входы соединены соответственно с шиной готовности и с шиной сброса, инверсные выходы триггеров соединены с входами элемента ИЛИ, выход которого соединен с шиной готовности , а динамические С-входы триггеров являются входами устройства, отличающееся тем, что, с целью повышения быстродействия устройства , входы элемента ИЛИ соединены с входами устройства.

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК

y(gy) G 11 С 19/00

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К АВТОРСКОМ,К СВИДЕТЕЛЬСТВУ

ГОСУДАРСТВЕННЫЙ НОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫТИЙ (21) 3437288/18-24 (22) 11 05.82 (46) 30.03.84. Бюл. № 12 (72) В. Н. Судариков (53) 681.327.66 (088.8) (56) 1, Патент ФРГ № 2217045, кл. 42 F 2 19/00, опублик. 1978.

2. Авторское свидетельство СССР № 687581, кл. Н 03 К 13/02.

J (54) (57) УСТРОЙСТВО ДЛЯ ПРИЕМА

ИМПУЛЬСОВ, содержашее триггеры и эле„„SU„„1083232 А мент ИЛИ, причем прямой выход каждого из триггеров соединен с его R-входом и является выходом устройства, D- u S-входы соединены соответственно с шиной готовности и с шиной сброса, инверсные выходы триггеров соединены с входами элемента ИЛИ, выход которого соединен с шиной готовности, а динамические С-входы триггеров являются входами устройства, отличающееся тем, что, с целью повышения быстродействия устройства, входы элемента ИЛИ соединены с входами устройства.

1083232 нены по ИЛИ с помощью элемента И вЂ” НЕ, выход которого соединен с шиной готовности и с D-входами всех триггеров, S-входы которых соединены с шиной сброса. Перед началом работы на S-входы всех триггеров через шину сброса подается импульс, устанавливающий на прямых выходах всех триггеров логические «1». При этом на выходе элемента И вЂ” НЕ, входы которого подключены к инверсным выходам триггеров, устанавливается логический «О», поступающий на D-входы всех триггеров.

При поступлении входного импульса на динамический С-вход одного из триггеров на его выходе устанавливается логический

«О», поскольку D-триггер запоминает состояние, большее на его D-входе непосредственно перед поступлением импульса на динамический С-вход. Сигнал с выхода триггера, поступает на его R-вход и фиксирует триггер в состоянии «О». После переключения триггера изменяется сигнал на одном из входов элемента И-НЕ и через время, определяемое быстродействием этого эле40

1

Изобретение относится к импульсной технике и может быть использовано в преобразователях номера датчика в цифровой код для приема импульсов, поступающих в произвольные моменты времени, В этом случае необходимо обеспечить высокое быстродействие и равноценность всех входов устройства.

Известно устройство, содержащее триггеры, прямые входы которых соединены с выходами устройства. Инверсные выходы триг-10 геров соединены с входами элемента И вЂ” НЕ, выход которого через инвертор соединен с управляющими входами ключей. Входы устройства соединены с входами ключей, выходы которых соединены с К.-входами триггеров, S-входы которых объединены между собой 15 и соединены с шиной сброса.

Входной импульс, поступивший на один или несколько входов устройства, устанавливает соответствующие триггеры в единичное состояние. При этом входные ключи закрываются и блокируют устроиство, а ин20 формация с выходов триггеров поступает на его выходы. После считывания информации внешним устройством на шину сброса подается импульс, устанавливающий триггеры и устройство в целом в исходное состояние (1).

Недостатком известного устройства является низкое быстродействие, определяемое суммарным временем переключения входящих в него элементов и сос1 авляющее - 5Z; где Y — среднее время переключения логического элемента. 30

Наиболее близким по технической сущности к предлагаемому является устройство, содержащее триггеры, динамические С-входы которых соединены с входами устройства.

Прямой выход каждого из триггеров соединен с R-входом того же триггера и с выхо- 35 дом устройства. Выходы триггеров объедимента, на D-входы всех триггеров подается сигнал логической «1», блокирующий их.

Если в пределах временного разрешения, т.е. до установления логической «1» íà D-входах, на динамический С-вход другого триггера поступит входной импульс, то он будет также зарегистрирован. После считывания информации с выходов триггеров во внешнее устройство на шину сброса подается импульс, устанавливающий триггеры и устройство в целом в исходное состояние (2).

Недостатком известного устройства является низкое, быстродействие (разрешающая способность), определяемое суммарным временем переключения триггера и элемента

И вЂ” НЕ, выполняющего функцию элемента

ИЛИ для инверсных входных сигналов.

Цель изобретения — повышение быстродействия устройства.

Поставленная цель достигается тем, что в устройстве для приема импульсов, содержащем триггеры и элемент ИЛИ, причем прямой выход каждого из триггеров соединен с его R-входом и является выходом устройства, D- u S-входы соединены соответственно с шиной готовности и с шиной сброса, инверсные выходы триггеров соединены с входами элемента ИЛИ, выход которого соединен с шиной готовности, а динамические С-входы триггеров являются входами устройства, входы элемента ИЛИ соединены с входами устройства.

На чертеже приведена структурная схема предлагаемого устройства.

Устройство содержит и триггеров 1, динамический С-вход 2 каждого из которых соединен с соответствующим входом 3 устройства и с одним из входов элемента ИЛИ

4. Прямой выход 5 каждого из триггеров 1 соединен с R-входом 6 того же триггера и с соответствующим выходом 7 устройства.

Инверсный выход 8 каждого из триггеров 1 соединен с другими входами элемента ИЛИ

4, выход, которого соединен с шиной 9 готовности и с D-входами 10 триггеров 1, S-входы 11 которых соединены с шиной 12 сброса.

Устройство работает следующим образом.

Импульс из внешнего устройства через шину 12 сброса поступает на S-входы 11 триггеров 1. При этом на инверсных выходах 8 триггеров 1 устанавливается логический «О», поступающий на входы элемента

ИЛИ 4, а на прямом выходе 5 каждого из триггеров 1 устанавливается логическая «1», поступающая на R-вход 6 того же триггера и на соответствующий выход 7 устройства.

При отсутствии входных импульсов, на выходе элемента ИЛИ 4 устанавливается уровень логического «О», поступающий на шину 9 готовности и на D-входы 10 триггеров 1.

Входной импульс, поступивший на один из входов 3, например на вход 3, поступает на динамический С-вход 2 и на один

1083232 Составитель А. Дерюгин

Техред И. Верес Корректор И. Муска

Тираж 575 Подписное

Редактор Е. Кривина

Заказ 1761/45

ВНИИПИ Государственного комитета СССР, по делам изобретений и открытий

113035, Москва, % — 35, Раушская наб., д. 4/5

Филиал ППП «Патент», г. Ужгород, ул. Проектная, 4

3 из входов элемента ИЛИ 4, на выходе которого через время, необходимое для его переключения, устанавливается логическая « l», поступающая íà D-входы 10 всех триггеров

1 и блокирующая их. Однако на прямом выходе 55 триггера 11, поскольку Р-триггер запоминает состояние, бывшее на его D-входе непосредственно перед приходом импульса на его динамический С-вход, устанавливается логический «О», поступающий на выход 7 устройства и íà R-вход 6 того же 10 триггера 1. На инверсном выходе 8 триггера 1 устанавливается логическая «1», поступающая на вход элемента ИЛИ 4 и подтверждающая логическую «1» на его выходе, которая, в свою очередь, поступает на шину 9 готовности.

Входной импульс, поступивший на другой вход устройства, например; на вход 3, поступает на динамический С-вход 21 триггера 1 и, поскольку на D-входе 10н присутствует логическая «1», подтверждает его 20 состояние.

Входной импульс, поступивший повторно на вход 3 устройства,.не изменяет состояния триггера 1, так как, хотя íà D-входе 10 присутствует логическая «1», на

R-входе 6 того же триггера присутствует логический «О», поддерживающий его в нулевом состоянии.

После считывания информации с выходов 7 внешним устройством последнее через шину 12 сброса подает импульс на S-входы

11 всех триггеров 1 и устанавливает устройство в исходное состояние.

Использование в предлагаемом устройстве новых связей выгодно отличает его от прототипа, так как позволяет за счет ускорения блокировки входов существенно повысить его быстродействие (разрешающую способность) .

Например, 12-входовое устройство,,триггеры которого выполнены на микросхемах

К500ТМ131М, для которых максимальное время переключения от синхроимпульса

4,5 нс, максимальное значение минимальной задержки изменения сигнала на D-входе от синхроимпульса 1,5 нс, а элемент ИЛИ выполнен в виде двухъярусной сборки, в первом ярусе которой содержится 5 микросхем К500ЛМ109М, время переключения которых лежит в пределах 1 — 2,9 нс, а во втором ярусе — одна микросхема К500ЛМ109 имеет быстродействие 5,8 нс, тогда как быстродействие известного устройства, выбранного за прототип и выполненного на тех же элементах, составит 10,3 нс.

Использование предлагаемого устройства в составе многоканального преобразователя номера датчика в цифровой код позволяет существенно повысить его временное разрешение и тем самым уменьшает величину корреляционных искажений преобразований.

Устройство для приема импульсов Устройство для приема импульсов Устройство для приема импульсов 

 

Похожие патенты:

Изобретение относится к вычислительной технике и может быть использовано в различных цифровых устройствах, работающих в условиях воздействия помех

Изобретение относится к импульсной технике и может быть использовано в устройствах вычислительной техники и систем управления, работающих в условиях воздействия помех

Изобретение относится к сдвиговым регистрам, включающим в себя множество каскадированных ступеней, каждая из которых имеет входной вывод и выходной вывод

Изобретение относится к вычислительной технике и может быть использовано при построении универсальных и специализированных управляющих устройств, а также в устройствах диагностирования

Изобретение относится к области вычислительной техники и может быть использовано при построении универсальных и специализированных управляющих устройств и устройств диагностирования

Изобретение относится к устройству обращения циклического сдвига и/или обращенного перемежения данных

Изобретение относится к программируемому материалу памяти и к ячейке памяти, содержащей указанный материал памяти, в частности к тонкопленочной ячейке памяти

Изобретение относится к вычислительной технике и может быть использовано при построении универсальных и специализированных автоматических управляющих устройств, а также в устройствах диагностирования

Изобретение относится к области вычислительной техники и может быть использовано при построении универсальных и специализированных управляющих устройств, а также в устройствах диагностирования

Изобретение относится к цифровой вычислительной технике и может быть использовано в процессорах ЭВМ и в устройствах цифровой автоматики
Наверх