Преобразователь синусно-косинусных сигналов в код

 

ПРЕОБРАЗОВАТЕЛЬ.СИНУСНОКОСИНУСНЫХ СИГНАЛОВ Б КОД, содержащий блок преобразования синусно-косинусных сигналов в многофазные сигналы, выходы которого через дешифратор подключены к одним входам первого и второго блока элементов И, выходы которых с;оответственно через первый и второй элементы ИЛИ подключены к входам сложения и вычитания реверсивного счетчика, отличающийся тем, что, с целью упрощения преобразователя, в него введены формирователь импульсов и регистр, информационные входы регистра соединены с выходами дешифратора, а выходы подключены к другим входам первого и второго блока элементов И, выходы первого и второго элементов ИЛИ подключены к формирователю импульсов, выход которого подключен к управляю (Л щему входу регистра.

4 А

ССЮЭ СОВЕТСКИХ

««,«««««

РЕСПУБЛИК

egg С 08 С 9/00

ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ

ОПИСАНИЕ ИЗОБРЕТЕНИЯ к as«0«CHOMV СВИДВТ«Л«СТВУ (21) 3520150/18-24 (22) 07.12.82 (46) 23.05.84. Бюл. У 19 (72) А.И.Бабер, А.И.Михалев и Л.Б.Спасоевич (53) 681.325 (088.8) (56) 1. Преснухин Л.Н. и др. Иуаровые растровые датчики положения и их применение. И., "Машиностроение", 1969, с. 71, рис. 2.9.

2. Авторское свидетельство СССР

В 674069, кл. G 08 С 9/00, 1977 (прототип). (54) (57) ПРЕОБРАЗОВАТЕЛЬ, СИНУС НОКОСИНУСНЫХ СИГНАЛОВ В КОД, содержащий блок преобразования синусно-косинусных сигналов в многофазные сигналы, выходы которого через дешиф-

"ратор подключены к одним входам первого и второго блока элементов И, выходы которых соответственно через первый и второй элементы ИЛИ подключены к входам сложения и вычитания реверсивного счетчика, о т л и ч аю шийся тем, что, с целью упрощения преобразователя, в него введены формирователь импульсов и регистр, информационные входы регистра соединены с выходами дешифратора, а выходы подключены к другим входам первого и второго блока элементов И, выходы первого и второго элементов ИЛИ подключены к формирователю импульсов, g

O выход которого подключен к управляющему входу регистра.

1094043 . ключен к управляющему входу регистПоставленная цель достигается тем, что в преобразователь синуснокосинусных сигналов в код, содержащий блок преобразования синусно-косинус50 ных сигналов в многофазные сигналы, выходы которого через дешифратор подключены к одним входам первого и второго блока элементов И, выходы которых соответственно через первый

55 и второй элементы ИЛИ подключены к входам сложения и вычитания ревер сивного счетчика, введены формирова- тель импульсов,и регистр, информационИзобретение относится к автоматике и вычислительной технике и может

«быть использовано для связи аналого., вых источников информации с цифровым вычислительным устройством.. 5

Известны преобразователи синуснокосинусных сигналов в код, содержащие блок формирователей двухфазных прямоугольных сигналов, выходы которого подключены непосредственно к одним входам первого и второго блока элементов И, а через блок дифференцирующих элементов — к другим входам первого и второго блока элементов И, ) выходы которых соответственно через первый и второй лементы ИЛИ подключены к входам сложения и вычитания реверсивного счетчика .{ 13 .

Недостатком преобразователей является разрешающая способность и слож° / ность выполнения преобразователе

r на интегральных элементах, вызванная наличием дифференцирующих элементов.

Наиболее близким к изобретению является преобразователь синуснокосинусных сигналов в код, содержащий блок преобразования синусио-косинусных сигналов в многофазные сигналы,выходы которого через дешифратор, подключены к одним входам первого и второго блока .элементов И, выходы которых соответственно через первый и второй элементы ИЛИ подключены к входам сложения и вычитания реверсивного счетчика, а выходы дешифратора 35 через блок дифференцирующих элементов — к другим входам первого и второго блока элементов И Г23.

Недостатком известного преобразователя является сложность его выполне 4б ния на интегральных элементах, вызванная наличием дифференцирующих элементов.

Цель изобретения — упрощение преобразователя. „. 45 ные входы регистра соединены с выходами дешифратора, а выходы подключе- ны к другим входам первого и. второго блока элементов И, выходы первого и второго элементов ИЛИ подключены к формирователю импульсов, выход которого подключен к управляющему входу регистра.

На чертеже представлена структурная схема преобразователя.

Преобразователь содержит последовательно соединеннйе блок 1 преобразования синусно-косинусных сигналов в многофазные сигналы, дешифратор 2 и регистр 3, выходы дешифратора 2 и регистра 3 подключены соответственно к одним и другим входам первого 4 и второго 5 блоков элементов И, выходы которых соответственно через первый 6 и второй 7 элементы ИЛИ подключены к входам сложения и вычитания реверсивного счетчика 8, выходы элементов

0 и 7 подключены к входам формирователя 9 импульсов, выход которого подра 3. Преобразователь работает следующим образом.

В блоке 1 входные синусно-косинусные сигналы преобразуются в прямоугольные миогофазные сигналы, число которых определяется принятой дискретностью преобразователя. В дешифраторе

2 многофазные сигналы преобразуются в последовательности неперекрывающихся импульсов, которые поступают на. вхрды блоков 4 и 5 элементов И и на информационные входы регистра 3.

В любой момент времени сигнал на выходе дешифратора представляет собой "1" иа одном из выходов и "0" на всех осталъних выходах. По сигналу с формирователя 9 состояние дешифратора 2 запоминается в регистре

3. Коды дешифратвра 2 и регистра 3 сравниваютея s блоках 4 и 5. При равенстве выходных кодов дешифратора 2 и регистра 3 все выходы блоков 4 и 5 находятся в нулевом состоянии.

При изменении входной величины в одну сторону выходной код дешифратора

2 последовательно принимает значения, например, 1000 0100, 0010 и т.д.

При каждом изменении выходного кода дешифратора 2 происходит совпадение на одном из элементов И блока 4 еди-;, ницы кода предыдущего значения с регистра 3 с единицей кода текущего 1094043 значения с дешифратора 2. Единичный сигнал с выхода блока 4 через элемент ИЛИ 6 проходит на вход сложения ) реверсивного счетчика 7 и через формирователь 9, представляющий собой элемент ИЛИ и элемент задержки, поступает на управляющий вход регистра 3. По сигналу с формирователя 9. в регистре 3 происходит перезапись выходного кода дешифратора 2, после чего выходные коды дешифратора 2 и регистра 3 становятся равными. Выходы, блока 4 возвращаются в нулевое состояние до следующего изменения входной величины в ту же сторону..

При изменении входной величины в другую сторону выходной код дешифратора принимает значения, например, 1000, 0001, 0010, 0100 и т.д. При каждом изменении выходного кода дешифратора 2 происходит совпадение на одном из элементов И блока 5 единицы кода предыдущего значения с регистра 3 с единицей кода текущего значения с дешифратора 2. Единичный сигнап с выхода блока 5 через элемент ИЛИ 7 проходит на вход вычитания реверсивного счетчика 8 и через формирователь 9 на управляющий вход регистра 3 для перезаписи выходного кода дешифратора 2. Выходы блока 5 возвращаются в нулевое состояние до следующего изменения входной величины. Выходной код преобразователя формируется в реверсивном счетчике 8.

В предлагаемом преобразователе отсутствуют дифференцирующие элементы, что позволяет упростить преобразователь при выполнении его на инЗ .;тегральных элементах.

1094043

3НИИПИ Заказ 3442/39 Тирам 569 Подписиое

Фщаил ПИП "Патеит", г. Уагород,ул.Проектива, 4

Преобразователь синусно-косинусных сигналов в код Преобразователь синусно-косинусных сигналов в код Преобразователь синусно-косинусных сигналов в код Преобразователь синусно-косинусных сигналов в код 

 

Похожие патенты:
Наверх