Устройство для моделирования марковских потоков сигналов

 

УСТРОЙСТВО ДЛЯ МОДЕЛИРОВАНИЯ МАРКОВСКИХ ПОТОКОВ СИГНАЛОВ ,по авт. св. № 1088004, отличающееся тем, что, с целью расширения функциональных возможностей за счет-моделирования задержки входных сигналов, оно дополнительно содержит второй блок памяти, блок кодирования и блок управления памятью , блок кодирования содержит первую и вторую группы формирователей импульсов, два элемента ИЛИ и шифратор, выходы формирователей импульсов первой группы соединены с входами первого элемента ИЛИ соответственно , выходы формирователей импульсов второй группы подключены к соответствующим входам второго элемента ШШ и шифратора, блок управления памятью содержит параллельный регистр, дешифратор, две группы элементов И и две группы элементов ИЛИ, группа выходов параллельного регистра соединена с соответствующими входами элементов ИЛИ первой i pynпы и первыми входами соответствующих элементов И первой группы, выходы которых подключены к входам соотвetcтвyющиx элементов ИЛИ второй группы, выходы которых соединены с соответствующими вводами дешифратора , выход первог.о элемента ШЕИ первой группы соединен с первыми инверсными входами элементов И второй группы , первым входом группы управляющих входов параллельного регистра и вторыми входами соответствующих элементов И первой группы, выход К-го элемента ШШ первой группы (К 2, М) соединен с прямым входом k-го элемента И второй группы и Y-МП инверсными входами элементов И второй группы с номерами большими К, выходы элементов И второй группы подключены к соответствующему управляющему входу группы параллельного регистра и вторым входам соответствующих i элементов И первой группы, .выходы первого и второго блоков сравнения СЛ устройства соединены соответственно с первым и вторым управляющими входами второго блока памяти, группа информационных входов которого подключена соответственно к группе выходов первого блока памяти, а группа адресных входов второго блока пасо | мяти соединена, соответственно-с (выходами дешифратора: блока управле-4 ч ния памятью, группа выходов второго блока памяти является второй группой выходов устройства и 1 одключена соответственно к входам соответствующих формирователей импульсов первой и второй групп блока кодирования, выходы первого и второго элементов ИЛИ которого соединены соответственно с первым и вторым управляющими входами параллельного perHcfpa блока управлен11я памятью, а группа информационных входов параллельного регистра блока управления памятью подключена соответственно к выходам шифратора блока кодирования.

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК

„„SU„„1137477 A

4 (51) 1

ОПИСАНИЕ ИЗОБРЕТЕНИЩ

К ABTOPCHOMY СВИДЕТЕЛЬСТВУ

ГОСУДАРСТВЕННЫЙ НОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫТИЙ (61) 1088004 (21) 3602120/24-24 (22) 07.06.83 (46) 30.01.85. Бюл.№ 4 (72) В.И.Финаев и Г.А.Минаев (71) Таганрогский радиотехнический институт им. В.Д.Калмыкова (53) 681.3(088.8) (56) 1, Авторское свидетельство СССР

¹ 1088004, кл. G 06 F 15/20, 1983 (прототип). (54)(57) УСТРОЙСТВО ДЛЯ ИОДЕ11ИРОВАНИЯ МАРКОВС1С1Х ПОТОКОВ СИГНАЛОВ ,по авт. св. № 1088004, о т л и ч а ю щ е е с я тем, что, с целью расширения функциональных возможностей за счет. моделирования задержки входных сигналов, оно дополнительно содержит второй блок памяти, блок кодирования и блок управления памятью, блок кодирования содержит первую и вторую группы формирователей импульсов, два элемента ИЛИ и шифратор, выходы формирователей им пульсов первой группы соединены с входами первого элемента HJIH соответственно, выходы формирователей импульсов второй группы подключены к соответствующим входам второго элемента HJIH и шифратора, блок управления памятью содержит параллельный регистр, дешифратор, две группы элементов И и две группы элементов

ИЛИ, группа выходов параллельного регистра соединена с соответствующими входами элементов ИЛИ первой руппы и первыми входами соответствующих элементов И первой группы, выходы которых подключены к входам соответствующих элементов ИЛИ второй группы, выходы которых соединены с соответствующими входами дешифратора, выход первого элемента ИЛИ пер. вой группы соединен с первыми инверсными входами элементов И второй группы, первым входом группы управляющих входов параллельного регистра и вторыми входами соответствующих элементов И первой группы, выход К -ro элемента ИЛИ первой группы (К =2, М) соединен с прямым входом k -го элемента И второй группы и k --ми инверсными входами элементов И второй группы с номерами большими К, выходы элементов И второй группы подключены к соответствующему управляющему входу группы параллельного регистра и вторым входам соответствующих элементов И первой группы, .выходы

t первого и второго блоков сравнения устройства соединены соответственно с первым и вторым управля1ощими входами второго блока памяти, группа информационных входов которого подключена соответственно к группе выходов первого блока памяти, а группа адресных входов второго блока памяти соединена соответственно с овыl ходами дешифратора блока управле--. ния памятью, группа выходов второго блока памяти является второй группой выходов устройства и подключена соотL ветственно к входам соответствующих фориирователей импульсов первой и второй групп блока кодирования, выходы первого и второго элементов ИЛИ которого соединены соответственно с первым и вторым управляющими входами параллельного регистра блока управленИя памятью, а группа информационных входов параллельного регистра блока управления памятью подключена соответственно к выходам шифратора блока кодирования, 1 11374

Устройство относится к вычислительной технике и может быть исполь зовано для моделирования систем, описываемых аппаратом теории массового обслуживания, например вычислительных систем, систем передачи данных, элементов производственных процессов, торговых предприятий и т.д.

По основному авт. св, Ф 1088004 известно устройство для моделирования марковских потоков сигналов, содержащее генератор случайного кода,генератор тактовых импульсов, блок элементов И,блок элементов ИЛИ, блок памяти и блок задания закона распределения, состоящий из Ъ идентичных узлов, каждый из которых содержит группу регистров, группу сумматоров, первую и вторую группу элементов И, группу схем сравнения, разрядные входы регистров всех узлов блока задания закона распределения являются соответствующими установочными входами устройства, а в каждом узле первого регистра группы соединены с первыми входами соответствующих элементов И первой группы, выходы k -го регистра группы (К =2,n) соединены соответственно с входами первой группы (k — 1)-ro

30 сумматора группы, вторая группа входов первого сумматора группы соединена соответственно с выходами первого регистра группы, вторая группа входов М вЂ” ro сумматора группы (М = - ) соединена соответственно с выходами (М-1) -го сумматора группы, выходы всех сумматоров группы подключены к первым входам соответствующих элементов И первой группы, выходы которых соединены с входами первой 4О группы соответствующих схем сравнения группы, выход k -й схемы сравнения группы соединен с прямым входом (М вЂ” 1) -ro элемента И второй группы, выход Р -й схемы сравнения группы 45 ,Ip =1,n) подключен к р -м инверсным входам элементов И второй группы с номером большим, выход первой схемы сравнения группы и выходы элементов

И второй группы являются соответствующими выходами узла блока задания закона распределения, одноименные выходы узлов блока задания закона распределения подключены к соответствующим входам одноименного эле- 55 мента ИЛИ блока элементов ИЛИ, выходы которых подключены соответственно к первым входам элементов И

77 2 блока элементов И, вторые входы которых объединены и подключены к выходу генератора тактовых импульсов и входу запуска генератора случайного кода, выходы элементов И блока элементов И соединены с соответствующими входами первого блока памяти, выходы которого подключены к вторым объединенным входам элементов И первой группы соответствующего узла блока задания закона распределения, входы второй группы схем сравнения которого подключены соответственно к выходам генератора случайного кода, .регистр, первый и второй блоки сравнения и три элемента задержки, входы которых подключены к выходу генератора тактовых импульсов, выходы блока памяти, являющиеся первой группой выходов устройства, соединены соответственно с разрядными входами регистра, с входами первой группы первого и второго блоков сравнения, вторые группы входов которых подключены соответственно к разрядным выходам регистра, выходы первой и второй схем сравнения являются соответственно первым и вторым выходами устройства, выходы первого и второго элементов задержки подключены соответственно к входу разрешения записи и входу сброса регистра, а выход третьего элемента задержки соединен с входами разрешения сравнения первой и второй схем сравнения 11) .

Известное устройство моделирует марковский процесс, который описывает системы массового обслуживания.

Если задавать интервалы времени достаточно малые, за которые исследовать (моделировать) изменение состоя. ний системы массового обслуживания, то легко представить вероятностный автомат, на базе которого построено известное устройство, как модель системы массового обслуживания, Однако известное устройство не позволяет в процессе моделирования системы массового осблуживания определить

1время задержки требований, поступающих на обслуживание, т.е. не исследуется один из важнейших показателей. Этим определяется недостаток известного устройства, органичиваю" щий его функциоиапьные воэможности.

Цель изобретения — расширение функциональных возможностей.

3 11374

Цель достигается тем, что в устройство введены второй блок памяти, блок кодирования и блок управления памятью, блок кодирования содержит первую и вторую группы формировате5 лей импульсов, два элемента ИЛИ и шифратор, выходы формирователей импульсов первой группы соединеныс входами первого элемента ИЛИ соответственно, выходы формирователей импульсов второй группы подключены к соответствующим входам второго элемента ИЛИ и шифратора, блок управления памятью содержит параллельный регистр, дешифратор, две группы элементов И и две группы элементов ИЛИ, группа выходов параллельного регистра соедин .на с соответствующими входами элементов HJIH первой группы и первыми входами соответствующих элементов И первой группы, выходы которых подключены к входам соответствующих элементов ИЛИ второй группы, выходы которых соединены с соответствующими входами дешифратора, 25 выход первого элемента ИЛИ первой группы соединен с первыми инверсными входами элементов И второй группы, первым входом группы управляющих входов параллельного регистра и втоЗО рыми входами соответствующих элементов И первой группы, выход K -го элемента первой группы (k =2,М) соединен с прямым входом К -го элементаИ второй группы и 1; -ми инверсными входами элементов 1 второй группы с номерами большими К, выходы элементов

И второй группы подключены к соответствующему управляющему входу группы параллельного регистра и вторым входам соответствующих элементов И пер- 4О вой группы, выходы первого и второго блоков сравнения устройства соединены соотвественно с первым и вторым управляющими входами второго блока памяти, группа информационных вхо- 45 дов которого подключена соответственно к группе выходов первого блока памяти, а группа адресных входов второго блока памяти соединена соответственно с выходами дешифратора блока управления памятью, группа выходов второго блока памяти является второй группой выходов устройства и подключена соответственно к входам соответствующих формирователей им-

«пульсоз первой и второй групп блока кодирования, выходы первого и второ-. го элементов ИЛИ которого соединены

77 1 соответственно с первым и вторым управляющими входами параллельного регистра блока управления памятью, а группа информационных входов параллельного регистра блока управления памятью подключена соответственно к выходам шифратора блока коди- рования.

На фиг.1 приведена блок-схема устройства; на фиг,2 — функциональная схема блока задания законов распределений; на фиг.3 — функциональная схема блока кодирования, на фиг.4 — функциональная схема блока управления памятью на фиг.5 — временные диаграммы, характеризующие работу устройства.

Устройство для моделирования сис" тем массового обслуживания (фиг.1) содержит установочные входы 1, блок

2 задания законов распределения, блок 3 генерации случайного кода, генератор 4 тактовой частоты, первый 5, второй 6 и третий 7 элементы задержки, блок 8 элементов И, блок 9 элементов ИЛИ, регистр 10 первый блок 11 сравнения, второй блок 12 сравнения, первый блок 13 памяти, первую группу выходов 14 устройства, второй блок 15 памяти, первый 16 и второй !7 выходы устройства, вторую группу выходов 18 устройства, блок 19 кодирования, блок 20 управления памятью.

Функциональная схема блока 2 за-. дания закона распределения (фиг.2) содержит первые входы 1, группу регистров 21, входы 22, группу схем сравнения 23, первую группу элементов И 24, группу сумматоров 25, выходы 26, вторую группу элементов

И 27.

Блок 19 кодирования (фиг,3) содержит первую группу формирователей 28 импульсов, втору1о группу формиро вателей 29 импульсов, второй элемент

ИЛИ 30, шифратор 31, первый выход 32, второй выход 33, первый элемент ИЛИ

34, группу выходов 35.

Блок 20 управления памятью (фиг.4) содержит параллельный регистр 36, первую группу элементов ИЛИ 37, первую группу элементов И 38, вторую группу элементов И 39, дешифратор 40, вторую группу элементов ИЛИ 41.

На временных диаграммах (фиг.5) обозначено "выход М, " — появление сигнала во времени на.1 -м выходе

Й-й позиции на,блок-схеме устройства.

1137477

Устройство работает следующим образом, По установочным входам I в регистры 21 блока 2 задания закона распределения заносятся коды матрицы р вероятностей перехода системы массового обслуживания. При этом в регистр 21

l „ состояние при условии, что она в предыдущий момент времени находиI лась в -м состоянии.

Устройство моделирует одноканальную систему массового обслуживания с ожиданием, причем вводится ограничение на максимально допустимую длину очереди.

Наличие сигнала на первом выходе 14! говорит о том, что в системе нет требований и прибор обслужиУ вания свободен. Наличие сигнала на выходе 14, (! =2,n) говорит о том, г что в системе находится -1 требование и одно обслуживается. Сама система массового обслуживания как марковская в этом случае находится в -м состоянии. Информация о последовательности входного и выход-. ного потоков требований снимается соответственно с выходов 16 и 17.

С выходов 18 снимаются потенциалы, длины которых (во времени) несут информацию о величинах отрезков времени задержки требований в системе массового обслуживания.

Генератор 4 тактовой частоты задает интервалы времени, равные периоду следования его импульсов, Рассмотрим поблочно работу устройства.

Начальное состояние устройства предусматривает наличие сигнала на выходе 141, т,е, в системе массового обслуживания нет требований, По установочным входам 1 в регистры и, 21 блока 2 занесены коды 0 матрицы P. С приходом импульса генератора 4, который подается на входы первого 5, второго 6 и третьего 7 элементов задержки времени, на вход блока 8 элементов И и вход блока 3 генерации случайного кода, в блоке 3 вырабатывается код числа, равномерно распределенного в интервале от нуля до единицы.

Так как на выходе 14! имеется потенциал, то по входу 14! блока 2 подается потенциал, элементы И 24 открыты и коды регистра 21!i а также сумматоров 25 подаются на вторые входы схем сравнения 23.

Если в регистрах 21!< -21 д храп л л

КОдш Ilpp pp< Э Ilpg Ю 003Ъ ° ° ° Э ю0, то на входах регистра 2! !! и сумматоров 25 формируются коды

/ г л г - л +)

ll00> 00 оа Роо "0 022 оооо «0(" он

Предположим, что блок 3 сгенери ровал случайный код A численная величина которого меньше величины

/ \ кода ) оо, Данный код подается на входы 22 блока 2 и на входы схем сравнения 23 а так как код А меньше

/ по величине llpp то На выходах СхеМ сравнения 23 имеются потенциалы, причем потенциал с выхода схемы сравне ния 23 ц закрывает элементы И 27! -27 (lI-!. и сигнал присутствует только на выходе 261! блока 2.

Данный сигнал поступает через блок элементов ИЛИ 9 и блок элементов И 8, при этом с выхода 14! вновь снимается потенциал, т,е. эа время .а< в систему массового обслуживания заявки не поступили. По заднему фронту сигнала генератора 4 через первый элемент задержки времени 5 в регистр 10 записывается новое состояние выходов 14. Перед этим по переднему фронту импульса генератора 4 с незначительной задержкой, формируемой треТьим элементом задержки времени 7, в блоках сравнения 11

35 и 12 происходит сравнение чисел регистра 1О и нового состояния выходов 14 в позиционном коде. Так как изменений не произошло, то на выходах первого 11 и второго 12 блоков

40 сравнения потенциалов нет. Поскольку потенциалы отсутствуют на входах второго блока памяти 15, на выходах

18 сигналов тоже нет.

Предположим, за второй интервал

45 в систему массового обслуживания поступило требование, как показано на фиг,5, Расмотрим, как это моделируется в системе, В первом такте на выходе 14! присутствует потенциал. С приходом второго импульса от генератора 4 блок 3 генерации случайного кода генерирует код, величина которого меньше числа llоо 10 ° но 6ozsme числа оо

В этом случае срабатывают схемы сравнения 23< +23!„! . Сигнал с выхода схемы сравнения 23 закрывает элементы И 27 0 -27 „.. и на выходе 26!д

1137477 8 блока 2 будет потенциал, которой проходит через блок 9 элементов ИЛИ, блок 8 элементов И на вход блока па- мяти 13, на выходе 14 устройства появляется потенциал, Так моделируется случай прихода в систему требования за интервал и принятия его на обслуживание. Наличие сигнала на выходе 14 свидетельствует о занятости обслуживанием в системе канала требования и отсутствии очереди в системе.

С появлением импульса на выходе третьего элемента 7 задержки времени на третий вход блоков сравнения

ll и 12 подается поетнциал. Так как на выходах регистра 10 снимается код 1000..., подаваемый на входы бло ка 11, а на входы 14 подан код ,0100...,который меньше кода 1000.л, то на выходе присутствует потенциал, который подается на выход 16 устройства для моделирования, Появление потенциала на выходе 16 свидетельствует о приходе в систему требования об отсчете времени, задаваемый генератором 4, и о занятии обслуживанием канала. Так. как на входы второго блока памяти 15 не подаются за второй отсчет Д потенциалы, то блок кодирования 19 не срабатывает. Дейст. вительно, требование, поступившее в свободную систему, немедленно принимается к обслуживанию и задержка не происходит. Поэтому блоки 15, 19, 20 не работают.

Пусть эа четвертый такт на вход ус тройства поступит следующее требование, как показано на фиг.5. Предыдущее требование еще не обслуживалось в системе возникает очередь, которая характеризуется числом требований в очереди и временем задержки каждого требования в очереди.

Рассмотрим, как устройство для моделирования позволяет получить эту информацию.

С приходом очередного требования на выходе 14 появляется koòåíöèàë (заметим, что подобная< ситуация в модели соответствует генерации на четвертом такте случайного кода генератором 4, величина которого больи и п п ше II <11+ «1< ° . HQ меньше т.е. в блоке 2 единичный потенциал присутствует на выходах схем сравнения 23 «! -23 11 и имеется потенциал на выходе 26 блока 2, который проходит через блоки 9 и 8 на вход пер5

45 вого блока памяти. Тем самым устанав-. ливается потенциал на первом выходе

14 устройства и исчезает потенциал на выходе 14 2 устройства.

Аналогичным образом срабатывает первый блок сравнения 11 и на выходе 16 устройства появляется потенциал, что соответствует моделированию поступления в систему массового обслуживания очередного (второго) требования.

Так как второе требование задержано, то вступают в работу блоки 15, 19 и 20, определяющие время задержки требований. Функционируют они следующим образом. Во втором блоке памяти фиксируется наличие требования, стоящего в очереди, Потенциал с первого входа 14<1 при появлении импульса на входе 16 проходит на выход 18 блока 15, причем длительность

I этого потенциала равна времени нахождения требования в очереди. В блоке 19.кодирования ставшему в очередь требованию присваивается код номера.

Происходит это следующим образом.

Потенциал с выхода 18 блока 15 подается на вход формирователя сигналов

29, который вьщеляет его передний фронт, и на вход формирователя сигналов 281, который выделяет его задний фронт. С выхода формирователя 29 сигнал поступает на вход первого элемента ИЛИ 30 и на вход шифратора 3! .

С выходы первого формирователя сигналов 28 сигнал поступает на вход второго элемента ИЛИ 34. Таким образом, на выходах блока кодирования формируются следующие сигналы: на выходе 32 формируется синхроимпульс при поступлении на входы 18 каждого нового сигнала, на выходах 35 формируется код номера очередного требования в очереди, на выходе 33 формируется сигнал сброса регистров сдвига, причем потенциал на выходе

33 будет только в том случае, когда одному из потенциалов на входах 18 будет присвоено значение "ноль".

В блоке 20 управления памятью (фиг.4) код номера требования в очереди поступает на первые входы 35 и по синхросигналу от второго входа 32 записывается в параллельный регистр 36, Сигналы с выходов параллельного регистра 36 поступают наэлементы ИЛИ 37 и элементы И 38, причем в этом случае имеется потенциал на выходе элемента

ИЛИ 37 и на. выходах элементов И 38

9 11 при сут ствует код номера требов ания, стоящего в очереди. Данный код поступает через элементы ИЛИ 41 на вход дешифратора 40 и íà его выходе будет потенциал.

За пятый интервал Й в систему поступает еще одно, третье требование, которое также становится в очередь, причем оно будет вторым в очереди, а обслуживание самого первого требования еще не окончено. В ус- тройстве для моделирования это эквивалентно генерации за пятый интервал 4т. блоком 3 кода, величина которого больше !1.2 + lfqgq но меньше II gq+ г

+ +,1 . В результате на выходе

144 появляется .потенциал и исчезает потенциал на третьем выходе. Это определяет событие наличия в системе трех требований, Первый блок сравнения 11 выдает на выходе 16 потенциал, что соответствует поступлению требования в систему.

Во втором блоке памяти 15 потенциал в первого входа 144 поступит на выход 18 (фиг.5). Наличие потенциала одновременно на выходах 18 и

1Яу устройства говорит о том, что в системе два требования в очереди.

Потенциал с выхода 182 блока 15

I.. йоступает на вход 18 блока 19, на первых выходах которого сформируется код номера второго требования в очереди и на втором выходе блока имеется синхроимпульс.

В блоке 20 с приходом синхроимпульса по входу 32 кода по входам

35 в параллельном регистре 36 код первого требования в очереди передвигается в следующий регистр, а в первый регистр записывается код номера второго требования в очереди.

Потенциал имеется на выходе элемента И 39, который разрешает прохождение кода номера первого в очереди требования через элементы И 38, элементы ИЛИ 41 и дешифратор 40 и на первом выходе по-прежнему есть потенциал.

На шестом такте в систему поступает очередное, четвертое требование, а первое еще обслуживается.

Потенциал появляется на выходе 14 устройства. С выхода 16 снимается потенциал, на выходе 18 также есть потенциал. В блоке кодирования 19 формируется на выходах 35 код номера третьего сообщения в очереди. По син37477 10

Так как на входе второго блока памяти 15 есть разрешающий потенциал и есть потенциал от блока 20, то на выходе 18 исчезает потенциал. Это говорит а том, что время .ожидания первого в очереди требования окончено и оно принято к обслуживанию.

Длительность потенциала на выходе

18 соответствует его времени ожидания в очереди.

По заднему фронту потенциала от входа 181 в блоке 19 срабатывает пер. вый формирователь 291 и на выходе

33 элемента ИЛИ 34 (блока 19) имеется импульс, который поступает на вход блока 20.

В блоке 20 в параллельном регистре 36 обнулен регистр с номером P1".2, так как на его управляющем входе есть потенциал от элемента 39. хроимпульсу с входа 32 в блоке 20 управления памятью в параллельном ре- ° гистре 36 происходит перезапись содержимого регистров. Потенциал имеется на выходе элемента И 39, и.код первого требования в очереди снимает. ся с выходов элементов И 38. На первом выходе по-прежнему есть потенци,ял °

На седьмом такте изменений в схеме не происходит,т.е. код блока 3 по величине больше кода Iyy, но г л

1 меньше кода ll < + . q и потенциал сох-. раняется на выходе 14 устройства для моделирования, На восьмом такте (фиг.5) заканчивается обслуживание требования, поступившего в систему первым. Это соответствует генерации блоком 3 случайного кода, величина которого

/ меньше кода, т. е. в этом случЪе на выходе схемы сравнения 23 4 есть потенциал, имеется потенциал йа выхо. де 26 блока 2. Данный потенциал проходит .через блоки 9 и 8, блок памяти 13, На выходе 141 присутст вует единичный потенциал, и исчезает потенциал на выходе 14 устройства.

В этом случае работает второй блок сравнения 12, так как код 000010...0 меньше кода 000100...0. На его выходе 17 есть потенциал, что говорит о том, что требование покинуло систему. Содержимое регистра 10 сбрасывается от сигнала второго элемента задержки 6 после сравнения кодов блоками 11 или 12, как это показано на фиг.5.

11 !1

Теперь первым в очереди будет требование, код номера которого равен

39(-i) .

Как показано на фиг.5, на девятом такте в систему поступает очередное требование. Обслуживание на этом такте второго требования не оканчивается. Сигнал присутствует на выходе 14 . Импульс появляется йа выходе 16, и на выходе 18 есть потенциал. В блоке кодирования 19 вновь поступившему требованию присваивается код номера, который записывается в параплельный регистр 36 блока 20.

Таким образом, в процессе моделирования системы массового обслуживания имеется следующая информация:

37477 l2 модель входного потока сообщений, по анализу потока импульсов на вы" ходе 16; модель выходного потока сообщен ний,:по анализу потока импульсов на выходе 17, модель занятости системы обслуживания (период занятости) требований, по анапизу потенциапов на первых выходах 14, модель задержки в системе обслуживания требований в очереди (время задержки), по анализу потенциалов на выходах 18.

1 5

Технико-экономическая эффективность объекта по отношению к известному заключается в определении характеристик времени задержки требований очереди на обслуживание.

ll37477

1 2 к

Ъ Ъ 1пп

1137477 к

ftJ ю

ygn

1lh

1137477!!37477

1137477

Составитель В.Фукалов

Редактор М.Циткииа Техред Т.Фанта . Корректор А.Обручар

Заказ 10526/37 Тираж 710 Подписное

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб,, д. 4/5

Филиал ППП "Патент", г.Ужгород, ул. Проектная, 4

Устройство для моделирования марковских потоков сигналов Устройство для моделирования марковских потоков сигналов Устройство для моделирования марковских потоков сигналов Устройство для моделирования марковских потоков сигналов Устройство для моделирования марковских потоков сигналов Устройство для моделирования марковских потоков сигналов Устройство для моделирования марковских потоков сигналов Устройство для моделирования марковских потоков сигналов Устройство для моделирования марковских потоков сигналов Устройство для моделирования марковских потоков сигналов Устройство для моделирования марковских потоков сигналов Устройство для моделирования марковских потоков сигналов 

 

Похожие патенты:

Изобретение относится к вычислительной технике и может использоваться при статистических исследованиях
Наверх