Устройство для отображения однократных электрических сигналов

 

1. УСТРОЙСТВО ДЛЯ ОТОБРАЖЕНИЯ ОДНОКРАТНЫХ ЭЛЕКТРИЧЕСКИХ СИГНАЛОВ, содержащее последоватейьно соединенные блок сопряжения, аналогоцифровой преобразЬватель и блок сокращения избыточности, блок индикации, генератор тактовых импульсов, первый выход которого подключен к второму входу аналого-цифрового преобразователя и к первому входу первого счетчика, второй вход которого соединен с первым выходом блока управления , второй выход которого соединен с входом генератора тактовых импульсов , первый блок памяти, первьй, второй и третий.управляющие входы которого соединены с соотзветствующими входами второго блока памяти, отличающееся тем, что, , с целью повышения точности устройства, оно содержит первый коммутатор, блок восстановления формы сигнала и первый триггер, первый вход которого подключен к третьему выходу блока управления, четвертьй выход которого соединен с первым управляющим входом первого блока памяти, пятый выход - с вторым управляющим входом первого блока памяти, второй выход с третьим управляющим входом первого блока памяти и с первым входом блока индикации, шестой выход - с вторым входом блока индикации, седьмой выход - с вторым входом блока сокращения избыточности, восьмой выход с первым входом блока восстановления формы сигнала, первый вход блока управления - с вторым входом первого триггера и с первым выходом блока сокращения избыточности, второй вход с третьим входом блока сокращения избыточности и с вторым выходом генератора тактовых импульсов, третий вход - с первым выходом первого счет (Л чика, четвертый вход - с первым выходом блока восстановления формы сигнала , пятьй вход является входом синхронизации устройства, шестой.вход соединен с вторым входом блока вос ,;Становления формы сигнала и с тре;тьим выходом генератора тактовых импульсов, седьмой вход - с выходом блока индикации, восьмой вход 4: 4i с третьим входом блока восстановления формы сигнала и с выходом второСП го блока памяти, инфррмационный вход которого подключен к выходу первого триггера и к управляющему входу первого коммутатора, первый информационный вход которого соединен с вторым выходом блока сокращения избыточности , второй информационный входс вторым выходом первого счетчика, а выход первого коммутатора с информационным входом первого бло. ка памяти, выход которого подключен к четвертому входу блока восстановления формы сигнала, пятый вход кото

СОЮЗ СОВЕТСНИХ

СОЦИАЛИСТИЧЕСНИХ

РЕСПУБЛИН

4(5l) G 09 С 1 08

ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫТИЙ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ (21) 3582049/24-24 (22) 16.04.83 (46) 23.02.85. Бюл. У 7 (72) А.И.Беркутов, E.И.Прошин и В.Н.Штырков (71) Рязанский радиотехнический институт (53) 681.327(088.8) (56) 1. Авторское свидетельство СССР

Ф.542095,кл. С 06 F 3/14, 1977.

2. Авторское свидетельство СССР

9 888182 кл. G 09 G 1/06, 1981 (прототип). ход — с вторым управляющим входом первого блока памяти, второй выход— с третьим управляющим входом первого блока памяти и с первым входом блока индикации, шестой выход — с вторым входом блока индикации, седьмой выход — с вторым входом блока сокращения избыточности, восьмой выход— с первым входом блока восстановления формы сигнала, первый вход блока управления — с вторым входом первого триггера и с первым выходом блока сокращения избыточности, второй входс третьим входом блока сокращения избыточности и с вторым выходом ге"

ОФ нератора тактовых импульсов, третий ф вход — с первым выходом первого счетчика, четвертый вход — с первым выходом блока восстановления формы сигнала, пятый вход является входом синхронизации устройства, шестой вход соединен с вторым входом блока восстановления формы сигнала и с третьим выходом генератора тактовых импульсов, седьмой вход — с выходом блока индикации, вось.юй вход— с третьим входом блока восстановления формы сигнала и с выходом второго блока памяти, информационный вход которого подключен к выходу первого триггера и к управляющему входу первого коммутатора, первый информационный вход которого соединен с вторым выходом блока сокращения избыточности, второй информационный входс вторым выходом первого счетчика, а выход первого коммутатора— с информационным входом первого бло . ка памяти, выход которого подключен к четвертому входу блока восстановления формы сигнала, пятый вход кото(54) (57) 1. УСТРОЙСТВО ДЛЯ ОТОБРАЖЕНИЯ ОДНОКРАТНЫХ ЭЛЕКТРИЧЕСКИХ

СИГНАЛОВ, содержащее последовательно соединенные блок сопряжения, аналогоцифровой преобразователь и блок сокращения избыточности, блок- индикации, генератор тактовых импульсов, первый выход которого подключен к второму входу аналого-цифрового преобразователя и к первому входу первого счетчика, второй вход которого соединен с первым выходом блока управления, второй выход которого соединен с входом генератора тактовых импульсов, первый блок памяти, первый, второй и третий. управляющие входы которого соединены с соответствующими входами второго блока памяти, о т л и ч а ю щ е е с я тем, что, с целью повышения точности устройства, оно содержит первый коммутатор, блок восстановления формы сигнала и первый триггер, первый вход которого подключен к третьему выходу блока управления, четвертый выход которого соединен с первым управляющим входом первого блока памяти, пятый выl.

Ф

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

1141445 рого соединен с четвертым выходом генератора тактовых импульсов, а вто" рой выход блока восстановления формы сигнала — с третьим входом блока индикации.

2. Устройство по п.1, о т л ич а ю щ е е с я тем, что, блок сокращения избыточности содержит первый регистр, вычитатель, первую схему сравнения и второй коммутатор, управляющий вход которого соединен с выходом первой схемы сравнения, первый информационный вход которой является вторым входом блока, а второй информационный вход соединен с выходом вычитателя, первый вход которого соединен с информационным входом первого регистра и является первым входом блока, второй вход вычитателя подключен к выходу первого регистра и является вторым выходом блока, выход второго коммутатора соединен с установочным входом первого регистра и является первым выходом блока, информационный вход второго коммутатора является третьим входом блока.

3. Устройство по п.1, о т л ич а ю щ е е с я тем, что блок восстановления формы сигнала содержит второй регистр, первый элемент НЕ, третий регистр, вторую схему сравнения, третий коммутатор и второй счетчик; вход установки в "0" которого является первым входом блока, счетный вход является вторым входом блока, а выход соединен с первым входом второй схемы сравнения, выход которой подключен к информационному входу третьего коммутатора, управляющий вход которого является пятым входом блока, а выход — первым выходом блока, второй вход второй схемы сравнения соединен с выходом третьего регистра, информационный вход которого соединен с информационным входом второго регистра и является четвертым входом блока, установочный вход третьего регистра соединен с выходом первого элемента НЕ, вход которого является третьим входом блока и подключен к установочному входу второго регистра, выход которого является вторым выходом блока.

4. Устройство по п.1, о т л ич а ю щ е е с я тем, что блок индикации содержит первый дешифратор, мат. ричную индикаторную панель, второй дешифратор и третий счетчик,. вход установки в "0" которого является первым входом блока, счетный вход †.вторым входом блока, выход переполнения — выходом блока, а информационный выход соединен с входом второго дешифратора, выход которого подключен к первому входу матричной индикаторной панели, второй вход которой соединен с выходом первого дешифратора, вход которого является третьим входом блока.

5. Устройство по п.1, о т л ич а ю щ е е с я тем, что генератор тактовых импульсов содержит генератор импульсов, четвертый счетчик, четвертый коммутатор, первый, второй, третий и четвертый формирователи прямоугольных импульсов, первыи задатчик кода и пятый коммутатор, выход первого и второго формирователей прямоугольных импульсов являются соответственно третьим и четвертым выходами генератора, а входы первого и второго формирователей прямоугольных импульсов соединены с выходом пятого коммутатора, стробирующий вход которого является входом генератора и подключен к стробирующему входу четвертого коммутатора, управляющий вход которого соединен с выходом первого задатчика кода, информационный вход — с первым выходом четвертого счетчика, второй выход которого подключен к информационному входу пятого коммутатора, а вход четвертого счетчика соединен с выходом генератора импульсов, выход четвертого коммутатора соединен с входами третьего и четвертого формирователей прямоугольных импульсов, выходы которых соотьетственно являют" ся первым и вторым выходами генератора.

6. Устройство по п.1, о т л ич а ю щ е е с я тем, что блок управления содержит второй, третий и четвертый элементы НЕ, пятый, шестой, седьмой, восьмой, девятый и десятый формирователи прямоугольных импульсов, первый, второй, третий, четвертый, пятый и"шестой элементы ИЛИ, второй, третил, четвертый, пятый, шестой и седьмой триггеры, шестой, седьмой, восьмой, девятый десятый и одиннадцатый коммутато.ры, пятьп, шестой и седьмой счетчи1141445 ки, третий дешифратор, переключатель, второй и третий задатчики кода, первый второй, третий и четвертый элементы И, первый вход первого элемента И соединен с первым входом второго элемента И и является восьмым входом блока, второй вход второго элемента И соединен с первым входом третьего элемента И, с входом пятого формирователя прямоугольных импульсов, с первым информационным входом шестого коммутатора, счетным входом пятого счетчика ,и является шестым входом блока, выход второго элемента И соединен, с первым входом первого элемента ИЛИ, второй. вход которого является четвертым входом блока, третий вход первого элемента ИЛИ соединен со стробирующим входом третьего дешифратора и с восходом третьего элемента И, выход первого элемента. ИЛИ соединен с первыми информационными входами седьмого и восьмого коммутаторов и с первым входом второго элемента ИЛИ, выход которого является восьмым выходом блока, а второй вход соединен с вторыми входами первого и третьего элементов И, и с первым выходом второго триггера, с установленным выходом шестого счетчика, с входом. установки в "0" пятого счетГ чика, со стробирующим входом шестого коммутатора, второй информационный вход которого подключен к выходу пятого счетчика, управляющий вход — к выходу второго задатчика кода, а выход шестого коммутатора является шестым выходом блока, выход третьего задатчика кода является седьмым выходом блока, вход третьего элемента ИЛИ соединен с выходом девятого коммутатора с первыми входами третьего и четвертого триг .геров, с входом установки в "0" шестого счетчика, выход третьего элемента ИЛИ подключен к входу установки в "0" седьмого счетчика, суммирующий и вычитающий входы которого соответственно соединены с соответствующим выходом третьего дешиф-ратора, а выход седьмого счетчика соединен с информационным входом шестого счетчика, информационный выход которого является четвертым выходом блока, выход переполнения ,шестого счетчика соединен с вторым входом третьего триггера, а счетно вход — с выходом седьмого коммутатф--, ра, первыи управляющии вход которо - -. го подключен к управляющему входу восьмого коммутатора, к выходу третье.

ro триггера и является вторым входом блока, второй управляющий вход седьмого коммутатора соединен с вторым выходом второго триггера, а второй информационный вход — с выходом четвертого элемента ИЛИ, первый вход которого подключен к выходу десятого коммутатора и к первому входу пятого элемента ИЛИ, второй вход — к первому входу переключателя, к второму входу пятого элемента ИЛИ, к входу второго элем нта НЕ, к входу шестого формирователя прямоугольных импульсов и является первым входом блока,. третий вход четвертого элемен. та ИЛИ соединен с выходом одиннадцатого коммутатора и с первым входом пятого формирователя прямоугольных импульсов, вход которого соединен с выходом седьмого формирователя пря моугольных импульсов, вход которого . соединен с выходом шестого формирователя прямоугольных импульсов, выход пятого триггера подключен к управляющему входу одиннадцатого коммутатора, информационный вход ко- . торого соединен с вторым информационным входом восьмого коммутатора, с информационным входом десятого коммутатора, с входом третьего элемента

НЕ и является вторым входом блока, выход третьего элемента НЕ подключен к входу четвертого элемента НЕ, выход которого соединен с первым входом четвертого элемента И, второй вход которого соединен с выходом второго элемента НЕ, а выход является третьим выходом блока, выход пятого элемента ИЛИ соединен с,. входом восьмого формирователя прямоугольных импульсов, выход которого соединен с входом девятого формирователя прямоугольных импульсов, выход которого является первым выходом блока, выход четвертого триггера соединен с управляющим входом девятого коммутатора, информационный вход которого подключен к выходу переключателя, второй вход кото" рого является пятым входом блока, входы шестого и седьмого триггеров соединены с вторым входом второго триггера и с выходом первого элемента И, третий вход которого соединен с выходом десятого формирователя пря1141445

1 моугольиьм импульсов, соединенного с ! выходом пятого формирователя прямоуголь. ных импульсов, выходы шестого и седьмого триггеров соединены с соответствующими информационными входами третьего дешифратора, выход восьмого коммутатора соединен с первым входом I

Изобретение относится к автоматике и вычислительной технике и может быть использовано при построении устройств для отображения однократных электрических сигналов. 5

Известно устройство отображения формы однократных электрических сигналов, содержащее входной усилитель, аналого-цифровой преобразователь, преобразователь кодов, матричную индикаторную панель, распределитель, счетчик, дешифратор, делитель, двухчастотный генератор, два коммутатора частот,,коммутатор, режимов, два триггера, суммат6р, блок запре- 15 та, переключатель, связанные между собой и с блоком .управления определенным образом(1Д.

Недостатком устройства является большая емкость памяти, необходи- 20 мая для регистрации исследуемого сигнала с высокой точностью.

Наиболее близким решением по технической сущности и достигаемому результату к изобретению является 25 устройство отображения информации, содержащее последовательно соединенные усилитель, аналого-цифровой преобразователь, первую схему сравнения, первый блок памяти, подключенный 30 к второму блоку памяти, и индикатор, первый реверсивный счетчик, первый выход которого соединен с другим входом индикатора, второй выход — с вторыми входами первого и второго блоков памяти и один из входов первого реверсивного счетчика, генератор импульсов, первый выход котЬрого соединен с вторым входом аналого-цифрового преобразова- 40 теля, второй выход — с другим входом первого реверсивного счетчика, блок управления, первый выход шестого элемента ИЛИ, второй вход которого соединен с первым входом второго триггера и является седьмым входом блока, а выход шестого элемента ИЛИ является пятым выходом блока, управляющий вход десятого коммутатора является третьим входом блока. которого соединен с одним из входов генератора импульсов, второй выход — с третьим входом аналогоцифрового преобразователя, содержит вторую и третью схемы сравнения, первый и второй элементы ИЛИ, счетчик и второй реверсивный счетчик, первый вход которого соединен с

1 первым выходом генератора импульсов, второй вход — с одним из выходов второго блока памяти и первым входом второй схемы сравнения, третий вход — с третьим выходом блока управления, четвертый вход — с вторым выходом первого реверсивного счетчика, пятый вход — с выходом второй схемы сравнения с одним из входов пер- вого элемента ИЛИ, первый выход— с одним из входов второго элемента

ИЛИ, второй выход — с первым входом второго блока памяти, третий выход — с другим входом первого элемента ИЛИ, другой вход второго элемента ИЛИ, соединен с другим выходом первой схемы сравнения, выход — с четвертыми входами первого и второго блоков памяти, другой вход второй схемы сравнения подключен к второму выходу первого реверсивного счетчика, выход первого элемента ИЛИ соединен с третьим выходами первого и второго блоков памяти, первый вход счетчика подключен к выходу третьей схемы сравнения, второй вход — к другому выходу второго блока памяти, третий вход — к третьему выходу генератора импульсов, выход — к другому входу генератора импульсов.

Устройство(2)по сравнению с устРойством 1 при равных объемах памяти имеет более высокую точность регистрации за счет более эффективного

3 114144 использования объема памяти. Чем эффективнее используется объем памяти регистрирующего устройства тем болЬше запоминается информации об исследуемом сигнале, а это в свою очередь приводит к повышению точности регистрации. Более эффективное использование памяти устройства(2 1 достигается сокращением избыточных кодированных значений сигналов — записью 1О кодированных значений сигнала и числа их последовательных повторений 23.

Недостатком этого устройства является низкая точность рег*страции за счет низкой эффективности использования объема памяти, вызванной

° Ь следующим: с записью кодированных значений сигнала, отстоящих друг от друга на интервале дискретизации

Dt= 1(f, требуется запоминать интервал времени 5< =1(f (число повторений равное едийице); при каждом переполнении счетчика 8, измеряющего интервал времени в течение которого кодированные значения не разливаются требуется запоминать соответствующие кодированные значения сигнала, жесткое разделение объема памяти под запись кодированных значений сигнала и соответствующих интервалов времени.

Целью изобретения является повы.шение точности устройства.

При этом блок индикации сокращения избыточности содержит первый регистр, вычитатель, первую схему сравнения и второй коммутатор, управляющий вход которого соединен с выходом первой схемы сравнения, первый информационный вход которой является вторым входом блрка, а второй информационный вход соединен с выходом вычитателя, первый вход которого соединен с информационным

Поставленная цель достигается тем, что устройство для регистрации и 35 отображения однократных электрических сигналов, содержащее последовательно соединенные блок сопряжения, аналогоцифровой преобразователь и блок сокращения избыточности, блок индикации, генератор тактовых импульсов, первый выход которого подключен к второму входу аналого-цифрового преобразователя и к первому входу первого счетчика, второй вход которого 45 соединен с первым выходом блока управления, второй выход которого соединен с входом генератора тактовых импульсов, первый, второй и третий управляющие входы первого блока памяти 50 соединены с соответствующими входами второго блока памяти, содержит первый коммутатор, блок восстановления формы сигнала, первый триггер, первый вход которого подключен к 55 третьему выходу блока управления, четвертый выход которого соединен с первым управляющим входом первого

5 4 блока памяти, пятый выход — с вторым управляющим входом первого блока памяти, второй выход — с третьим управляющим входом первого блока памяти и с первым входом блока индикации, шестой выход — с вторым входом блока индикации, седьмой выход — с вторым входом блока сокращения избыточности, восьмой выход — с первым входом блока восстановления формы сигнала, первый вход блока управления — с вторым входом первого триггера и с первым выходом блока сокращения избыточности, второй вход — с е третьим входом блока сокращения избыточности с вторым выходом генератора тактовых импульсов, третий вход с первым выходом первого сче гчика, четвертый вход — с первым выходом блока восстановления формы сигнала, пятый вход — является входом синхронизации шестой вход соединен с вторым входом блока восстановления формы сигнала и с третьим выходом генератора тактовых импульсов, седьмой. вход — с выходом блока отображения, восьмой вход - с третьим входом блока восстановления формы сигнала и с выходом второго блока памяти, информационный вход которого подключен к выходу первого триггера и к управляющему входу первого коммутатора, первый информационный вход которого соединен с вторым выходом блока сокращения избыточности, второй информационный вход — с вто Ф рым выходом первого счетчика, а выход первого коммутатора — с ин рормационным входом первого блока памяти, выход которого подключен к четвертому входу блока восстановления формы сигнала, пятый вход которого соединен с четвертым выходом генера" тора тактовых импульсов, а второй выход блока восстановления формы сигнала — с тертьим входом блока индикации.

1141445

Генератор тактовых импульсов содержит генератор импульсов, четвертый счетчик, четвертый коммутатор, первый, второй, третий и четвертый формирователи прямоугольных импульсов, первый эадатчик кода и пятый коммугатор, выход первого и второго форвходом первого регистра и является первым входом блока, второй вход вычитателя подключен к выходу первого регистра памяти и является вторым выходом блока, выход второго коммутатора соединен с установочным входом первого регистра и является первым выходом блока, информационный вход второго коммутатора является третьим входом блока.

Причем блок восстановления формы сигнала содержит второй регистр, первый элемент НЕ третий регистр, вторую схему сравнения, третий коммутатор и второй счетчик, вход установки в "0" которого является первым входом блока, счетный вход является вторым входом блока, а выход соединен с первым входом второй

° схемы сравнения, выход которой подключен к информационному входу третьего коммутатора, управляющий вход которого является пятым входом блока, а выход — первым выходом блока, второй вход второй схемы сравнения соединен с выходом третьего регистра, информационный вход которого соединен с информационным входом второго регистра и является четвертым входом блока, ус, тановочный вход третьего регистра соединен с выходом первого элемента НЕ, вход которого является тре тьим входом блока и подключен к установочному входу второго регистра, выход которого является вторым выходом блока.

Блок индикации содержит первый дешифратор, матричную индикаторную панель, второй дешифратор и третий счетчик, вход установки в "0" которого является первым входом блока, счетный вход — вторым входом блока, выход переполнения — выходом блока, а информационный выход соединен с входом второго дешифратора, выход которого подключен к первому входу матричной индикаторной панели, второй вход которой соединен с выходом первого дешифратора вход которого является третьим входом блока.

50 мирователей прямг у гоп ьвых импульс в являются соответственно третьим и четве ртьпч выходами генератора, а входы первого и второго формирователей прямоугольных импульсов соединены с выхопом- пятого коммутатора, стробирующий вход которого является входом генератора и подключен к стробирующему входу четвертого коммутатора, управляющий вход которого соединен с выходом первого задатчика кода, информационный вход — с первым выходом четвертого счетчика, второй выход которого подключен к информационному входу пятого коммутатора, а вход четвертого счетчика соединен с выходом генератора импульсов, выход чет— вертого коммутатора соединен с входами третьего и четвертого формирователей прямоугольных импульсов, выходы которых соответственно являются первым и вторым выходами генератора.

Кроме того, блок управления содер жит второй, третий и четвертый, элементы НЕ, пятый, шестой, седьмой, восьмой, девятый и десятый формирователи прямоугольных импульсов, первый, второй, третий, четвертый, пятый и шестой элементы ИЛИ, второй, третий, четвертый, пятый, шестой и седьмой триггерь;, шестой, седьмой, восьмой, девятый, десятый и одиннадцатый коммутаторы, пятый, шестой и седьмой счетчики, третий дешифратор, переключатель, второй и третий задатчики кода, первый, второй, третий и четвертый элементы И, первый вход пер.вого элемента И соединен с первым входом второго элемента И и является восьмым входом блока, второй вход второго элемента И соелинен с первым входом третьего элемента И, с входом пятого формирователя прямоугольных импульсов, с первым информационным входом шестого коммутатора, счетным входом пятого счетчика и является шестым входом блока, выход второго элемента И соединен с первым входом первого элемента ИЛИ, второй вход которого является четвертым входом блока, третий вход первого элемента

ИЛИ соединен со стробирующим входом третьего дешифратора и с выходом третьего элемента И выход первого элемента ИЛИ соединен с первыми информационными входами седьмого и вось. мого коммутаторов, и с первым входом

t 141445 второго элемента ИЛИ, выход которого является восьмым выходом блока, а второй вход соединен с BtopbIMEi входами первого и третьего элементов И, с первым выходом второго триггера, 5 с установочным выходом шестого счетчика, с входом установки в "0" пятого счетчика, со стробирующим входом шестого коммутатора, второй информационный вход которого подключен к выходу пятого счетчика, управляющий вход — к выходу второго задатчика кода, а выход шестого коммутатора является шестым выходом блока, выход третьего задатчика ко- 15 да является седьмым выходом блока, вход третьего элемента ИЛИ соединен с выходом девятого коммутатора, с первыми входами третьего и четвертого триггеров, с входом установки 20 в "0" шестого счетчика, выход третьего элемента ИЛИ подключен к входу установки в "0" седьмого счетчика, суммирующий и вычитающий входы которого соединены соответственно с соот- 5 ветствующим выходом третьего дешифратора, а выход седьмого счетчика соединен с информационным входом шестого счетчика, информационный выход с которого является четвертым выходом 3р блока, выход переполнения шестого четчика соединен с вторым входом третьего триггера, а счетный вход связан с выходом седьмого коммутатора, первый управляющий вход которого подключен к управляющему входу восьмого коммутатора, к выходу третьего триггера и является вторым выходом блока, второй управляющий вход седьмого коммутатора соединен с 40 вторым выходом второго триггера, а второй информационный вход — с выходом четвертого элемента ИЛИ, первый вход которого подключен к выходу десятого коммутатора и к первому 45 входу пятого элемента ИЛИ, второй вход — к первому входу переключатев ля, к второму входу пятого элемента ИЛИ, к входу второго элемента НЕ, . к входу шестого формирователя прямо- 50 угольных импульсов и является первым входом блока, третий .вход четвертого элемента ИЛИ соединен с выхо-. дом одиннадцатого коммутатора и с первым входом пятого триггера, второй вход которого соединен с выходом седьмого формирователя прямоугольных импульсов, вход которого соединен с выходом шестого формирователя прямоугольных импульсов, выход пятого триггера подклюЧен к управляющему входу одиннадцатого коммутатора, информационный вход которого соединен с вторым информационным вхо. дом восьмого кбмиутатора, с информационным входом десятого коммутатора, с входом третьего элемента Н и является вторым входом блока, выход третьего элемента НЕ подключен к входу четвертого элемента НЕ выход которого соединен с первым входом четвертого элемента И, второй вход которого соединен с выходом второго элемента НЕ, а выход является третьим выходом блока, выход пятого элемента ИЛИ соединен с входом восьмого формирователя прямоугольных импульсов, выход которого соединен с входом девятого формирователя пря-. моугольных импульсов, выход которого является первым выходом блока, выход четвертого триггера соединен с управляющим входом девятого коммутатора, информационный вход которого подключен к выходу переключателя, второй вход которого является пятым входом блока, входы шестого и седьмого триггеров соединены с вторым входом второго триггера и с выходом первого элемента И, третий вход которого соединен с выходом десятого формирователя прямоугольных импульсов, соединенного с выходом пятого формирователя прямоугольных импульсов, выходы шестого и седьмого триггеров соединены соответствующими информационными входами третьего дешифратора, выход восьмого коммутатора соединен с первым входом шестого элемента ИЛИ, второй вход которого соединен с первым входом второго триггера и является седьмым входом блока, а выход шестого элемента ИЛИ является пятым выходом блока, управляющий вход десятого коммутатора является третьим входом блока.

На фиг.1 представлена блок-схема устройства регистрации и отображения формы однократных электрических сигналов; на фиг.2 — один из вариан- тов выполнения блока восстановления формы сигнала; на фиг.3 — - то же генератора; на фиг.4 — то же, блока управления, на фиг.5 — примеры, поясняющие работу устройства.

11414

Устройство содержит блок 1 сопряжения, аналого-цифровой преобразователь 2, блок 3 сокращения избыточности, коммутатор 4, первый блок 5 памяти, блок 6 восстановления формы сигнала, блок 7 индикации, триггер 8, второй блЬк 9 памяти, генератор 1 0 тактовых импульсов, счетчик 11 и блок 12 управления.

На фиг.1 изображен один из вари- 10 антов выполнения блока 3 сокращения избыточности, содержащий регистр 13, вычитатель 14, схему 15 сравнения и коммутатор 16, Блок восстановления формы сигнала содержит регистр 15

17, элемент HE 18, регистр 19, схему 20 сравнения, коммутатор 21 и счетчик 22.

На фиг.1 изображен один из вариантов выполнения блока 7 индикации. Ю

Он содержит дешифратор 23, матричную индикаторную панель 24, дешифратор 25 и счетчик 26. Генератор 10 тактовых импульсов содержит генератор 27 импульсов, счетчик 28, коммутатор 29, 5 формирователи 30 и 31 прямоугольных импульсов, задатччк 32 кода, коммутатор 33, формирователи 34 и 35 прямоугольных импульос. Блок 12 управления содержит элемент HE 36, 30 элемент И 37, формирователь 38 прямоугольных импульсов, кнопки 39 и 40, элементы HE 41 и 42, элемент ИЛИ 43, формирователь 44 прямоугольных импульсов, триггеры 45, 46 и 47

35 формирователь 48 и 49 прямоугольных импульсов, триггер 50, коммутатор 51, счетчик 52, дешифратор 53, элементы

И 54 и 55, элемент ИЛИ 56, коммутатор 57, счетчик 58, формирователь 59 40 и 60 прямоугольных, коммутатор 61, элементы ИЛИ 62 и 63, коммутатор 64, элемент ИПИ 65, переключатель 66, коммутатор 67, триггер 68, кнопку 69, элемент ИЛИ 70, счетчик 71, коммутатор 72, киоту 73, триггер 74, задатчик И 75 и 76 кодов, элемент

И 77.

Устройство работает следующим образом. S0

Процесс регистрации начинается либо с приходом внешнего синхронизирукицего сигнала на -блок 12 управления, либо при выработке блока 12 управления внутреннего синхронизиl 55 рующего сигнала. При этом бло-. ки памяти 5 и 9 переходят в режим записи. С блока управления 12 на них

45 10 поступают сигналы "Запись", "Адрес" и "Тактовые сигналы . Сигнал "Запись" также поступает на генератор тактовых импульсов 10. Вследствие этого с генератора тактовых импульсов 10 на аналого-цифровой преобразователь 2 и на первый счетчик 11 поступают тактовые импульсы а на блок 3 сокращения избыточности и на блок 12 управления в качестве стробирующих сигналов гоступают заI держанные тактовы импульсы 1

Исследуемый сигнал «(t} усиливается входным устройством 1, преобразуется в код аналого-цифровым преоб-. разователем 2 через равные интервалы времени at =<)f и поступает на блок 3 сокращения избыточности. Он выделяет лишь те кодированные значения сигнала, по которым можно восстановить исследуемый сигнал х(Ф1 с заданной погрешностью E. . .Величина Я поступает на блок 3 сокращения избыточности с блока 12 управления. В качестве примера на фиг.1 приведен один из вариантов выполнения блока сокращения избыточности 3 на базе полинома нулевого порядка, сущность которого заключается в следующем. Сравнивается последнее запомненное кодированное значение сигнала К; с последующими ко" дированными значениями (К;„ 1К;+,"-,)

При их различии на заданную велйчину Е соответствующее текущее кодированное значение сигнала запоминается, и затем сравнивается с последующими кодированными значениями сигнала и т.д.

Ф

Первый счетчик 11 считает число тактовых импульсов f в промежутке времени, соответствующем различию сравниваемых значений (блоком сокращения избыточности 3) на заданную величину . С каждым задержанием тактовым импульсом - код:с первого т3 счетчика 11, проходя через первый коммутатор 4, запоминается в первом блоке 5 памяти по одному и тому же адресу A=A>. Одновременно с этим в блоке 9 памяти запоминается код нуля, поступающий с триггера 8. Блоки

5 и 9 памяти работают синхронно.

При различии сравниваемых значений (К;и К1 ) на заданную величину Е адрес блоков 5 и 9 памяти увеличивается на единицу (AiA +1 ) и а триггер 8 устанавливается в еди1141445

12 ничное состояние. Единичное состояние триггера 8 соответствует прохож- денню через коммутатор 4 кодированного значения К с блока 3 сокращеt ния избыточности. Поэтому в бло- 5 ке 5 памяти запоминается код сигнала К, а в блок 9 памяти — код единицы. С приходом на блок t2 управления следующего тактового импульса ( адрес блоков 5 и 9 -памяти увели Э чивается еще на единицу (А=А„+2), счетчик 11 обнуляется, а триггер 8 устанавливается в нулевое состояние, тем самым пропускает через коммутатор 4 код со счетчика 11. 15

Счетчик 1 1 считает число тактовых импульсов т в промежутке времени, т пока кодированное значение сигнала

К не изменится на величину

С каждым тактовым импульсом Е. 20 тЗ код со счетчика 11, проходя через коммутатор 4, запоминается в блоке 5 памяти по одному и тому же адресу А=А,„ +2. Одновременно с этим в блоке 9 памяти запоминается код ну- 5 ля, поступающий с триггера 8.

После переполнения счетчика 11 происходит увеличение адреса блоков

5 и 9 памяти на единицу (А=А „ +3) и обнуление счетчика t1. Далее счет- 3Q чик 11 продолжает считать тактовые импульсы т . С каждым тактовым имЪ пульсом 1 код со, счетчика .11, прот ходя через коммутатор 4 запоминается в первом блоке 5 памяти по одному и тому же адресу A=A> +3.Одновременно с этим в блок 9 памяти запоминается код нуля.

Далее происходят процессы, аналогичые описанным. 40

Таким образом в блоке 5 памяти последовательно запоминаются дискретные кодированные значения сигнала и соответствующие интервалы времени между ними, а в блоке 9 памяти запоминаются символы разделения, отделяющие дискретные кодированные значения сигнала от соответствующих интервалов времени между ними.

Для того, чтобы не снижать быстродействия регистратора, интервал времени, соответствующий минимальновозможноиуЬ|=1(. не запоминается.

При заполненйи блоков 5 и 9 памяти процесс регистрации сигнала

X(4l заканчивается и начинается считывание зарегистрированной информации из блоков 5 и 9 памяти. С генератора 10 тактовых импульсов на блок 12 управления поступают тактовые импульсы 1 8, а с него на блоки 5 и 9 памяти сигналы"Считывание", "Адрес", "Тактовые сигналы". Считанная информация из блока 5 и 9 памяти поступает на блок 6 восстановления формы сигнала, который разделяет кодированные значения сигнала от соответствующих интервалов времени. Разделение происходит по информации, считываемой из блока 9 памяти, которая также поступает на блок 12 управления для синхронной работы устройства. По дискретным кодированньм значениям сигнала и соответствующим интервалам времени (числу их повторений) блок 6 восстановления формы сигнала восстанавливает фбрму зарегистрированного сигнала. Далее кодированные значения восстановленного сигнала высвечиваются на блоке 7, Вывод зарегистрированной информации из блоков 5 и 9 памяти, а также последующее восстановление формы зарегистрированного сигнала осуществляется циклически. Поэтому для создания неподвижного иэображения на блоке 7 с него на блок 12 управления поступает синхронизнрующий сигнал

"Конец развертки". При эточ блок 12 управления последовательно выдает на блоки 5 и 9 памяти адреса, начи- ная с того, которому соответствова ла первая высвечиваемая точка на блоке 7.

Емкость блока 5 памяти значительно больше емкости блока 7. Для просмотра всего изображения сигнала и отдельных его участков иэображение сигнала сдвигается и сжимается. Сдвиг изображения происходит за счет увеличения нли уменьшения блоком 12 управления адреса, которому соответствовала первая высвечиваемая точка на блоке 7. Сжатие изображения осуществляется увеличением длительности развертки изображения, т.е. уменьшением частоты, .з, поступающей с генератора 10 тактовых импульсов на блок 7 через блок 12 управления. А так как восстановление сигнала происходит с частотой,., то уменьшение в Р раз частоты, поступающей на блок 7 отображения, приводит к сжатию изображения в P раз.

Ф

Блок 3 сокращения избыточности работает следующим образом.

11 1445

Код К с выхода аналого-цифроi ll ного преобразователя 2 поступает на информационный вход регистра 13 и на один из входон нычитателя 14, на второй вход которого поступает код К; с выхода регистра 13. Разность кодов с вычитателя 14 посту— пает на один из входов схемы 15 сравнения, на второй вход которой поступает величина допуска F с блока 12 10

;управления. В том случае, если срав— ниваемые кодированные значения сиг— нала к,. и К отличаются на заданную величину Е, то с приходом стробирующего импульса с генератора 10 гактовых импульсов на коммутатор 16 н регистр 13 устанавливается последнее кодированное значение сигнала К ., 5

Управляющий сигнал с выхода коммутатора 16 также поступает на триггер 8 и блок 12 управления. При этом триггер 8 устанавливается в единичное состояние, а блок 12 управления увеличивает адрес блоков

5 и 9 памяти и выдает на них сиг- 2 налы "Адрес", "Запись" и "Тактовый сигнал". Код I< с регистра 13 прохо1 дит через коммутатор 4 на блок 5 памяти.

Далее с аналого-цифрового преоб- З0 разователя 2 поступает последующее кодированное значение сигнала К + на регистр 13, а также на один из входов вычитателя 14, и происходят процессы, аналогичные описанным.

Блок 6 восстановления формы сигнала работает следующим образом.

Код,с блока 5 памяти поступает на информационные входы регистров

17 и 19. Код с блока 9 памяти посту- 40 пает на установочный вход регистра

17 и через элементы НŠ— на установочный вход регистра 19 памяти.

При считывании из блока 9 памяти кода "1" происходит запись кода с блока 5 памяти н регистр 17.

При считывании из блока 9 памяти кода "0" происходит запись кода блока 5 памяти в регистр 19. Таким образом, происходит отделение записанных в блок 5 памяти кодированных значений сигнала от соотнетствующих интервалов времени.

Код интервала времени с регистра 19 поступает на один из входов схемы 20 сравнения, на второй вход которой поступает код со счетчика 22, который предварительно обнуляется блоком 12 управления. С каж— дым тактовым импульсом воспроизведения, поступающим с генератора 10 тактовых импульсов, код счетчика 22 увеличивается на единицу. При равенстве кодов, поступающих на схему 20 сравнения, или при превышении кода счетчика 22 на единицу, на блок 12 управления через коммутатор 2 1 проходит задержанный тактовый импульс воспроизведения т6 о генераторе 10 тактовых импульсов.

Вследствие этого обнуляется счетчик 22, а из блоков 5 и 9 памяти считывается последующая информация и устанавливается либо н регистр 17, либо в регистр 19 памяти в зависимости от считанной информации из блока 9 памяти, и т.д. Кодированные дискретные значения сигнала, считанные из блока 5 памяти, хранятся в регистре 17 в промежутках времени, ропорциональных соостветствующим интервала55 времени, т.е. осуществляется восстановление формы зарегистрированного сигнала полиномом нулевого порядка.

Восстановленный сигнал регистра 17 поступает на блок 7.

Блок 7 работает следующим образом.

Кодированные значения сигнала с выхода блока 6 восстановления формы сигнала поступают на дешифратор

23, который определяет положение светящихся точек на матричной индикаторной панели 24 по вертикали. Код. со счетчика 26 поступает на дешифратор 25, который определяет положение светящейся точки по горизонтали.

Код счетчика 26 увеличивается на единицу с каждым импульсом, поступающим с блока 12 управления. Это приводит к последовательному смещению светящейся точки по горизонтали, т.е. осуществляется разнертка изображения восстановленного сигнала.

Для того, чтобы начало развертки совпадало с началом сигнала, счетчик 26 обнуляется блоком 12 управления при переходе от режима записи к режиму считывания.

Для того, чтобы изображение формы сигнала было неподвижно, на блок 12 управления при переполнении счетчика 26 поступает синхронизирующий сигнал "Конец развертки".

Генератор 10 тактовых импульсов работает следующим образом.

11«14-45

Счетчик 28 считает импульсы опор- В ной частоты f,, поступающий с гек нератора 2 7. Набор тактовых частот . п записи 1, с выхода счетчика 28 по- Р ступает на коммутатор 29. При по- g c ступлении с блока 12 управления .т на стробирующий вход коммутатора 29 н сигнала "Запись", через него проз ходит одна из частот тэ, выбира- т емая первым задатчиком 32 кода. 1О л

Далее импульсы частотой f укоа рачиваются формирователямй 30 и 31 7 и поступают соответственно на вход в аналого-цифрового преобраэовате- п ля 2, на счетный вход счетчика 11 15 (f ) и на блок 12 управления (f ). г

Формирователь 30 вырабатывает - п короткий импульс по перепаду из С ,"1" с "0", а формирователь 31 по перепаду из "0" в "1". Этим обеспе- 2О к чивается задержка импульсов, посту- н пающих на блок 3 и блок сокраще- с ния избыточности, и блок 12 управления относительно импульсов, поступающих на вход АЦП 2 и счетчик 11. За- 25 5 держка необходима для установления .р переходных процессов в блоке 3 сокращения избыточности.

Сигнал "Запись" с блока 12 управления также поступает на коммутатор

33, запрещая прохождение через него импульсов тактовой частоты воспроизведения j со счетчика 28.

При поступлении на генератор 10 тактовых импульсов с блока 12 управления сигнала "Считывание" прохожде3S ние информации через коммутатор 29 с запрещается, а через коммутатор 33 п проходят импульсы тактовой частоты в воспроизведения . Импульсы укора- ф чиваются формирователями 34 и 35 и поступают соответственно на блок 6 восстановления формы сигнала (f„ 1 Р и на блок 12 управления, на блок 6 восстановления формы сигнала 6 (f < 45

Формирователь 34 вырабатывает Ф короткий импульс по перепаду из "1" в. "0", а формирователь 35 по переS паду на "0" в "1". Задержка

lS

К в данном случае необходима для устаS0 новления переходных процессов в блоке 6 восстановления формы сигнала. с

Блок 12 управления работает следующим образом.

При нажатии кнопкл 73 триггер 74 устанавливается в единичное состояние, тем самым разрешается прохождение информации через коммутатор 67. зависимости от положения перелючателя 66 чер".з коммутатор 67 роходит либо внешний синхроннэиующий сигнал, либо управляющий игнал с блока 3 сокращения избыочности (в момент различия сравиваемых кодированных значений на аданную величину E ),êîòîðûé усанавливает триггеры 68 и 74 в нуевое состояние, обнуляет счетчик 58, также, проходя через элемент

0 ИЛИ, обнуляет счетчик 52. Нулеое состояние триггера 74 запрещает рохождение информации через коммутатор 67, а нулевое состояние тригера 68 соответствует сигналу "Заись" для блоков 5 и 9 памяти. игнал "Запись" поступает также на оммутаторы 64 и 67. При этом через оммутатор 64 разрешается прохождеие с генератора 10 тактовых импульов, задержанных тактовых импульсов аписи Е, которые затем через лемент 65 ИЛИ поступают на блоки и 9 памяти, а через коммутатор 57 азрешается прохождение информации элемента 56 ИЛИ.

При каждой смене кодов на заданую величину E с блока 3 сокращеия избыточности через элемент

6 ИЛИ и коммутатор 57 на счетчик 58 оступает импульс, который изменяет адресный сигнал на единицу и го это-. му адресу А +1 запоминается поледнее кодированное значение сигнаа k.- . Одновременно с этим импульс

1 блока 3 сокращения избыточности, роходя через элемент задержки, ыполненный на формирователе 48 и ормирователе 49, устанавливает риггер 50 в единичное состояние. диничное состояние триггера 50. разешает прохождение через коммутатор 51 мпульсов с генератора 10 тактовых чпульсов. Время задержки сигнала ормирователей 48 и 49 выбрано так, тобы задержанные тактовые импульсы аписи, соответствующие смене одов на величину E., не успевали роходить через коммутатор 51.

Формирователи 48 и 49 работают ледующим образом.

При поступлении на формирователь

48 короткого импульса он удлиняется ..

Далее этот импульс поступает на

55 формирователь 49, когорый по его заднему фронту выделяет короткий импульс.

Таким образом, время задержки импульса на элементах 48 и 49 равно вели!

114!4 чине расширения короткого импульса формирователем 49.

Ближайший задержанный тактовый импульс записи 4 поступивший с ге— тз нератора 10 тактовых импульсов, проходит через коммутатор 51, опрокидывает триггер 50 в нулевое состояние и проходит через элемент 56 ИЛИ, коммутатор 57 на счетчик 58, увеличивая его код на единицу. По этому, 10 адресу А „ +2 запоминается интервал времени постоянства кодированного значения сигнала К . Запись интервала времени происходит с каждым задержанным тактовым импульсом за- 15 писи Е з

При переполнении счетчика 11 на коммутатор 61 с него поступает управляющий сигнал, который разрешает прохождению через него задер- 20 жанного тактового импульса записи с генератора 10. Далее этот 3 импульс проходит через элемент ИЛИ 56

/ коммутатор 57 на счетчик 58, увеличивая его код на единицу. По адресу 25

А „ +3 запоминается остаток интервала времени, в течение которого не изменяется код К. на заданную величину

При различии кодированных значе- ЗО ний сигнала на заданную величину с блока 3 сокращения избыточности черзе элемент 36 НЕ проходит импульс на один из входов первого элемента

37 И. На второй вход элемента 37 И поступает задержанный тактовый импульс записи с генератора 10, т дополнительно задерживаясь на элементах 41 и 42 НЕ. На элемент И 37 проходят импульсы в противофазе, одинаковой длительности и одновременно, поэтому через него не проходит управляющий сигнал (импульс) на первый вход триггера 8. На второй вход триггера 8 в этот момент поступает импульс с блока 3 сокращения избыточности, который устанавливает его в единичное состояние.

В том случае, если при следующем задержанном тактовом импульсе записи о не происходит смены кодов на величину E то через элемент 37 И проходит импульс, который устанавливает триггер 8 в нулевое состояние.

При различии кодированных значений сигнала на величину t нли при переполнении счетчика 11 через элемент 43 ИЛИ проходит .импульс либо с

g г 18 блока 3 сокращения избыточности, ли. бо с коммутатора 61, либо с них обоих. Далее этот импульс, проходя через блок задержки, выполненный на формирователе 44 и на формирователе

38, обнуляет счетчик 11. Время задержки выбирается таким, чтобы код из счетчика 11 успел переписаться в блок 5 памяти.

С задатчика 76 кода на блок 3 сокращения избыточности поступает величина Е

При переполнении счетчика 58 триггер 68 опрокидывается в нулевое состояние, соответствующее сигналу "Считывание" для блоков 5 и 9 памяти.

Зтот сигнал также поступает на коммутаторы 57 и 64, разрешая прохождение через них импульсов с элемента 62 HJiH.

Импульсы с коммутатора 57 поступают на счетный вход счетчика 58, а с коммутатора 64 через элемент

65 ИЛИ, в качестве "тактовых импульсов" на блоки 5 и 9 памяти. Таким образом, из блоков 5 и 9 памяти последовательно считывается зарегистрированная информация, по которой блок 6 восстановления формы сигнала восстанавливает форму зарегистрированного. сигнала. Затем восстановленный сигнал высвечивается на блоке 7.

На элемент 62 ИЛИ поступают:

/ а) импульсы с генератора 10 тактовых импульсов через элемент 77 И при появлении на выходе блока 9 памяти единицы, соответствующей считыванию с блока 5 памяти и установки в блок 6 нового восстановления формы сигнала нового кодированного значения сигнала k . Благодаря этому из блока 5 памяти считывается и устанавливается в блок 6 восстановления формы сигнала интервал постоянства Ь „кодированного значения. сигнала k или последующее кодированное значение сигнала Ip . Если считывается дf „, то последующие операции соответствуют пункту "б"..

Если считывается Кр, то последующие операции соответствуют пункту "а", б) импульсы с блока 6 восстановления формы сигнала при окончании восстановления участка сигнала, по считанной ранее информаци К„ Ьt„.

Благодаря этому считывается последующая информаци из блоков 5 и 9

1141445

20 единицы; запрещает прохождение информации через коммутатор 72.

Сигнал «Конец развертки" про- ходит через коммутатора 72,.

Сигнал «Коь ец развертки" проходит. через элемент 65 ИЛИ на блоки 5 и 9 памяти в качестве "Тактового сиг- нала". Из блока 5 памяти считываетря кодированное значение К, соот- ветствующее первой высвечиваемой точке на блоке 7 (фиг.5a). Из блока 9 ... памяти считывается код единицы, поступающий на элементы 55 и 77 И.

Через элемент 55 И с генератора 10 тактовых импульсов проходит импульс Е „ задержанный на формирователях 59 и бО. Блок задержки выпол- нен на: формирователях 59 и 60. Время задержки выбирается таким, чтобы к моменту появления импульса Х в на входе элемента 55 И успевала выводиться информация из блоков 5 и 9 памяти. Импульс с элемента 55 И устанавливает триггер 47 в нулевое состояние по прямому выходу. Тем са мым разрешается прохождение импульсов с элемента 62 ИЛИ через коммутатор 57, снимается снгнал обнуления со счетчика 22 блока 6 восстановления формы сигнала и со счетчика 71; снимается сигнал установки в счетчике 58 из счетчика 52, запрещается прохождение тактовых импулЬсов воспроизведения Ф через элемен- °

1 ты 54 и 55 И; разрешается прохождение информации через коммутатор 72.

Ближайший тактовый импульс воспроизведения проходит через элемент 77 И, и через элемент 62 ИЛИ.

Импульс с с элемента 62 ИЛИ

Единичный потенциал с прямого выхода триггера 47 проходит через элемент 63 ИЛИ и обнуляет счетчик 22 блока 6 восстановления формы сигнала, обнуляет счетчик 71, устанавливает в счетчике 58 адрес из пятого счетчика 52, сответствующий первому высвечиваемому кодированному значению сигнала К на блоке 7 (фиг .5a) поступает на элемент 54 И и разрешает прохождение через него задержанных тактовых импульсов воспроизведения с генератора 10 так" товых импульсов, поступает на элемент 55 И и разрешает прохождение через него дополнительно задержанных 5 на формирователях 59 и 60 тактовых импульсов f < при условии, что на

I выходе блока 9 памяти код логической проходит через коммутатор 5/ на счет чик 58, увеличивая его код на единицу, далее через коммутатор 64 и элемент 65 ИЛИ вЂ” на блоки 5 и 9

;памяти в качестве тактового сигна" ла. Вследствие этого из блоков 5 и 9 памяти считывается информация, следующая за дискретным кодированньи значением сигнала K . Далее происходят процессы, аналогичные описанным, до появления синхрониэирукщего сигнала "Конец развертки". Таким образом, осуществляется неподвижность иэображения на блоке 7 при циклическом выводе информации иэ блоков

5 и 9 памяти.

Для сдвига изображения влево необходимо нажать кио1|у 39. Нри этом памяти. Если считывается остаток

bt „ интервала постоянства дед, то д „ устанавливается в блок 6 восстановления формы сигнала и по кодированному значению К„ и д „ восста- 5

I навливается следующий участок сигнала, а последующие операции соответствуют пункту «б«. Если считывается последующее кодированное значение сигнала, то оно устанавливается в блок 6 восстановления формы сигнала и выполняются операции по пункту

«« в) импульсы с элемента 54 И при сдвиге изображения на блоке 7. Для 1$ подготовки блока 6 восстановления

I формы сигнала к восстановлению каждого участка сигнала с элемента .62 ИЛИ через элемент 63 ИЛИ проходят импульсы и обнуляют счетчик 22 блока 6.

Вывод зарегистрированной информации из блоков 5 памяти, а следовательно, послудющее восстановление и отображение формы зарегистрированного сигнала, осуществляется многократно. Поэтому для создания неподвижного изображения на бло;се 7 на блок, 12 управления с него поступает, синхронизирующий сигнал "Конец раэ- 30 вертки«. Этот сигнал устанавливает триггер 47 в единичное состояние по прямому выходу и в нулевое .состояние по инверсному выходу.

Нулевой потенциал с инверсного

-. Ý5. выхода триггера 4 7 з апрещает прохождение импульсов с элемента 62 ИЛИ через коммутатора 57.

21

11414 триггер 45 устанавливается в единичное состояние, соответствующее происхождению стробирующих импульсов элемента 54 И на суммирую в щий вход счетчика 52. Суммирующий 5 и вычитающий входы счетчика 52 подключены к выходам дешифратора 53.

Информационным сигналом дешифратора 53 является код триггеров 45 и 46, а стробирующим сигналом — им- 10

I пульсы f поступающие с генератора 10 тактовых импульсов через элемент 54 И. Импульсы через элемент

54 И проходят после появления сигна -, ла "Конец развертки". С каждым стробирующим импульсом f происходит

I увеличение кода счетчика 52. Код счетчика 52 затем передается в счетчик 58. По адресу, устанавливаемому в счетчике 58, из блоков 5 и 9, ро памяти последовательно считывается информация. При выводе ближайшего кодированного значения сигнала М +„ через элемент 55 И проходит. задержанный Импульс f кото- 25 рый обнуляет триггеры 47 и 45. Тем самым запрещается прохождение стробирующих импульсов на суммирующий вход счетчика 52, снимается обнуляющий сигнал со счетчика 71 и разрешает- зп ся прохождение импульсов через коммутатор 72. Поэтому изображение сигнала теперь начинается с кодированного значения К,„+„, следующего за кодированным значением

К р (фиг ° 5б ) е

Для сдвига изображения вправо необходимо нажать кнопку 40.

При этом триггер 46 устанавливается 4 в единичное состояние, соответствующее прохождению стробирующих импульсов f элемента 54 И на вычитающий вход сче.-чика 52. С каждым стробирующим импульсом f ys происходит умень 4 шение кода счетчика 52. Код счетчика 52 устанавливается в счетчик 58.

Иэ блоков 5 и 9 памяти последова45 22 тельно выводится информация. При выводе ближайшего кодированного значения сигналя К, через элемент

55 И проходит задержанный импульс который обнуляет триггеры

47 и 45. Тем самым запрещается прохождение стробирующих импульсов на вычитающий вход счетчика 52, снимается обнуЛяющий сигнал с счетчика 71 и разрешается прохождение им пульсов через коммутатор 72. Поэтому изображение сигнала начинается с кодированного значения сигнала К„„», предшествующего кодированному значению сигнала V (фиг.5в).

Сжатие изображения осуществляется увеличением длительности развертки изображения, т.е. уменьшением частоты f (делением частоты Е на счетчике 71), поступающей с генератора 10 тактовых импульсов на блок 7 отображения через коммутатор 72. Так как восстановление сигнала происходит с частотой то уменьшение в р раз частоты, поступающей на блок отображения, приводит к сжатию изображения в р раз.

Коэффициент сжатия изображения определяется задатчиком 75 кода.

Если необходимо совместить начало развертки с началом изображения, то достаточно обнулить счетчик 52. Для этого необходимо нажать кнопку 69. Сигнал с кнопки 69 проходит через элемент ИЛИ 70 и обнуляет счетчик 52.

Сравнение предложенного устройства с известным показывает, что введение новых блоков и связей позволяет существенно повысить точность регистрации за счет более эффективного использования емкости блоков

5 и 9 памяти, а также уменьшить влияние помех за счет изменения величины E . Это, в свою очередь, повышает качество проводимых экспериментов и дает значительный экоМомический эффект.

1141445

)ll<)445 на П &. с ЮЫ

С /0&. с 10&, Фиг 2

70 ру Р,11&. ура 1Р& юа б&

Фиг. 3

1141445

1141445 ее е ° ° ев е

° е в е

ФЭ ° O OO в е °

Составитель N.Íåìèðoâñêèé

Редактор Ан.Шандор Техред Т.Дубинчак Корректор В.Бутяга

Заказ 500/38 Тираж 452 Подписное

ВНИИПИ Государственного комитета СССР по делам иэобрете|гий и открытий

113035, Москва, Ж-35, Раушская наб., д. 4/5

Филиал ППШ "Патент", r. Ужгород, ул. Проктная, 4

Устройство для отображения однократных электрических сигналов Устройство для отображения однократных электрических сигналов Устройство для отображения однократных электрических сигналов Устройство для отображения однократных электрических сигналов Устройство для отображения однократных электрических сигналов Устройство для отображения однократных электрических сигналов Устройство для отображения однократных электрических сигналов Устройство для отображения однократных электрических сигналов Устройство для отображения однократных электрических сигналов Устройство для отображения однократных электрических сигналов Устройство для отображения однократных электрических сигналов Устройство для отображения однократных электрических сигналов Устройство для отображения однократных электрических сигналов Устройство для отображения однократных электрических сигналов Устройство для отображения однократных электрических сигналов Устройство для отображения однократных электрических сигналов Устройство для отображения однократных электрических сигналов Устройство для отображения однократных электрических сигналов 

 

Похожие патенты:

Изобретение относится к автоматике и вычислительной технике и может быть использовано в устройствах отображения графической информации, поступающей из ЭВМ, для отображения поверхностей сложных форм, в том числе, в режиме реального времени

Изобретение относится к информационной технике и может быть использовано для реализации вычислительных систем, систем построения изображения, а также оптоэлектронных модуляторов

Изобретение относится к информационно-вычислительной технике и может быть использовано для реализации вычислительных систем, систем построения изображений, а также оптоэлектронных модуляторов

Изобретение относится к автоматике и вычислительной технике и может быть использовано в устройствах машинной графики, в частности в системах синтезирования изображений
Изобретение относится к средствам сигнализации и выдачи команд об изменении движения экскурсионного транспорта

Изобретение относится к вычислительной технике и может быть использовано в устройствах машинной графики, в частности в системах синтезирования изображений

Изобретение относится к вычислительной технике и может быть использовано при проектировании устройств отображения информации на экране ЭЛТ
Наверх