Устройство синхронизации по циклам

 

1. УСТРОЙСТВО СИНХРОНИЗАЦИИ ПО ЦИКЛАМ, содержащее последовательно соединенные анализатор кода и первый элемент И, последовательно соединенные первьм делитель частоты, первый элемент запрета и первый счетчик, последовательно соединенные второй элемент И, второй, делитель частбты, второй элемент запрета и второй счетчик, последовательно соединенные генератор тактовых импульсов и распределитель, причем выход генератора тактовых импульсов подсоединен к тактовым входам первого и второго делителей частоты,а информационный вход анализатора кода является входом устройства, о т л ич . а ю щ е е с я тем,что с целью уменьшения времени вхождения в синхронизм в него введены анализатор служебной посыпки,первый и второй триггеры,первый и второй дополнительные элементы И и элемент ИЛИ,при этом выход анализатора кода подсоединен к первому управляющему входу анализатора служебной посылки, к объединенным первым входам второго элемента И и первого и второго дополнительных элементов И и к объединенным запрещающим входам первого и второго элементов запрета, тактовый и второй управляющий входы анализатора служебной посыпки подключены соответственно к выходам генератора тактовых импульсов и распределителя , а информационный вход анализатора служебной посьшки подключей к информационному входу анализатора кода, выход анализатора служебной посыпки подсоединен к объединенным установочным входам распределителя, анализатора кода и первого и второго делителей частоты, выход первого делителя частоты под-, соединен к второму входу первого дополнительного элемента И, выход которого через первый счетчик и эле& мент ИЛИ подсоединен к разрешающему (Л С входу распределителя, выход второго делителя частоты подсоединен к второму входу второго дополнительного элемента И,выход которого через второй счетчик подсоединен к другому входу элемента ИЛИ, выходы первого и второго элементов запрета подсоединены соответственно к входам Установка 1 первого и второго триггеров, входы Установка О которых подключены соответственно к дополнительным выходам первого и второго делителей частоты, прямые выходы первого и второго триггеров подсоединены соответственно к вторым входам первого и второго элементов И, инверсный выход первого триггера подсоединен к ; третьему входу второго элемента И, а выход первого элемента И подсоединен к разрешающему входу первого делителя частоты. 2. Устройство по п. 1, отличающееся тем, что анализатор служебной посылки содержит после

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК

Ю)4 Н 04 L 7/08

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

Н АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ (21) 3687579/24-09 (22) 21. 11. 83 (46) 07.08,85. Бюл. 11 - 29 (72) В.С.Козлов и В.Л.Соловьев (53) 621.394.662(088.8) (56) Авторское свидетельство СССР

М - 684758, кл. Н 04 L 7/08, 1978. (54) (57) 1 . УСТРОЙСТВО СИНХРОНИЗАЦИИ

ПО ЦИКЛАМ, содержащее последовательно соединенные анализатор кода и первый элемент И, последовательно соединенные первый делитель частоты, первый элемент запрета и первый счетчик, последовательно соединенные второй элемент И, второй делитель частЬты, второй элемент запрета и второй счетчик, последовательно соединенные генератор тактовых импульсов и распределитель, причем выход генератора тактовых импульсов подсоединен к тактовым входам первого и второго делителей частоты,а информационный вход анализатора кода является входом устройства, о т л ич. а ю щ е е с я тем,что с целью уменьшения времени вхождения в синхронизм в него введены анализатор, служебной посылки, первый и второй триггеры, первый и второй дополнитель ные элементы И и элемент ИЛИ,при этом выход анализатора кода подсоединен к первому управляющему входу анализатора служебной посылки, к объединенным первым входам второго элемента И и первого и второго дополнительных элементов И и к объединенным запрещающим входам первого и второго элементов запрета, тактовый и второй управляющий входы анали„„SU„„72053 затора служебной посылки подключены соответственно к выходам генератора тактовых импульсов и распределителя, а информационный вход анализатора служебной посылки под- . ключен к информационному входу ана.лизатора кода, выход анализатора служебной посыпки подсоединен к объединенным установочным входам распределителя, анализатора кода и первого и второго делителей частоты, выход первого делителя частоты под-, соединен к второму входу первого дополнительного элемента И, выход которого через первый счетчик и эле- 9 мент ИЛИ подсоединен к разрешающему входу распределителя, выход второго делителя частоты подсоединен к второму входу второго дополнительного элемента И,выход которого через второй счетчик подсоединен к другому входу элемента ИЛИ, выходы первого и второго элементов запрета подсоединены соответственно к входам "Установка 1" Ю первого и второго триггеров, входы

"Установка 0" которых подключены соответственно к дополнительным выходам первого и второго делителей частоты, прямые выходы первого и второго триггеров подсоединены соответственно к вторым входам первого и второго элементов И, инверсный выход первого триггера подсоединен к ..: третьему входу второго элемента И,а выход первого элемента И подсоединен к разрешающему входу первого делителя частоты.

2. Устройство по п. 1, о т л ич а ю щ е е с я тем, что анализатор служебной посылки содержит после11 довательно соединенные первый блок ключей, первый регистр сдвига, второй блок ключей, второй регистр сдвига и дешифратор, последовательно соединенные первый элемент И, элемент ИЛИ и счетчик, последовательно соединенные первый элемент НЕ и второй элемент И, а также третий регистр сдвига, первый и второй элементы запрета, второй и третий элементы HE и третий элемент И, причем тактовый вход третьего регистра сдвига подключен к объе-. диненным первым входам первого элемента И и перВого элемента запрета и второму входу второго элемента И, выходы первых M разрядов третьего регистра сдвига подсоеди-, нены соответственно к M информаци" онным входам первого блока ключей,вы" ход (11+1)-го разряда третьего регистра сдвига подсоединен к входу второго элемента HE и к второму входу первого элемента И, выход (2И+1)-ro разряда третьего регистра сдвига подсоединен к входу первого элемента НЕ и к третьему входу первого элемента И, вход третьего элемента

72053

НЕ и четвертый вход первого элемента И подключены к выходу первого разряда третьего регистра сдвига, выходы второго и третьего элементов HE подсоединены соответственно к второму и третьему входам второго элемента И, выход которого подсоединен к другому входу элемента ИЛИ, второй вход и выход первого элемента запрета подключены соответственно к выходу элемента

ИЛИ и входу "Сброс" счетчика, выход которого подсоединен к управляющему входу первого блока ключей, управляющие входы первого регистра сдвига и второго блока ключей подключены соответственно к выходам третьего элемента И и второго элемен3 та запрета,при этом объединенные первые входы и объединенные вторые входы третьего элемента И и второго элемента запрета являются соответственно первым и вторым управляющими входами анализ атора, тактовый и информационный входы третьего регистра сдвига являются соответственно тактовым и инфорМационным входами анализатора, а выходы дешифратора являются выходами анализатора.

Изобретение относится к электросвязи и может быть использовано в системах передачи данных для обеспечения синхронизации по циклам.

Цель изобретения — уменьшение времени вхождения в синхронизм.

На фиг. 1 представлена структурная электрическая схема устройства для синхронизации по циклам; на фиг. 2 — структурная электрическая 1Î схема .анализатора служебной посыл--.— ки.

Устройство для синхронизации по циклам содержит анализатор 1 служебной посылки, генератор 2.тактовых I5 импульсов, распределитель 3 анализатор 4 кода, первый элемент И 5, второй элемент И 6, первый триггер

7, второй триггер 8, первый делитель

9 частоты, второй делитель 10 час- . 20 тоты, первый элемент 11 запрета, второй элемент 12 запрета, первый . дополнительный элемент И 13, второй

2 дополнительный элемент И 14, первый счетчик 15, второй счетчик 16 и элемент ИЛИ 17.

Анализатор служебной посылки содержит третий регистр 18 сдвига, первый элемент 19 запрета, первый, второй и третий элементы запрета

20 — 22, первый и второй элементы

И 23 и 24, элемент ИЛИ 25, счетчик

26, третий элемент И 27, второй элемент 28 запрета, первый блок 29 ключей, первый регистр 30 сдвига, второй блок 31 ключей, второй регистр 32 сдвига, дешифратор 33.

Устройство для синхронизации по циклам работает следующим образом.

В соответствии с ранее установленным режимом работы анализатор 1 (фиг.1) выдает управляющий сигнал в распределитель 3, анализатор 4, первый 9 и второй делитель 10, которые по этому сигналу устанавливаются для работы с соответству1172

3 ющим блочным кодом. Информация, поступающая на информационный вход устройства синхронизации по циклам, поразрядно вводится в анализатор 4, на выходе которого с тактовой час- тотой появляются сигналы "1" при соответствии .и "0" при несоответствии п-разрядной последовательности двоичных символов закону построения кода. Если на момент поступ- 10 ления очередного импульса соответствия с выхода анализатора 4 синхрониэм в работе устройства синхронизации по цик= лам отсутствует,то первый и второй триггеры 7 и 8 находятся в "1"-ом состоянии, в которое они будут переведены сигналом с выходов первого и второго элементов 11 и 12 запрета при несовпадении по времени предыду-. щего импульса соответствия с импульсом на выходе первого и второго делителей 9 и 10. Тогда очередной импульс соответствия с выхода анали затора 4. при наличии разрешающего 1 сигнала с первого выхода первого 25 триггера 7 проходит через первый элемент И 5 и запускает первый дели тель 9,который с этого момента начинает делить в п раз тактовую частоту

1поступающую с генератора 2.Через один такт после запуска на дополнительном выходе первого делителя 9 появляется сигнал, который поступает на вход "Установка 0" первого триггера 7 и устанавливает его в "нулевое" состояние, при этом снимается разрешающий сигнал на втором вхот . г де первого элемента И 5 и исключается повторный запуск первого делителя

9 на время анализа периодичности

40 появления импульсов соответствия с установленной в первом делителе.

9 начальной фазой. Одновременно с инверсного выхода первого триггера

7 на третий вход второго элемента „

И 6 подается разрешающий сигнал для пропуска через этот элемент следующего импульса соответствия, который может появиться на последующих тактах входной последовательности.

Если импульс, запустивший первый делитель 9, соответствует истинной фазе, то через и тактов на выходе первого делителя 9 появляется им55 пульс, который совпадает во времени с импульсом соответствия на выходе анализатора 4 и проходит через

053 4 первый дополнительный элемент И 13 на счетчик 15. Через заданное количество циклов, если сигнал соответствия с выхода анализатора 4 появляется регулярно в каждом цикле, происходит переполнение счетчика 15, и импульс с era выхода, пройдя через элемент ИЛИ 17, запускает распределитель 3. Если же в каком-либо цикле сигнал соответствия на выходе анализатора 4 отсутствует, то импульс с выхода первого делителя 9 проходит через первый элемент 11 запрета, сбросит в исходное.. состояние счетчик 15 и установит в

" первое" состояние первый триггер 7, подготовив устройство синхро- . низации по циклам к новому циклу анализа.

Если же в течение одного цикла на выходе анализатора 4 появляется второй импульс соответствия, то он при наличии разрешающего сигнаl ла с инверсного выхода первого триггера 7 и разрешающего сигнала с прямого выхода второго триггера

8 проходит через второй элемент..

И 6 и запускает второй делитель 10.

В дальнейшем работа второго делителя 10, второго элемента 12 запрета, второго дополнительного элемента И 14, второго триггера 8 и второго счетчика 16 анапогична работе первого канала устройства синхронизации по циклам, содержащего первый элемент И 5, первый делитель

9, первый элемент 11 запрета, первый дополнительный элемент И 13, первый триггер 7 и первый счетчик 15.

Параллельно анализатор 1 в конце каждого истинного цикла при получении сигнала несоответствия принятой кодовой комбинации закону построения кода иэ анализатора 4 производит проверку поступившей комбинации на принадлежность ее к служебной посылке. Если полученная комбинация будет отнесена к служебной, то на основании информации, заключенной в ней, формируется соответствующий сигнал управления в распределитель 3, анализатор 4 и первый и второй делители 9 и 10, подготавливающий данные элементы для работы с новым кодом. При этом в распределителе

3, первом и втором делителях 9 и

10 изменяется коэффициент деления.

В дальнейшем устройство синхрониза1172053

30 ции по циклам работает аналогично.

Следующий цикловой импульс на выходе распределителя 3 появляется ровно через длительность нового цикла. Тем самым будет обеспечен синхронный переход на новый режим работы без дополнительного периода на синхронизацию.

Для однозначности и независимос- 10 ти алгоритма работы анализатора 1 закон построения служебной,: посылки с должен быть одинаков для всех возможных режимов работы системы пере дачи данных. Служебная посылка может 15 быть образована следующим образом: на месте информационных разрядов сис. тематического кода размещается многократное повторение m-разрядной комбинации, соответствующей новому 20 режиму работы, а контрольные символы, полученные от информационной части кода, заменяются на инвертированные. Таким образом, образуется запрещенная кодовая комбинация с 25 многократным повторением m -разрядной управляющей комбинации.Критерием приема такой служебной посылки может быть, напуимер, трехкратное повторение m -- разрядной комбинации на длине информационной части посылки и несоответствие ее закону построения кода, Такое построение служебной посылки совместно с изложенным критерием приема позволяет обеспечить высокую вероятность ее правильного приема, а также надежное выделение служебной посылки даже в том случае, если приемная и "0 передающая стороны разошлись в режимах работы. Для восстановления режима работы достаточно повторить служебную посылку и пере- . дать вслед за ней последовательность45 разрешенных комбинаций кода, необходимую для осуществления полного цикла вхождения в синхронизм.

Ийформация, поступающая на информационный вход анализатора 1, Iloразрядно вводится в третий регистр

18 (фиг.2) емкостью íà (2m+1) разряд

На каждом такте производится сравнение содержания 1-го, (m +1) и (2m +1)-го разрядов. Если содержимое этих разрядов совпадает и равно "1", то на выходе первого элемента И 23 появляется единичный импульс, который, пройдя через элемент ИЛИ 25, поступает на вход счетчика 26. Если содержимое этих разрядов равно "0", то сигналы с выходов этих разрядов инвертируI ются на первом, втором,и третьем элементах НЕ 20 — 22, поступают на второй элемент И 24 и с его выхода в виде единичного импульса, пройдя через элемент ИЛИ 25, поступают на. вход счетчика 26. Если содержание этих разрядов не совпадает, то импульс на выходе элемента ИЛИ 25 не появляется и тем самым разрешается прохождение через первый элемент 19 запрета тактового импульса на вход "Сброс" счетчика 26, который устанавливается в исходное состояние. При появлении в последовательности информационных символов трехкратного повторения любой m --разрядной комбинации на выходе элемента ИЛИ.25 формируется последовательность из m импульсов, счетчик 26 переполняется и импульс с его выхода разрешает запись содержимого первых m разрядов третьего регистра 18 через первый блок 29 ключей в первый регистр 30, где эта информация хранится до окончания цикла. В конце цикла, если из анализатора 4 (фиг.T) поступает сигнал соответствия кодовой комбинации закону построения кода,.то на выходе третьего элемента И 27 (фиг.2) формируется импульс, который стирает хранящуюся в перВоМ регистре 30 информацию, В противном случае,по сигналу с выхода вто рого элемента запрета 28 информация из первого регистра 30 через второй блок 31 ключей переписывается во второй регистр 32. Информация, записанная во втором регистре 32, анализируется в дешифраторе 33, и на соответствующем его выходе образуется сигнал управления.

Таким образом, в устройстве синхронизации по циклам обеспечивается уменьшение времени вхождения в синхронизм, соответствующее длительности одной служебной посылки.

1172053

1172053

Щиг. Г

Составитель В.Орлов

Редактор П.Коссей Техред О.Неце Корректор С.Шекмар

Заказ 4920/54 Тираж 659 Подписное

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб,, д. 4/5

Филиал ППП "Патент", г. Ужгород., ул. Проектная, 4

Устройство синхронизации по циклам Устройство синхронизации по циклам Устройство синхронизации по циклам Устройство синхронизации по циклам Устройство синхронизации по циклам Устройство синхронизации по циклам 

 

Похожие патенты:

Изобретение относится к технике цифровой связи, а именно к устройствам для цикловой синхронизации цифровой систем передач с временным уплотнением

Изобретение относится к технике цифровой связи, а именно к устройствам цикловой синхронизации цифровых систем передачи с временным уплотнением

Изобретение относится к технике цифровой связи, а именно к устройствам для цикловой синхронизации цифровых систем передачи информации с временным уплотнением

Изобретение относится к технике цифровой связи, а именно к устройствам для цикловой синхронизации цифровых систем передачи информации с временным уплотнением

Изобретение относится к технике цифровой связи, а именно к устройствам для цикловой синхронизации цифровых систем передачи информации с временным уплотнением

Изобретение относится к технике связи и может быть использовано для приема данных с забойной телеметрической системы, использующей циклически повторяющиеся пакеты цифровых данных

Изобретение относится к системам передачи дискретной информации и может быть использовано для цикловой синхронизации в системах помехоустойчивой защиты информации, в которых применяются корректирующие, в частности каскадные коды

Изобретение относится к передаче дискретной информации и может быть использовано для цикловой синхронизации в системах помехоустойчивой защиты, в которых используются корректирующие, в частности каскадные коды
Наверх