Устройство для передачи информации между накопителями на магнитной ленте

 

УСТРОЙСТВО ДЛЯ ПЕРЕДАЧИ ИНФОРМАЦИИ МЕЖДУ НАКОПИТЕЛЯМИ НА МАГНИТНОЙ ЛЕНТЕ, содержащее блок приема информации, блок контроля информации, блок буферной памяти и блок формирования признака заполнения буферной памяти, причем информационный выход . первого на копителя соединен с информационным входом блока приема информации , информационный выход которого соединен с входом блока контроля информации , первый и второй выходы блока буферной памяти соединены соответственно с информационным входом второго.накопителя и с входом блока формирования признака заполнения буферной памяти, отличающеес я тем, что, с целью повьпаения достоверности передаваемой информации , в него введены триггер блокиров ки, генератор прямоугольных импульсов , элемент ИЛИ и группа элементов И, причем прямой установочный вход триггера блокировки соединен с выходом ошибки блока контроля информации, выход- Верно которого.соединен с ., первым входом элемента ИЛИ, второй вход и выход которого соединены соответственно с выходом генератора прямоугольных импульсов и с управлякщим . входом блока буферной памяти, инфорКЛ мационный вход которого соединен с выходами элементов И группы, первые и вторые входы которых соединены соответственно с информационным выходом блока приема информации и с первым выходом триггера блокировки, второй выход которого соединен с входом, запуска генератора прямоугольных им-. ;О пульсов, инверсный установочный вход и вход сброса триггера блокировки соединены с выходом блока формирования признака заполнения буферной памяти.

CQlO3 СОВЕТСКИХ

СОЦИАЛ ИСТИЧЕСНИХ

РЕСПУБЛИК

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

Н ABTOPCHOMV СВИДЕТЕЛЬСТВV

ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ (21) 3735744/24-24 (22) 03.05.84 (46) 15. 11.85 ° Бюл. N 42 (72) В.В.Зотов, Л.Г.Коршунова, Л.П.Коршунов, Ю.М.Жабыко, Г.М.Солодихин и В.А.Солодовников (53) 681. 3 (088. 8) (56) Авторское свидетельство СССР

9 490115, кл. С 06 F 3/04, 1972.

Овчинников В.Н, Устройство автоматического обмена-информацией.

М.: Энергия, 1971, с 100, рис. 4-2. (54) (57) УСТРОЙСТВО ДЛЯ ПЕРЕДАЧИ ИНФОРМАЦИИ МЕЖДУ. НАКОПИТЕЛЯМИ НА МАГНИТНОЙ ЛЕНТЕ, содержащее блок приема информации, блок контроля информации, блок буферной памяти и блок формирования признака заполнения буферной памяти, причем информационный выход .первого накопителя соединен с информационным входом блока приема информации, информационный выход которого соединен с входом блока контроля информации, первый и второй выходы блока буферной памяти соединены соответственно с информационным входом второго. накопителя и с входом блока

„„Я0„„1914 дц 4 G 06 F 13/28 формирования признака заполнения буферной памяти, о т л и ч а ю щ е е— с я тем, что, с целью повьппения достоверности передаваемой информации, в него введены триггер блокиров ки, генератор прямоугольных импульсов, элемент ИЛИ и группа элементов

И, причем прямой установочный вход триггера блокировки соединен с выходом ошибки блока контроля информации, выход -"Верно" которого. соединен с первым входом элемента ИЛИ, второй вход и выход которого соединены соответственно с выходом генератора пря-. моугольных импульсов и с управляющим входом блока буферной памяти, информационный-вход которого соединен с выходами элементов И группы, первые и вторые входы которых соединены со- С ответственно с информационным выходом блока приема информации и с первым выходом триггера блокировки, второй выход которого соединен с входом saпуска генератора прямоугольных импульсов, инверсный установочный вход и вход сброса триггера блокировки соединены с выходом блока формирования признака заполнения буферной памяти.

1191914

Составитель С.Бурухин

Редактор М.Дылын Техред О,Heцe Корректор А.Зимокосов

Подписное комитета СССР и открытий

Раушская наб., д ° 4/5

Филиал ППП "Патент", r. Ужгород, ул. 11р.1ектная, 4

Изобретение относится к вычислительной технике, в частности, к устройствам передачи информации, и может быть использовано для передачи информации между накопителями на маг- 5 нитной ленте.

Цель изобретения — повышение дос- товерности передаваемой информации.

На чертеже приведена функциональ- 10 ная схема устройства передачи информации, Устройство содержит блок 1 приема информации, блок 2 контроля информации, группу элементов И 3, 15 триггер 4 блокировки, генератор 5 прямоугольных импульсов, элемент

ИЛИ 6, блок 7 буферной памяти, блок

8 формирования признака заполнения буферной памяти, выходы 9 и 10 бло- 20 ка 2.

Блоки приема 1 и контроля 2 информации стандартны и могут быть выполнены по схеме аналогичных блоков, например УЛ .ЕС-5517 (см. 25

Е!3.057.027 ТУ ), Блок 7 буферной памяти представляет собой запоминающее устройство на регистрах сдвига и может быть выполнен на микросхемах типа 1402, 1403, 1404, 1405, 2401, 2405, 2416, К155ИР13 и т.п.

Блок 8 формирования признака заполнения буферной памяти представляет собой счетчик с разрядностью старшего адреса буферной памяти и может быть выполнен на микросхемах типа

К155ИЕ7. Генератор 5 прямоугольных импульсов может быть выполнен, например, на микросхеме типа К531ГГ1 °

Устройство работает следующим образом.

В исходном состоянии триггер 4 блокировки находится в состоянии . "0", т.е. на первые входы группы элементов И 3 подан разрешающий потенциал и работа генератора 5 запрещена. Информация, поступающая на

Заказ 7164/46 Тираж 709

ВНИИПИ Государственного по делам изобретений

113035 Москва, Ж-35, вход устройства, принимается в блок

1 приема информации и передается в блок 7 буферной памяти и блок 2 контроля информации, вырабатывающий сигналы, которые через элемент

ИЛИ 6 стробируют заполнение буфер- . ной памяти 7. По заполнении буферной памяти 7 информация передается на выход устройства.

В случае возникновения искажения при передаче информации блок 2 контроля информации прекращает выдачу стробирующих импульсов на своем выходе 9, а на выходе 10 выдается положительный импульс, который устанавливает в "1" триггер 4 блокировки. На инверсном выходе триггера 4 блокировки появляется нулевой потенциал, который блокирует передачу информации иэ блока 1 приема в блок 7 буферной памяти, т.е. на выходах группы элементов И 3 постоянный нулевой уровень. Одновременно на прямом выходе триггера 4 блокировки появляется положительный уровень, разрешающий работу генератора 5, который, вырабатывая синхронизирующие импульсы, проходящие через элемент

ИЛИ 6 на вход блока 7 буферной памяти, обеспечивает заполнение буферной памяти нулевой информацией. По заполнении буферной памяти на выходе блока 8 формирования признака заполнения буферной памяти появляется отрицательный импульс сброса триггера 4 блокировки, который разрешает прохождение информации следующего сеанса.

Таким образом, данная схема обеспечивает в случае возникновения сбоя при передаче информации заполнение буферной памяти информацией полного сеанса, т.е. предотвращает сдвиг инФ формационных эон, нераспознаваемых системой приема. Блок нулевой инфор- . мации, записываемый в буфер при последующей обработке, не воспринимается как значащая информация.

Устройство для передачи информации между накопителями на магнитной ленте Устройство для передачи информации между накопителями на магнитной ленте 

 

Похожие патенты:

Изобретение относится к устройствам пересылки данных, которое передает и принимает данные через шины данных, связывающие множество передатчиков данных

Изобретение относится к вычислительной технике, в частности к системам отображения информации на компьютере

Изобретение относится к области вычислительной техники и может быть использовано при построении ннформационно-вычислнтельньгх систем

Изобретение относится к области вычислительной техники и может быть использовано; например, в микроЭВМ

Изобретение относится к вычислительной техгшке и может быть использовано для сопряжения двух устройств обработки данных

Изобретение относится к вычислительной технике и может быть использовано при организации обмена информацией в

Изобретение относится к вычислительной технике, в частности для передачи информации при прямом доступе к памяти

Изобретение относится к вычислительной технике и может быть использовано для сопряжения двух вычислительных машин в многомашинных вычислительных системах
Наверх