Устройство для контроля дискретных блоков

 

УСТРОЙСТВО ДЛЯ КОНТРОЛЯ ДИСКРЕТНЫХ БЛОКОВ, содержащее задающий генератор импульсов, элемент ИЛИ-НЕ, блок контроля, блок анализа изменения контролируемых сигналов, включающий две группы элементов НЕ, две группы элементов задержки, две группы элементов И, элемент ИЛИ-НЕ и элемент ИЛИ, причем выход задающего генератора импульсов соединен с первым Ьходом элемента ИЛИ-НЕ, выход которого соединен с входом контролируемого блока, в блоке анализа изменения контролируемых сигн-алов вход каждого элемента НЕ первой группы соединен с первым входом соответствующего элемента И первой группы и соответствующим выходом контролируемого блока, выход каждого элемента НЕ первой группы соединен с первым входом соответствующего элемента И второй группы, входом соответствующего элемента НЕ второй группы и входом соответствующего элемента задержки первой группы, выход которого соединен с вторым входом соответствукнцего элемента И первой группы, выход каждого элемента НЕ второй группы через соответствующий элемент задержки второй группы соединен с вторым входом соответствующего элемента И второй группы , выходы всех элементов И первой и второй групп подключены к соответствующим входам элемента ИЛИ-НЕ, выход которого соединен с первым входом элемента ИЛИ, второй вход которого является входом запуска устройства, отличающеес я тем, что, с целью повышения быстродействия устройства, в него введены реверсивный счетчик, бло.к стековой памяти и элемент ИЛИ, а / блок контроля содержит узел свертки по модулю два, триггер, два элемента И, индикаторный элемент, делитель частоты, формирователь импульсов и Ш переключатель, причем в блоке контроля выход делителя частоты соединен с входом формирователя импульсов, выход которого соединен с первым входом первого элемента И, выход которого соединен с первым входом второго элемента И и.входом синхронизации СО триггера, инверсный выход которого р: соединен с вводом индикаторного эле00 мента, выход узла свертки п.о модулю два блока контроля соединен с вторым со входом второго элемента И и информационным входом триггера, нулевой вход которого через, перключатель соединен с шиной нулевого потенциала, выход элемента ИЛИ блока анализа изменения контролируемых сигналов соединен с .суммирующим входом реверсивного счетчика, выходы, которого соединены с соответствукицими адресными входами блока стековой памяти и соответс1 вующими . входами элемента ИЛИ, выход которого соединен с вторым вхо

СОЮЗ СОВЕТСНИХ

СОЦИАЛИСТИЧЕСНИХ

РЕСПУБЛИК (19) (11) (5D 4 С 06 F 11/00

ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЦТИЙ (2i) 3763994/24-24 (22) 28.06.84 (46) 07.12.85. Бюл. N - 45 (72) А.Н. Бучнев, О.А. Зимнович и Е.И. Карпунин (53) 681.3(088.8) (56) Авторское свидетельство СССР

NI 913385, кл. G 06 F 11/16, 1979.

Авторское свидетельство СССР

У 548860, кл. С 06 Р 11/00, 1977. (54)(57) УСТРОЙСТВО ДЛЯ КОНТРОЛЯ

ДИСКРЕТНЫХ БЛОКОВ, содержащее задающий генератор импульсов, элемент

ИЛИ-НЕ, блок контроля, блок анализа изменения контролируемых сигналов, включающий две группы элементов НЕ, две группы элементов задержки, две группы элементов И, элемент ИЛИ-НЕ

-и элемент ИЛИ, причем выход задающего генератора импульсов соединен с первым входом элемента ИЛИ-НЕ, выход которого соединен с входом контролируемого блока, в блоке анализа изменения контролируемых сигналов вход каждого элемента НЕ пер.— вой группы соединен с первым входом соответствующего элемента И первой группы и соответствующим выходом контролируемого блока, выход каждого элемента НЕ первой. группы соединен с первым входом соответствующего элемента И второй группы, входом соответствующего элемента НЕ второй группы и входом соответствующего .элемента задержки первой группы, I выход которого соединен с вторым входом соответствующего элемента И первой группы, выход каждого элемента НЕ второй группы через соответствующий элемент задержки второй группы соединен с вторым входом соответствующего элемента И второй группы, выходы всех элементов И первой и второй групп подключены к соответствующим входам элемента ИЛИ-HE выход которого соединен с первым входом элемента ИЛИ, второй вход которого является входом запуска устройства, о т л и ч а ю щ е е— с я тем, что, с. целью повышения быстродействия устройства, в него введены реверсивный счетчик, блок стековой памяти и элемент ИЛИ, а блок контроля содержит узел свертки по модулю два, триггер, два элемента И, индикаторный элемент, делитель частоты, формирователь импульсов и переключатель, причем в блоке контроля выход делителя частоты соединен с входом формирователя импульсов, выход которого. соединен с первым входом первого элемента И, выход которого соединен с первым входом второго элемента И и входом синхронизации триггера, инверсный выход которого соединен с входом индикаторного элемента, выход узла свертки по модулю два блока контроля соединен с вторым входом второго элемента И и информационным входом триггера, нулевой вход которого через перключатель соединен с шиной нулевого потенциала, выход элемента ИЛИ блока анализа изменения контролируемых сигналов соединен с .суммирующим входом реверсивного счетчика, выходы, которого соеди-.. нены с соответствующими адресными входами блока стековой памяти и соответствующими входами элемента ИЛИ, выход которого соединен с вторым вхо1196873 дом первого элемента И блока конт- стековой памяти, вход записи которороля, информационные выходы блока-- го соединен с выходом элемента ИЛИ стековой памяти соединены с информа- блока анализа изменения контролируеционными входами узла свертки по мо- мых сигналов, установочный вход ре. дулю два блока контроля, вход дели- - версивного счетчика и второй вход теля частоты блока контроля соединен элемента ИЛИ-НЕ объединены и подклюс выходом элемента ИЛИ-НЕ, выход вто-. чены к входу запуска устройства, инрого элемента И блока контроля соеди- формационные входы блока стековой нен с вычитающим входом реверсивного памяти соединены с соответствующими счетчика и входом считывания блока выходами контролируемого блока.

1 2

Изобретение относится к вычисли- генератора на контролируемый блок 9 тельной технике и может быть исполь- и блок 3 контроля. Этот же сигнал зовано для контроля дискретных блоков. запрещает работу блока 6 и устанввЦель изобретения — повышение быст- ливает в исходное состояние реверсив ный счетчик 7. В этом случае на выНа фиг. 1 изображена функциональ- ходах реверсивного счетчика 7 все ная схема устройства для контроля нули, и на выходе элемента ИЛИ 4 дискретных блоков; на фиг. 2 функ- поддерживается уровень логического циональная схема блока анализа изме- нуля, запрещающий работу, блока 3

10 кения контролируемых сигналов; на контроля. При подаче на вход 8 устфиг. 3 .- функциональная схема блока ройства уровня логического нуля частота задающего генератора 1 постуПредлагаемое устройство (фиг.1) пает через элемент ИЛИ-НЕ 2 иа вход содержит задающий генератор 1 импуль- блока 3 контроля и вход контролируес в элемент .ИЛИ-НЕ 2 блок 3 конт- мого блока 9, а также разрешается

15 сов, элемент .

Э роля элемент ИЛИ 4 блок 5 стековой ; работа блока 6, который выделяет

Э t памяти, блок 6 анализа изменения каждое изменение состояния выходов контролируемых сигналов, реверсивный контролируемого блока 9 и прибавлясчетчик 7, вход 8 запуска устройства, ет после каждого изменения к содерконтролируемый блок 9.

20 жимому счетчика 7 единицу. ПрибавлеБлок 6 анализа изменения .контроли- ние первой единицы переводит счетруемых сигналов (фиг. 2) содержит пер- чик 7 в такое состояние, которое вую,группу 10 элементов НЕ, первую разрешает запись кода с выходов контгруппу 11 элементов И, первую группу ролируемого блока 9 в ячейку блока 25

5 стековой памяти, соответствующе: ИЛИ-НЕ 13, элемент ИЛИ 14, вторую го коду реверсивного счетчика 7. группу 15 элементов НЕ,. вторую группу Блок 5 стековой памяти построен

° 16 элементов задержки, вторую группу таким образом, что к информационным

17 нтов И . выходам блока всегда подключены

7 элементов

Блок 3 контроля (фиг. 3) содержит зо выходы нулевой ячейки, а при поступузел 18 свертки по модулю два, эле- лении сигнала на вход считывания променты И 19 и 20, триггер 21 индика- исходит перенос содержимого каждой торный элемент 22, переключатель 23, ячейки с адресом (и +1), в ячейку с формирователь 24 импульсов, делитель адресом п . Блок 3 контроля начинает

25 частоты. 35 работать, если с выхода элемента ИЛИ

Устройство работает следующим об- 4 поступит сигнал логической единиразом. цы. Это соответствует тому, что счетВ исходном состоянии на входе 8 чик 7 находится не в исходном состоязапуска устройства поддерживается нии, т.е. пришел сигнал об изменеуровень логической единицы, блокирую- Ю нии выходов контролируемого блока щий поступление частоты с задающего 9. Делитель 25 частоты блока 3 контПосле анализа на выходе элемента

И 20 блока 3 контроля, в случае положительного анализа, появляется импульс, вычитающий единицу из содер-. жимого счетчика 7. Если изменение состояния выходов контролируемого блока 9 не проанализировано, а пришел сигнал о новом изменении выходов контролируемого блока 9, то этот новый код записывается в следующую роля вырабатывает такую частоту, период которой соответствует времени срабатывания блока 3 контроля.

1196873 4 ячейку блока 5. После анализа предыдущего кода сигналом с выхода блока

3 содержимое каждой (n+1)-й ячейки переписывается в П --ю ячейку блока 5.

5 После отработки определенного времени, если не было сигнала на индикаторном элементе 22, устройство выключается и принимается решение об исправности контролируемого блоlO, ка 9. Если в процессе контроля загорался индикаторный элемент 22, то блок 9 неисправен. Переключатель 23 необходим для проведения повторных ,испытаний.

Фиг. /

1196873 иг.

Составитель В. Гречнев

Техред Т.Дубинчак

Корректор М.Максимишинец

Редактор А. Шишкина филиал ППП "Патент", r. Ужгород, ул. Проектная., 4

Заказ 7565/48 Тираж 709 Подписное

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб., д. 4/5

Устройство для контроля дискретных блоков Устройство для контроля дискретных блоков Устройство для контроля дискретных блоков Устройство для контроля дискретных блоков 

 

Похожие патенты:

Изобретение относится к вычислительной технике и может быть использовано для контроля правильности работы системы обработки данных или отдельных ее частей
Изобретение относится к телекоммуникационным сетям, в частности, предоставляющим абонентам различные услуги

Изобретение относится к вычислительной технике, а именно к информационным вычислительным системам и сетям, и может быть использовано в части контроля целостности для защиты информационных ресурсов в рабочих станциях, информационных и функциональных серверах

Изобретение относится к автоматике и вычислительной технике и может быть использовано в системах сбора и обработки информации, а также в системах управления для приема сигналов от аналоговых датчиков и выдачи аналоговых сигналов в виде абсолютных значений напряжения, относительных значений напряжения, а также в виде синусно-косинусных сигналов

Изобретение относится к области автоматики и вычислительной техники и может быть использовано в вычислительных структурах для контроля достоверности выполнения арифметических операций

Изобретение относится к области вычислительной техники и может быть использовано для проверки кодов

Изобретение относится к системам контроля и, в частности, к системам контроля работы лазеров

Изобретение относится к устройствам, входящим в состав автоматических систем управления технологическими процессами (АСУ ТП), и предназначено для использования в нефтехимической, газовой, металлургической промышленности, электроэнергетике и других отраслях

Изобретение относится к контрольно-измерительной технике и может быть использовано при проектировании, производстве, испытаниях и эксплуатации радиоэлектронных изделий (РЭИ)
Наверх