Устройство для обмена информацией

 

1. УСТРОЙСТВО ДЛЯ ОБМЕНА ИНФОРМАЩ1ЕЙ, содержащее блок связи с процессором, первые вход и выход которого являются соответственно первыми информационными входом и выходом устройства, второй, третий и четвертый входы - соответственно входами сигналов режима и адреса и первым входом синхронизации устройства , а второй выход подключен к входу регистра настройки, блок анализа четности, генератор тактовых iwnynbcoB, счетчик промежутка, счетчик тактовых импульсов, элемент И-ИЛИ два вычитателя количества слов, счетчик адресов, блок формирования сигнала записи, дешифратор нуля, выход которого является выходом сигнала прерьшания устройства, формирователь сигнала четности и сдвиговый регистр первые информационные вход и выход которого являются соответственно вторыми информационными входом и выходом устройства, первый к второй управляющие входы - соответственно входами признака ответного слова и признака информационного слова устройства , причем выход генератора тактовых импульсов соединен с вторым информационным входом сдвигового регистра, выходом синхронизации устройства , счетным входом счетчика промежутка и первым входом элемента И-ИЛИ, вход синхронизации сдвигового регистра является вторым входом синхронизации устройства и подключен к управляющему входу счетчика промежутка и второму входу элемента И-ИЛИ, третьим входом соединенного с первым выходом счетчика промежутка, а выходом - с входом счетчика тактовых импульсов, выход которого подключен к счетному входу счетчика адресов, тактовым входам первого и второго выS читателей количества слов, блока анализа четности, блока формирования ел сигнала записи и формирователя сигС нала четности, выходом соединенного с третьим информационным входом сдвигового регистра, информационный вход блока анализа четности соединен с вторым информационным входом устройства , первый и второй выходы регистсо ра настройки соединены соответствен00 но с первым информационным входом сд счетчика адресов и информационным 00 входом первого вычитателя количества слов, выходом подключенного к информационному входу дешифратора нуля, управляющий вход которого соединен с первым управляющим входом счетчика адресов и третьим выходом регистра настройки, выход второго вычитателя слов подключен к четвертому входу элемента И-Ш1И, о т личающеес я тем, что, с целью повыщения быстродействия устройства , в него введены оперативная память, мультиплексор адреса, мультиплексор входного числа, блок

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСНИХ

РЕСПУБЛИК

„„ 1198530 A (51)4 G 06 F 13/00

ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ

ОПИСАНИЕ ИЗОБРЕТЕНИЯ 1, " н атоесномм свидятяльСтеу - . ©::- :,(21) 3654175/24-24 (22) 12, 10.83 (46) 15.12.85. Бюл. 11«46 (72) Л.П. Горохов, Л.А. Дискина и В.А. Немкова (53) 681.3(088.8) (56) Авторское свидетельство СССР

11« 703799, кл. G 06 F 3/04, 1977.

Авторское свидетельство СССР

Ф 579607, кл. G 06 F 3/04, 1975. (54) (57) 1. УСТРОЙСТВО ДЛЯ ОБМЕНА

ИНФОРМАЦИЕЙ, содержащее блок связи с процессором, первые вход и выход которого являются соответственно первыми информационными входом и выходом устройства, второй, третий и четвертый входы — соответственно входами сигналов режима и адреса и первым входом синхронизации устройст. ва, а второй выход подключен к входу регистра настройки, блок анализа четности, генератор тактовых импульсов, счетчик промежутка, счетчик тактовых импульсов, элемент И-ИЛИ два вычитателя количества слов, счетчик адресов, блок формирования сигнала записи, дешифратор нуля, выход которого является выходом сигнала прерывания устройства, формировател сигнала четности и сдвиговый регистр первые информационные вход и выход которого являются соответственно вто. рыми информационными входом и выходом устройства, первый к второй управляющие входы — соответственно входами признака ответного слова и признака информационного слова устройства, причем выход генератора тактовых импульсов соединен с вторым информационным входом сдвигового регистра, выходом синхронизации устройства, счетным входом счетчика про-. межутка и первым входом элемента

И-ИЛИ, вход синхронизации сдвигового регистра является вторым входом синхронизации устройства и подключен к управляющему входу счетчика промежут. ка и второму входу элемента И-ИЛИ, третьим входом соединенного с первым выходом счетчика промежутка, а выходом — с входом счетчика тактовых импульсов, выход которого подключен к счетному входу счетчика адресов, тактовым входам первого и второго вычитателей количества слов, блока анализа четности, блока формирования сигнала записи и формирователя сигнала четности, выходом соединенного с третьим информационным входом сдвигового регистра, информационный вход блока анализа четности соединен с вторым информационным входом устройства, первый и второй выходы регистра настройки соединены соответственно с первым информационным входом счетчика адресов и информационным входом первого вычитателя количества слов, выходом подключенного к информационному входу дешифратора нуля, управляющий вход которого соединен с первым управляющим входом счетчика адресов и третьим выходом регистра настройки, выход второго вычитателя слов подключен к четвертому входу элемента И-ИЛИ, о т— л и ч а ю щ е е с я тем, что, с целью повышения быстродействия устройства, в него введены оперативная память, мультиплексор адреса, мультиплексор входного числа, блок

1198530 приоритета, коммутатор сигнала sanucu, триггер признака информационного слова, триггер признака командного слова, регистр хранения командного слова„регистр хранения адреса командного слова, блок разрешения повторения командного слова, блок формирования паузы и счетчик формирования сигнала отказа связи, причем первые информационные входы коммутатора сигнала записи и мультиплексоров адреса и входного числа подключены соответственно к третьему, четвертому и пятому выходам блока связи с процессором, первые и вторые управляющие входы — соответственно к первому и второму выходам блока приоритета, а выходы коммутатора сигнала записи и мультиплексоров адреса и входного слова — соответственно к управляющему, адресному и первому информационному входам оперативной памяти, первый выход которой соединен с информационными входами регистра хранения командного слова и формирователя сигнала четности, пятым входом блока связи с процессором и четвертым информационным входом сдвигового регистра, второй и третий информационные выходы которого подключены соответственно к второму информационному входу мультиплексора входного числа и к первому входу блока разрешения повторения командного слова, второй вход которого соединен с выходом блока анализа четности, третий и четвертый входы блока разрешения повторения командного слова соединены соответственно с входом признака ответного слова устройства и первым выходом регистра хранения командного слова пятый вход — с вторым выходом счетчика промежутка, а выход — с первым входом блока формирования паузы, вторым управляющим входом счетчика адресов и управляющим входом первого вычитателя слов и через счетчик формирования сигнала отказа связи — с выходом сигнала отказа связи устройства, установочные входы триггеров признаков командного слова и информационного слова соединены с вторым выходом оперативной памяти, а входы сброса — с выходом счетчика тактовых импульсов, а выходы триггеров признаков командного слова и информационного слова — соответственно с выходами признака командноro слова и признака информационного слова устройства, второй информационный вход оперативной памяти соединен с третьим выходом регистра настройки, управляющий и информационный входы блока приоритета подключены соответственно к выходу счетчика тактовых импульсов и шестому выходу блока связи с процессором, шестой вход которого соединен с вторым выходом коммутатора сигнала записи, третий выход и второй информационный вход которого подключены соответственно к третьему управляющему входу сдвигового регистра и выходу блока формирования сигнала записи, управляющий вход которого соединен с выходом блока формирования паузы, второй, третий и четвертый входы которого подключены соответственно к входу признака ответного слова устройства, выходу второго вычитателя количества слов и выходу генератора тактовых импульсов, а пятый вход — к пятому входу элемента И-ИЛИ и второму выходу регистра хранения командного слова, третий выход которого соединен с информационным входом второго вычитателя количества слов, а управляющий вход -, с выходом триггера признака командного слова и управляющим входом регистра хранения адреса командного слова, выход которого подключен к второму информационному входу счетчика адресов, а информационный вход — к выходу счетчика адресов и второму информационному входу мультиплексора адреса.

2. Устройство по и. 1, о т л и— ч а ю щ е е. с я тем, что блок связи с процессором содержит дешифратор адреса, вход которого является третьим входом блока, счетчик адресов, выход которого является четвертым выходом блока, первый и второй элементы И, первые входы и выходы которых являются соответственно четвертым и вторым входами и шестым и третьим выходами блока, первую и вторую группы шинных усилителей, выходы которых являются соответственно вторым и пятым выходами блока, а информационные входы — первым входом блока, третью группу шинных усилителей, выходы и информационные входы которых являются соответственf 198530

10 но первым выходом и пятым входом блока, и три элемента НЕ, причем первый выход дешифратора адреса соединен с вторыми входами первого и второго элементов И, счетным входом счетчика адресов и через первый элемент НŠ— с управляющими входами шинных усилителей первой группы, второй выход дешифратора адреса подключен через второй элемент НЕ к управляющим входам шинных усилителей второй группы, управляющие входы шинных усилителей третьей группы соединены через третий элемент НЕ с шестым входом блока.

3. Устройство по п..1, о т л и - ч а ю щ е е с я тем, что блок раз» решения повторения командного слова содержит схему сравнения, первый, второй и третий входы которого являются соответственно первым, третьим и четвертым входами блока, элемент. ИЛИ-НЕ, выход которого является выходом блока, и элемент ИЛИ-НЕ первый вход которого соединен с выходом схемы сравнения, второй и третий входы — соответственно с пятым и вторым входами блока,а выход — с входом элементаНЕ.

4. Устройство по п. 1, о т л и» ч а ю щ е е с я тем, что блок формирования сигнала записи содержит элемент ИЛИ-НЕ, выход которого является выходом блока, триггер и элемент И-НЕ, причем выходы элемента И-НЕ и триггера подключены соответственно к первому и второму входам элемента ИЛИ-НЕ, а первые и вторые входы — соответственно

Устройство относится к вычислителв ной технике и предназначено для обмена информацией между компонентами оборудования объекта в виде последовательных кодов, циркулирующих на мультиплексной магистрали обмена.

Целью изобретения является повышение быстродействия устройства.

На фиг. 1 приведена блок-схема устройства; на фиг. 2-7 — функциональные схемы соответственно блока

1 связи с процессором, блока разрешения повторения командного слова, к счетному и управляющему входам блока.

5. Устройство по п. 1, о т л ич а ю щ е е с я тем, что блок фор5 мирования паузы содержит счетчик, счетный вход которого является четвертым входом блока, дешифратор, выход которого является выходом блока и соединен с входом сброса счетчика, первый и второй элементы

И, первые входы которых являются соответственно вторым и. третьим входами блока, вторые входы — пятым входом блока, и элемент ИЛИ, первый вход которого является первым входом блока, второй и третий входы подключены соответственно к выходам первого и второго элементов И, а выход — к входу пуска счетчика, выходом Подключенного к входу дешифратора.

6. Устройство по п. 1, о т л и ч а ю щ е е с я тем, что коммутатор сигнала записи содержит два элемента НЕ, элемент ИЛИ-НЕ, выхэд кото. рого является первым выходом коммутатора, два шинных формирователя, выходы которых являются соответственно вторым и третьим выходами блока, два элемента И, первые входы которых являются соответственно первым и вторым управляющими входами коммутатора, а вторые входы — соот— ветственно первым и вторым информационными входами коммутатора и соединены соответственно через первый и второй элементы НЕ с входами первого и второго шинных формирователей. счетчика формирования сигнала "Отказ связи", блока формирования паузы, коммутатора сигнала записи и блока формирования сигнала записи; на фиг. 8-10 — алгоритмы работы устройства.

Устройство содержит шины 1, 2 и 3 входов синхронизации, адреса и режима устройства, шины 4 и 5 информационных входа и выхода устройства, блок 6 связи с процессором, регистр

7 настройки, первый вычитатель 8 количества слов, дешифратор 9 нуля, выход

1198530

50

10 сигнала прерывания устройства, регистр 11 хранения адреса командного слова (КС), счетчик 12 адресов, генератор 13 тактовых импульсов, элемент И-ИЛИ 14, счетчик 15 тактовых импульсов (ТИ), счетчик 16 промежутка, блок 17 разрешения повторения командного слова (КС), счетчик 18 формирования сигнала "Отказ связи", выход 19 сигнала Отказ связи уст11 10 ройства, блок 20 анализа четности, регистр 21 хранения КС, сдвиговый регистр 22, второй вычитатель 23 количества слов, блок 24 формирования паузы, блок 25 приоритета, муль15 типлексор 26 адреса, коммутатор 27 сигнала записи (ЗП1, блок 28 формирования сигнала ЗП, мультиплексор

29 входного числа, оперативная память (ЗУ) 30, блок 31 выработки сиг 20 нала четности, триггер 32 признака

КС, триггер 33 признака информационного слова (ИС), шины 34-41 выхода синхронизации, второго информацион25 ного входа, выходов признаков командного слова и информационного слова, второго входа синхронизации, второго информационного входа, входов признака ответного слова и готовности устройства.

Блок 6 связи (фиг. 2) содержит элементы И 42, 43, дешифратор 44 адреса,, счетчик 45 адресов, элементы

HK 46, 47 и 48, шинные усилители

49, 50 и 51. 35

Блок 17 разрешения повторения

КС !фиг. 3) содержит схему 52 сравнения, элемент ИЛИ-НЕ 53 и элемент

HE 54.

Счетчик 1S формирования сигнала 40

"Отказ связи" (фиг. 4) состоит из счетчика 55 и шинного формирователя 56.

Блок 24 формирования паузы (фиг. 5) содержит элементы И 57, 58, 45

ИЛИ 59, счетчик 60 импульсов и дешиф. ратор 61.

Коммутатор 27 сигнала (ЗП) (фиг. 6) содержит элементы И 62, 63, ИЛИ-НЕ 64, элементы НЕ 65, 66 и шинные формирователи 67 и 68.

Блок 28 формирования сигнала записи содержит элемент -HE 69, элемент ИЛИ-НЕ 70 и триггер 71.

Блок 6 связи (фиг. 2) предназна- 55 чен для связи устройства с процессором по шинам 1-5; регистр 7 настройки — для программной настройки устройства на определенный режим работы; счетчик 16 промежутка - для определения паузы между поступлениями синхронизирующих импульсов от системы; блок 25 приоритета - для выработки управляющих сигналов, осуществляющих переключение сигналов адреса, входного числа и признака

ЗП, поступающих в ЗУ 30 либо от процессора через блок 6, либо от внутренних сигналов устройства.

Блок 17 разрешения повторения КС (фиг. 3) служит для обнаружения ошибки в переданном сообщении. Сигнал об ошибке на выходе блока 17 появляется в следующих случаях: а) ответное слово от системы не поступило или поступило через время, большее паузы (10 мкс). В этом случае на выходе счетчика 16 появляется сигнал, который поступает на вход блока 17 через элемент ИЛИ-НЕ 53; б) блок 20 выдал сигнал об ошибке в коде, поступившем по шине 39 от системы. Код в линии передается всегда нечетным, так как 17-й разряд кода дополняет его всегда до нечетного. Блок 20 проверяет код на четность. Если код оказался четным, то произошел сбой в приеме кода и на выходе блока 20 появляется сигнал, который поступает на вход блока 17 через элемент ИЛИ-НЕ 53; в) не сравнились адреса абонентов в ответном слове (ОС) и КС. В этом случае адрес абонента, приведшего от системы ответного слова, поступает со сдвигового регистра 22 на схему 52 сравнения, на которую также поступают адрес командного слова с регистра 21 и признак ОС с шины

40. В случае несравнения адресов

ОС и КС на выходе блока 17 появляется сигнал ошибки.

Устройство работает следующим образом.

В соответствии с заданной программой через, блок 6 и блок 25 приоритета формируются в ЗУ 30 технические задания для работы устройства для обмена информацией с системой.

После формирования технического задания процессор настраивает устрой ство для обмена на работу с системой путем установления соответствующих признаков в регистре 7. Получив признак "Работа с магистралью", устройст1

5 1198 во начинает самостоятельно управлять обменом информации, проходящей через оконечное устройство в систему.

Технические задания, сформирован- ные процессором в ЗУ 30, состоят из сообщений. Каждое сообщение состоит из КС, ИС и ОС.

Инициатором обмена является процессор, формирующий КС для передачи его через выходные шины в систему. 10

КС содержит адрес абонента, признак прием-выдача, количество слов, содержащихся.в сообщении. ОС от абонента содержит адрес абонента, признак ошибки в сообщении. l5

Сообщение на выдачу информации (вывод) имеет следующий порядок слов:

530 4 хода регистра 21. С выхода элемента

И 57 управляющий сигнал через элемент ИЛИ 59 поступает на запуск счет чика 60, 1

При повторении сообщения в случае обнаружения ошибки в сообщении от блока 17 поступает сигнал, который через элемент ИЛИ 59 запускает счетчик 60.

При записи информации в ЗУ 30 от процессора по шинам l, 2, 3 и 4 поступают соответственно строб, адрес, сигнал записи и информация в блок

6, который выдает управляющий сигнал на вход блока 25, адрес записываемой информации на первый информационный вход мультиплексора 26, информацию на первый информационный вход мультиплексора 29 и сигнал записи на вход коммутатора 27, с выходов которых . информация по адреу и сигналу ЗП поступает в ЗУ 30.

Сигнал ЗП коммутатор 27 (фиг. 6) передает в ЗУ 30 через элементы

И 62, ИЛИ-НЕ 64 или от блока 28 через элементы И 63 и ИЛИ-НЕ 64 в зависимости от наличия управляющих сигналов с блока 25.

Признак ЗП (запись информации в

ЗУ 30) формирует блок 28 (фиг. 9) .

При наличии сигнала от счетчика 15 и при отсутствии сигнала от блока

24 ка входах элемента И-НЕ 69 сигнал ЗП (без паузы) с элемента

ИЛИ-НЕ 70 поступает в блок 27. Аналогично при наличии сигнала от блока 24 триггер 71 срабатывает и через .элемент ИЛИ-НЕ 70 сигнал ЗП с задержкой .ка паузу поступает в блок 27.

Прн считывании информации по шинам

1 и 2 поступают строб и адре в блок 6, который выдает сигналы на входы блока 25 и мультиплексора 26, с выхода которого адрес поступает на вход ЗУ 30. При этом выходная информация из ЗУ 30 и управляющий .сигнал с выхода коммутатора 27 поступают на входы блока 6 и далее через шину 5 — в процессор.

Работа устройства для обмена информацией с абонентами при выдаче . икформации происходит следующим обраэом.

30

Сообщение на прием информации ввод) имеет следующий порядок слов:

Все КС, ИС и ОС на выходные шины или с них передаются 17-разрядным последовательным кодом частотой 1 МГц с признаком слова.. Паузы внутри сообщения и между сообщениями равны

10 мкс.

Блок 24 формирует паузу в трех случаях.При выдаче информации в систему сообщение заканчицается ответным словом. В этом случае пауза формируется при наличии управляющего сиг. нала с регистра 21 (признак выдачи ) и сигнала с шины 40 (приэкак

ОС) на входах элемента И 58. С выхо. 40 да элемента И 58 сигнал через элемент ИЛИ 59 поступает на запускающий вход счетчика 60, разрешая поступление счетных импульсов от генератора 13 на вход счетчика 60. Со- 45 держимое счетчика 60 подается иа дешифратор 61, который настроен на определенный код, по времени определяющий паузу. С выхода дешифратора 61 сигнал подается на вход блока 28 и на сброс счетчика 60.

При приеме информации т системы сообщение заканчивается выдачей массива информационных слов. В этом случае пауза формируется при наличии управляющего сигнала на выходе вычитателя 23 при его обнулении и от- сутствии запрещающего сигнала с выПосле подготовки технического задания в ЗУ 30 процессор устанавливает информацию в регистр 7 через блок

6 (например, 16-разрядное число).

Один разряд регистра 7 предназначен! 198530 для включения счетчика 12 и разрешения работы дешифратора 9 нуля. Несколько разрядов, например восемь, предназначены для выбора начального адреса зоны ЗУ 30, откуда должна считываться информация для вьдачи в систему. Они переписываются из регистра 7 в счетчик 12. Несколько разрядов, например шесть, предназначены для выбора количества слов, выдаваемых пб заданию. Они переписываются из регистра 7 в вычитатель 8.

Один разряд регистра 7 является признаком КС и записывается в ЗУ 30

17-разрядом одновременно при записи информации от процессора.

Таким образом, перед записью. в

ЗУ командного слова процессор в регистре 7 должен установить признак КС.

Генератор !3 вьдает импульсы, которые через элемент И-ИЛИ 14 посту. пают на счетный вход счетчика 15, который считает количество импульсов определяющее разрядность слова.

Счетчик 15 вьщает сигнал "Конец слова", который поступает на счетный вход счетчика 12. На выходе счетчика

12 появляется адрес ЗУ. 30, который поступает на мультиплексор 26. Одновременно сигнал с выхода счетчика 15 поступает на вхсды блоков 25 и 28.

Блок 28 формирует сигнал записи, поступающий на коммутатор 27. При поступлении сигнала с выхода блока

25 на выходе мультиплексора 26 появляется адрес, который подается на адресный вход ЗУ 30, откуда считывается информация (1-16 разрядов) и подается на вход блока 31 и на соответствующий вход сдвигового регистра 22. Одновременно на выходе коммутатора 27 появляется управляющий сигнал, который поступает на управляющий вход сдвигового регистра 22, 17-й разряд информации с второго выхода ЗУ 30 поступает на триггер 32, выход которого соединен с шиной 36.

При наличии сигнала на выходе триггера 32 происходит запись информации в регистр 21 и запись содержимого счетчика 12 в регистр 11.

Несколько разрядов КС содержит адрес абонента, который с выхода регистра 21 поступает на вход блока

17. Кроме того, один разряд регистра 21 содержит признак прием-вьда5 l0

55 ча, который поступает на элемент

И-ИЛИ 14, означает выдачу информации и разрешает прохождение, тактовых импульсов от генератора 13 чере з зле ме н т И-ИЛИ 1 4 на в ход с че тчика 15.

Следующие несколько разрядов регистра 21 означают количество информационных слов, содержащихся в сообщении. Это количество слов с выхода регистра 21 поступает на вход вычитателя 23.

В 17-й разряд сдвигового регистра 22 из блока 31 записывается ре-, зультат подсчета четности информации, поступающей иэ ЗУ 30 в сдвиговый регистр 22.

По тактовым импульсам, поступающим от генератора 13 на синхрониэирующий вход сдвигового регистра 22, информация последовательно выталкивается в систему через шину 35. Одновременно тактовые импульсы через шину 34 передаются в систему.

По окончании передачи слова в систему счетчик 15 вьдает сигнал

"Конец слова", который изменяет адрес на "+1" в счетчике 12, вычитает, единицу из вычитателя 23 и обнуляет блоки 20, 31 и триггеры 32 и

33. Адрес через мультиплексор 26 поступает в ЗУ 30, из которого считывается информация на вход сдвигового регистра 22 и на вход блока 31.

Кроме того, 17-й разряд поступает на триггер 33 и далее на шину -37.

Аналогичным образом иэ ЗУ 30 выдаются все информационные слова, при этом каждый раз прибавляется

"+1" в счетчик 12 адресов и вычитается "-1" из вычитателя 23. При обнулении на выходе вычитателя 23 появляется сигнал, который поступает на элемент И-HJIH 14 и запрещает прохождение импульсов от генератора 13 на вход счетчика 15.

Затем по шине 38 в устройство поступает пауза длительностью 10 мкс которую анализирует счетчик 16, и на его выходе появляется сигнал, разрешающий прохождение синхроимпульсов, поступающих по шине 38.

По синхроимпульсам код записывается в сдвиговый регистр 22, а сами синхроимпульсы поступают на счетный вход счетчика 15, который вьдает сигнал

"Конец слова", поступающий на счетчик 12, формируя адрес для записи

1198530

ОС в ЗУ 30. С выхода счетчика 15 сигнал поступает в блоки 28 и. 25.

В случае обнаружения ошибки блок

17 выдает сигнал в счетчики 18 и

l 2, вычитатель 8 и блок 24.

Прием информации от абонентов системы производится аналогичным образом согласно указанному выше порядку слов. По адресу от счетчика

12 выбирается иэ ЗУ 30 КС и через регистр 22 передается на шину 35.

Одновременно из ЗУ 30 выбирается признак КС, который поступает на вход триггера 32. На управляющем выходе регистра 21 появляется сигнал, который поступает на элемент

И-ИЛИ 14 и в блок 24. После выдачи

КС анализируется пауза, затем поступает ОС, которое записывае тся в сдвиговый регистр 22, анализируется на четность в блоке 20. Одновременно производится проверка адреса в ОС. С этой целью разряды, содержащие адрес абонента в ОС, с выхода регистра 22 поступают на вход блока 17, а разряды регистра

21, содержащие адрес абонента в

КС, подаются в блок 17. Если нет ошибки в приеме, блок 17 не срабатывает, а с выхода счетчика 16 на вход элемента И-ИЛИ 14 поступает сигнал, разрешающий прохождение через него синхроимпульсов с шины

38. Счетчик 15 производит подсчет

5 синхроимпульсов и вырабатывает сигнал 1 онец слова", поступающий в блок 25, счетчик 12, блоки 28, 20, 31 и триггеры 32,,33. По сигналу с выхода блока 25 производится за10 пись информации со сдвигового регистра 22 в ЗУ 30. Каждый раэ, когда. изменяется содержимое счетчика 12 на единицу, иэ вычитателя 8 вычитается единица. При обнулении вычи15 тателя 8 срабатывает дешифратор 9 и вырабатывается сигнал прерывания. процессора, сообщая программе об окончании работы с абонентами через шины 34-41 по техническому эа20 данию, сформированному программой.

Во время работы устройства с системой процессор может готовить в ЗУ 30 другое техническое задание через блок 6, блок 25, мульти25 плексоры 26, 29 и коммутатор 27.

Таким образом, устройство обеспечивает повышение быстродействия за счет осуществления независимых обменов между процессором и устройством ввода — вывода.

° .

>834 5

) 198530! 198530

Учасл укь лона ЮЯЯГ7

Я Мишиная

/-5 фуасл Р/юг 7

Йюи 6784 Q илжЫ/-У

У а с л Руюм

&жи ЮЮУЮ

Ф-Я4,30 -Я

u сии э| Я-Ж ам сто ЗлроЛо. Р р еаюр иоитне /Улри ппгрицатела них результалюию техиического р и фи8 лспо нонюроля

1 198530

puca сианало

nm процессора посииюм 1-а

Р&д апись угу .щ щего слав ом процессора о ,ог 7

)ЮЖ/ фазой A -при нак„Рсоота е юоеиетролмо (8) Орием сиенало3 от процессора ло шинам f-5

I Рл. 6

Запись сигала

„Слуро " 8 & 85 ормиро ание о Реса, Ю знана

3П,числа олоками

МРЮо ПУЗО

Зались ко3а иЕеео кондес ли сло3 I lewuma вела 8 из р г 7 атсь кооа нацр ланоао аУреса о" счетчик адресо3

/ из pr 7 пиеь иоА количестда слоо Eolнам соо5щении 5 обитатель 23 изрееистра // рмиро uwt сиенала„Коней

Ennrromu 15 Л ;

И

„j ксчеамику андрес / а

„-1 ау /ью июателей &окоо

Ю и 23

Дались сигнала

„Гтроо™о ол. 25 ормиро общие афер, прилюдно и висла Злата

Я,Р7иЛ / ЗУМ

Зорка из ЛВО изоаисэ /ñÓ/uãî/ад,оегистр ЯЯ

Ж илиФС ормир eurus

&we Уажиж1 елмостии gun жи 8 сддиао8ои регистр ГЯ ерема сло а иэ сИи208ога регистра на ишну Я

1)98530

ВНИИПИ Заказ 7723/49 Тираж 709 Подписное

Филиал ППП "Патент", r.ужгород, ул.Проектйая, 4

Устройство для обмена информацией Устройство для обмена информацией Устройство для обмена информацией Устройство для обмена информацией Устройство для обмена информацией Устройство для обмена информацией Устройство для обмена информацией Устройство для обмена информацией Устройство для обмена информацией Устройство для обмена информацией Устройство для обмена информацией Устройство для обмена информацией 

 

Похожие патенты:

Изобретение относится к вычислительной технике и может быть использовано в многомашинных вычислительных системах с общей магистралью, в многомашинных системах управления связью

Изобретение относится к области вычислительной техники и предназначено для построения коммутационных сетей вычислительных систем

Изобретение относится к электросвязи и может быть использовано в автоматизированных системах управления технологическими процессам, телемеханике и локальных вычислительных сетях

Изобретение относится к электросвязи и может быть использовано в автоматизированных системах управления технологическими процессам, телемеханике и локальных вычислительных сетях

Модем // 2109332
Изобретение относится к области вычислительной техники и касается портативного интерфейсного блока или содема, который позволяет устанавливать временную двустороннюю связь между заключенной в корпус аппаратурой управления технологическим процессом и персональным компьютером общего назначения без использования электрического соединения между ними

Изобретение относится к вычислительной технике и может быть использовано для организации межмашинного обмена в распределенных вычислительных комплексах и сетях ЭВМ

Изобретение относится к устройствам для управления передачами данных через неспециализированную шину между запоминающим устройством или совокупностью внешних устройств (включая процессоры), как по отдельности, так и в совокупности, а более конкретно, к средствам, позволяющим разрешать конфликты на основе приоритетов между устройствами более эффективно, посредством исключения бесполезно отработавших циклов разрешения конфликтов и больших пакетных буферных устройств, и делать пропускную способность доступной для передачи данных

Изобретение относится к схемам модулей диспетчерского управления с дуплексной связью для использования в системе передачи информации, более конкретно к электронным схемам модулей диспетчерского управления с дуплексной связью для использования в системе передачи информации, обеспечивающей передачу информации даже при наличии ошибок в линии связи за счет дуплексной связи между диспетчерскими устройствами
Наверх