Резервированное устройство

 

1. Резервированное устройство, содержащее первые элементы ИЛИ, первый элемент ИЛИ, первый и второй резервируемые блоки, переключатель, первый блок свертки по модулю q, выход которого подключен к первому входу первого блока сравнения, выход второго блока свертки по модулю q соединен с первым входом второго блока сравнения, отличающееся тем, что, с целью расширения функциональных возможностей, оно дополнительно содержит блок выбора режима, дешифратор, три элемента НЕ, шесть элементов И, четыре группы элементов И, причем первые входы первого и второго резервируемых блоков подключены к соответствующим выходам дешифратора, второй вход первого резервируемого блока соединен с первым выходом блока выбора режима, второй выход которого подключен к второму входу второго резервируемого блока, первые входы первого резервируемого блока соединены с первыми входами первых элементов ИЛИ, а второй выход - с первым входом первого элемента ИЛИ, второй вход которого подключен к выходу второго элемента И, вторые входы первых элементов ИЛИ соединены с выходами первой группы элементов И, выходы первых элементов ИЛИ подключены к вторым входам первого блока свертки по модулю q и к вторым входам четвертой группы элементов И, выход первого элемента ИЛИ соединен с вторым входом первого блока сравнения и с вторым входом шестого элемента И, первые входы четвертой группы элементов И и шестого элемента И подключены к выходу первого блока сравнения, первые входы первого и второго блоков свертки по модулю q соединены с шиной адреса устройства, выход первого блока сравнения через первый элемент НЕ подключен к второму входу первого элемента И и к второму входу четвертого элемента И, первая шина управления соединена с управляющим входом первого и второго блоков сравнения, выход переключателя подключен к третьему входу блока выбора режима, к вторым входам первой группы элементов И, к второму входу второго элемента И, через второй элемент НЕ - к вторым входам второй группы элементов И и третьего элемента И, первые входы второго резервируемого блока соединены с первыми входами первой группы элементов И и второй группы элементов И, второй выход подключен к первому входу второго элемента И и третьего элемента И, выходы второй группы элементов И соединены с вторыми входами второго блока свертки по модулю q и с первыми входами третьей группы элементов И, выход третьего элемента И подключен к второму входу второго блока сравнения и первому входу пятого элемента И, выход второго блока сравнения подключен к первому входу первого элемента И и через элемент НЕ к первому входу четвертого элемента И, выход которого подключен к выходу устройства, выход первого элемента И соединен с вторым входом пятого элемента И и вторыми входами третьей группы элементов И, выходы которых подключены к шине данных устройства, выход пятого элемента И соединен с контрольной шиной данных, шина адреса устройства соединена с входами дешифратора и вторым входом блока выбора режима, первый вход которого соединен с второй шиной управления устройства, выходы четвертой группы элементов И соединены с шиной данных, а выход шестого элемента И - с контрольной шиной данных.

2. Устройство по п.1, отличающееся тем, что блок выбора режима содержит четвертый и пятый элементы НЕ, с четвертого по десятый элементы И, второй элемент ИЛИ, причем второй вход блока соединен с вторым входом восьмого элемента И и через четвертый элемент НЕ - с первым входом седьмого элемента И и первым входом девятого элемента И, первый вход блока соединен с вторым входом седьмого элемента И, с вторым входом десятого элемента И, третий вход блока соединен с первым входом восьмого элемента И, а через пятый элемент НЕ - с вторым входом девятого элемента И, выход которого подключен к второму входу второго элемента ИЛИ, первый вход которого соединен с вторым выходом блока, выход седьмого элемента И соединен с первым выходом блока.



 

Похожие патенты:

Изобретение относится к области операционной системы мультипроцессорных отказоустойчивых вычислительных систем
Наверх