Синхронный двоичный счетчик

 

Изобретение относится к автоматике и вычислительной технике и может найти применение в цифровых устройствах обработки информации. Цель изобретения - повышение быстродействия . Устройство содержит каскады (К) 1.1, 1.2, 1.3 разной длины, дополнительные каскадные триггеры 2.1, 2.2. Первый К содержит четыре разряда 4.1, 4.2, 4.3, 4.4 и представляет собой двоичный счетчик с параллельным переносом информации. Второй, К 1.2 содержит 2 -1 разрядов, 3.5... 3.35. Третий К 1.3 содержит разрядов и т.д. К разбиты на группы, представляющие собой двоичные счетчики с параллельным переносом информации . Первая содержит три, а вторая и последующие - два разряда счетчика . Группы разделены дополнительными групповыми триггерами 5.1, 5.2, 1 ил. i (Л го tvD СО ее о

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК.SU» 23360

А (5D 4 Н О.. K 23 40

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К ABTOPCHGMY СВИДЕТЕЛЬСТВУ

ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ (21) 3753286/24-21 (22) 14.06.84 (46) 07.04.86. Бюл. № 13 (72.) А.Н.Луканькин (53) 621.374(088.8) (56) Будинский Я. Логические цепи в цифровой технике. M. Связь, 1977, с. 239,,рис. 6.78.

Заявка Франции Ô 2013917, кл. Н 03 К 23/00, 1970. (54) СИНХРОННЫЙ ДВОИЧНЫЙ СЧЕТЧИК (57) Изобретение относится к автоматике и вычислительной технике и может найти применение в цифровых устройствах обработки информации. Цель изобретения — повьппение быстродействия. Устройство содержит каскады (К). 1. 1, 1.2, 1.3 разной длины, дополнительные каскадные триггеры 2.11

2.2. Первый К содержит четыре разряда 4.1, 4.2, 4.3, 4.4 и представляет собой двоичный счетчик с параллельным переносом информации. Второй, К 1.2 содержит 2 -1 разрядов, 3.5...

3.35. Третий К 1.3 содержит 2 .-1 разрядов и т.д. К разбиты на группы, представляющие собой двоичные счетчики с параллельным переносом информации. Первая содержит три, а вторая и последукицие — два разряда счетчика. Группы разделены дополнительными групповыми триггерами 5.1 5.2. 1 ил.

1223360

Изобретение относится к автоматике, вычислительной и измерительной технике и может найти применение в цифровых устройствах обработки информации. S

Цель изобретения - повышение быс тродействия.

На чертеже представлен синхронный двоичный счетчик. Устройство содержит каскады 1.1, 1.2, 1.3 раз10 ной длины, дополнительные каскадные триггеры 2. 1, 2.2, выход каждого из которых соединен с первыми 3,К-входами триггеров следующего эа ним каскада, С-входы дополнительных каскадных триггеров -соединены с шиной

3 синхронизации счетчика, первый каскад содержит четыре разряда 4. 14.4 и представляет собой двоичный счетчик с параллельным переносом информации, прямые выходы двух последних триггеров каждого каскада, начиная со второго, соединены по схеме И с первыми и вторым з -входами дополнительного каскадного триггера своего каскада, второй каскад

1.2, содержащий 2 -1 разрядов, 3.5...

3.35, третий каскад 1.3, содержащий

2 -1 разрядов и т.д., разбиты на

gqyS группы, представляющие собой двоичные счетчики с параллельным переносом информации, первая из которых содержит три, а вторая и последующая — два разряда счетчика, группы разделены дополнительными групповМ- 35 ми триггерами 5.1, 5.2, выход каждого из которых соединен с первыми

3,К âõîäàìè следующей за ннм группы и следующего дополнительного (группового или каскадного) триггера, 40

J -âõoäû дополнительного каскадного триггера 2.1 первого каскада соединены с прямыми выходами второго, третьего и четвертого триггеров своего каскада. 45

Счетчик работает следующим о6разом.

Исходное состояние счетчика нулеsoe. При подаче на шину 3 счетчика тактовых импульсов первый каскад ра- 50 ботает в режиме двоичного счетчика с коэффициентом пересчета 2 -16.

После прохождения каждого четырнадцатого импульса состояние его триггеров первой группы равно 1110 и у подготавливается к работе триггер

2.1. После прохождения пятнадцатого импульса триггер изменяет состояние из нулевого в единичное и подготавливает к работе второй каскад. Шест-надцатый импульс возвращает в исходное состояние триггеры 4.1-4.4, триггер 2.1, а число записанное во втором каскаде, увеличивается на единицу. На З,K-входах разрядных триггеров второго каскада производится перемножение сигналов триггеров 2.1 и

5.i в результате чего получаются импульсы с длительностью, равной периоду тактовой частоты, и соответствующим периодом. При совпадении во времени тактового импульса с полученным происходит увеличение на единицу числа, записанного в следующей относительно дополнительного триггера группе. Остальные дополнительные каскадные групповые триггеры работают аналогично.

При этом время срабатывания известного счетчика л где „- время срабатывания триггера с — время срабатывания схемы И; м — количество исследуемых схем И.

В предлагаемом счетчике за счет устранения цепи последовательного переноса на схемах И время срабатывания равно с

При сравнении формул получаем Т с Т с

Формула изобретения .Синхронный двоичный. счетчик, состоящий из каскадов разной длины, разделенных дополнительными каскадными триггерами, прямой выход каждого из которых соединен с первыми 3- К-входами триггеров следующего за ним каскада, С-входы дополнительных каскадных триггеров соединены с шиной синхронизации счетчика, первый каскад содержит четыре разряда и представляет собой двоичный счетчик с параллельным переносом информации, прямые выходы двух последних триггеров каждого каскада, начиная со второго, соединены по схеме И с первым и вторым J --входами дополнительного каскадного триггера своего каскада, отличающийся тем, что, с целью увеличения быстродействия, второй каскад, содержащий

2 -1 разрядов, третий каскад, содерСоставитель Л.Симонова. Редактор А. Сабо Техред Н.Бонкало Корректор А 0бручар

Заказ 1723/58 Тираж 816 Подписное

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб., д. 4/5 филиал ППП "Патент", г. Ужгород, ул. Проектная, 4 з 1 жащий 2" -1 разрядов и т.д., разбиты на группы, представляющие собой двоичные счетчики с параллельным переносом информации, первая из которых содержит три, а вторая и последующая — два разряда счетчика, группы разделены дополнительными групповыми триггерами, выход каждого из которых соединен с первыми 3,К-входами следующей за ним группы и следукщего дополнительного (группового

223360 4 или каскадного) триггера, второй и третий -входы каждого дополнительного группового триггера, начиная со второй группы, и J -входы дополнительного группового триггера первой группы соединены с прямыми выходами разрядов своей группы, 3 --входы дополнительного каскадного триггера первого каскада соединены с прямыми выходами второго, третьего и четвертого триггеров своего каскада.

Синхронный двоичный счетчик Синхронный двоичный счетчик Синхронный двоичный счетчик 

 

Похожие патенты:

Изобретение относится к импульсной технике и может быть использовано в синтезаторах частоты, требующих повышенного быстродействия

Изобретение относится к импульсной технике и может быть использовано в синтезаторах частот, требующих повышенного быстродействия

Изобретение относится к импульсной технике

Счетчик // 1162039

Изобретение относится к вычислительной технике и может быть использовано для приема и преобразования цифрового дифференциального сигнала

Изобретение относится к цифровой вычислительной технике и устройствам автоматики

Изобретение относится к цифровой вычислительной технике для использования в процессорах ЭВМ и в устройствах цифровой автоматики

Изобретение относится к вычислительной технике и может быть использовано для построения средств автоматики, функциональных узлов систем управления и др

Изобретение относится к области цифровой вычислительной техники и автоматики

Изобретение относится к цифровой вычислительной технике и может быть использовано в процессорах ЭВМ и в устройствах цифровой автоматики

Счетчик // 2028028

Изобретение относится к импульсной технике и может быть использовано в устройствах вычислительной техники и систем управления

Изобретение относится к области построения устройств цифровой вычислительной техники и дискретной автоматики , преимущественно на потенциальных логических элементах неизбыточных базисов; Цель изобретения - упрощение устройства

Изобретение относится к вычислительной технике и дискретной автоматике и может быть использовано для счета импульсных сигналов
Наверх