Выделитель составной комбинации двоичных сигналов

 

Изобретение относится к связи и может быть использовано в устройствах обработки дискретных сообщений для обнаружения составной комбинации двоичных сигналов. Изобретение повы/ ЛЩ7 . шает точность выделения составной комбинации двоичных сигналов. Устройство содержит рециркулятор 1 сигнала, рециркулятор 2 маски, элемент ИЗ, суммирующий счетчик 4, блок 5 сравнения , пороговьпЧ блок 6, блок 7 синхронизации , формирователь 8 команды сдвига, вьщелители 9, - 9 частичных комбинаций, формирователь 10 сигнала ввода, элемент НЕТ 11, два элемента ИЛИ 12, 13. Цель достигается введением выделителей частичных комбинаций , каждьш из которых состоит из регистра рециркуляторов маски и эта лона, 1 - п элементов И, 2 - п элементов И, блока сравнения, 1 з.п. . ф-лы. 2 ил. (О «М ts5 Ь9 Од 4: фЦ1.1

СОЮЗ СОНЕТСНИХ

СОЦИАЛИСТ ИЧЕСНИХ

РЕСПУБЛИН

ÄÄSUÄÄ 1223411

15114 Н 04 Q l/32

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

ГОСУДАРСТВЕННЫЙ НОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНЯТИЙ (21) 3709735/24-09 (22) 07.03.84 (46) 07.04.86. Бюл. Р 13 (72) А.Д.Аполенова, В.Г.Виноградова, А.Ф. Кулаковский и P),В.Липатов (53) 621.395.38(088.8) (56) Патент США М - 3346844, кл. Н 04 Q 1/32, 1967.

Авторское свидетельство СССР

Ф 882029, кл. Н 04 Q 1/32, 1979. (54) ВЫДЕЛИТЕЛЬ СОСТАВНОЙ КОМБИНАЦИИ

ДВОИЧНЫХ СИГНАЛОВ (57) Изобретение относится к связи и может быть использовано в устройствах обработки дискретных сообщений для обнаружения составной комбинации двоичных сигналов. Изобретение повылает точность выделения составной комбинации двоичных сигналов. Устройство содержит рециркулятор 1 сигнала, рециркулятор 2 маски, элемент И 3, суммирующий счетчик 4, блок. 5 сравнения, пороговый блок 6, блок 7 синхронизации, формирователь 8 команды сдвига, выделители 9, - 9> частичных комбинаций, формирователь 10 сигнала ввода, элемент НЕТ ll, два элемента ИЛИ 12, 13. Цель достигается вве» дением выделителей частичных комбинаций, каждый из которых состоит иэ регистра рециркуляторов маски и эталона, 1 - n элементов И, 2 — n элементов И, блока сравнения, 1 э.п..; ф-лы. 2 ил.

)2234)1

Изобретение относится к области связи и может использоваться в устройствах обработки дискретных сообщений для обнаружения составной комбинации двоичных сигналов. 5

Цель изобретения — повышение точности выделения составной комбинации двоичных сигналов.

На фиг.l приведена электрическая структурная схема выделителя состав10 ной комбинации двоичных сигналов; на фиг.2 — электрическая структурная схема выделителя частичных комбинаций.

Выделитель составной комбинации двоичных сигналов содержит рециркулятор l сигнала,,рециркулятор 2 маски, элемент И 3, суммирующий счетчик 4, блок 5 сравнения, пороговый блок 6, блок 7 синхронизации., формирователь S ; выделители 9 — 9ш частичных комбинаций, формирователь 10 сигнала ввода, элемент НЕТ 11, первый элемент ИЛИ 12, второй элемент ИЛИ 13, а выдели-. тель частичных комбинаций содержит регистр 14 маски, регистр 15 эталона, первые п элементов И 16„ -16„, вторые и элементов И 17-17, блок 18 сравнения. 30

Выделитель составной комбинации двоичных сигналов работает следующим образом.

Выделитель составной комбинации двоичных сигналов обнаруживает в по- 3q токе двоичных сигналов составную комбинацию, образованную ? частичными комбинациями, выбранными из алфавита объемом m комбинаций и имеющими длину и бит (разрядов) каждая. В общем слу- 40 чае, когда допустим выбор частичных комбинаций из всего алфавита при формировании частей составной комбиЬ нации последняя имеет m реализации (вариантов). Решение об обнаружении 45 составной комбинации выносится при обнаружении в ее реализации числа частичных комбинаций, не меньшего заданного порога. Принимаемые двоичные сигналы в виде цифровой последо- О вательности поступают по информационному входу на рециркулятор 1 сигнала. На вход второго элемента ИЛИ )3 поступают синхронизированные с двоичными сигналами тактовые импульсы.

Каждый тактовый импульс проходит через второй элемент ИЛИ )3 на второй

:,управляющий) вход рециркулятора сигнала, сдвигает содержимое = ão регистра на один бит вправо и з,"--, исывает в регистр сопрово>: даемый;гаоичный сигнал„ который поступает на его информационный вход. В результате в каждом тактовом интерваге (интервал между соседними тактовыми импульсами) N-разрядный регистр сдвига рециркулятора ) сигнала со,цержит выборочную комбинацию, образованную цвоичными сигналами, принятыми в данном и в М-1 предыдущих тактовых интервалах, где N=L>. — число разрядов составной комбинации.

Рециркулятор 2 маски позволяет настраиваться на разрядность частичных комбинаций и составной комбинации.

Его И-разрядный регистр сдвига содержит маску, в которой логические единицы расположены с периодом и бит, начиная с выходного разряда, а остальные биты маски равны "0". Тактовый импульс одновременно с записью двоичного сигнала в рециркулятор сигнала. поступает на второй вход суммирующего счетчика 4, блока 7 сини хронизации, устанавливает в 0 первыи и иницииру-ет работу второго.

Блок 7 синхронизации из синхроимпульсов, поступающих на его первый вход, вырабатывает в тактовом интервале в ответ на тактовый импульс следующие управляющие сигналы." «a втором выходе блока 7 синхронизации пачку из Ы импульсов, на первом выходе блока 7 синхронизации — команду рециркуляции (КРЦ), в виде лов тенциала. логической "1", совпадающую по времени с пачкой. КРЦ поступает на первый вход рециркулятора 1 сигнала и переводит его в режим рециркуляции. При отсутствии команды ввода на выходе формирователя 8 команды сдвига формируется логическая

"1", которая поступает на первый вход рециркулятора 2 маски и вход элемента НЕТ 11„ переводит первый в режим рециркуляции и закрывает второй. В этом случае запрещен информационный вход рециркулятора 2 маски. Импульсы пачки, поступающие с второго выхода блок 7 синхронизации на второй вход рециркулятора 2 маски и через второй элемент ИЛИ 13 на второй вход рециркулятора 1 сигнала, осуществляют рециркуляцию мас è и cèãíàëà. Прп этом ва выходах рециркулятора 1

3 1 сигнала последовательно появляются биты выборочной комбинации, на выходе рециркулятора 2 маски — биты маски. Биты выборочной комбинации поступают параллельно на соответствующие входы выделителей частичных комбинаций 91 — 9„, каждый из которых a n разрядных регистрах

14 маски и регистрах 15 эталона содержит маску и эталон частичных комбинаций, прйнадлежащей алфавиту.

Биты вь.борочной комбинации и биты эталонов, профильтрованные в элементах 16< — 16„ 17, — 17 маской частичной комбинации, поступают на входы блока 18 сравнения, который формирует на своем выходе сигнал логической "1", при полном совпадении эталона с и-разрядной частью выборочной комбинацией на информационных позициях. Сигналы с выходов частичных выделителей 9»

9m поступают на входы первого элемента ИЛИ 12, на выходе которого логическая "1" имеет место при совпадении хотя бы одной частичной комбинации алфавита с выборочной комбинацией на информационных позициях. Результаты обнаружения частичных комбинаций с выхода первого элемента ИЛИ 12 стробируются на вход суммирующего счетчика 4 элементом

И 3 импульсами пачки с второго выхода блока 7 синхронизации в момент присутствия логической "1" на выходе рециркулятора 2 маски, т.е. с периодом, равным длительности частичной комбинации. По окончании пачки выборочная комбинация и маска в регистрах сдвига рециркулятора 1 сигнала,рециркулятора 2 маски займут исходное положение, а суммирующий счетчик 4 будет содержать число частичных комбинаций, обнаруженных в

N-разрядной выборочной комбинации.

Если это чис " не меньше пор."га, содержащегося в пороговом регистре 6. блок 5 сравнения формирует на выходе сигнал обнаружения составной комбинации.

Для ввода эталонов и масок на второй вход формирователя 8 команды сдвига поступает команда ввода, под действием которой формирователь 8 команды сдви| а выделяет одиночную инвертированную КРЦ из последовательности КРЦ, поступающей на его нервь,й вход с первого выхода блока 7 синхронизации. Инвертированная КРЦ с вы223411 4 хода формирователя 8 команды сдвига проходит на первый вход рециркулятора 2 маски и элемента НЕТ Il, переводит первый и режим рециркуляции и

5 открывает второй, Импульсы пачки с второго выхода блока 7 синхронизации проходят на выход элемента HFT ll считывают биты маски из внешнего регистра сдвига (не показан) на информационньп вход рециркулятора 2 маски и записывают их в его регистр сдвига, управляя вводом по второму входу рециркулятора 2 маски. Импульсы пачки-.с выхода элемента НЕТ !1 поступают также на вход формирователя

10 сигнала, который выделяет на своем выходе и первых импульсов пачки„ управляющих вводом в регистр

1-, маски, регистр эталона 15 частич20 ных выделителей 9 — 9 соответст{ а венно масок и эталонов частичных комбинаций. Последние считываются на информационные входы указанных регистров из внешних регистров сдвига под

25 управлением пачки импульсов выделяЭ емой на выходе элемента НЕТ 11 °

Формула изобретения

1. Выделитель составной комбина30 ции двоичных сигналов, содержащий рециркулятор сигнала, рециркулятор маски, а также последОвательно соединенные элементы И, суммирующий счетчик, блок сравнения, вторые входы которого соединены с выходами порогового блока, выход рециркулятора маски соединен с первым входом элемента И, первый вход рециркулятора сигнала соединен с входом формиро"

40 вателя команды сдвига и первым выходом блока синхронизации, второй выход которого соединен с вторым входом э;цемента И, а выход формирователя команды сдвига — с первым входом рециркулятора маски, второй вход которого соединен с вторым ыходом блока синхронизации, вход которого соединен с вторым входом суммирующего счетчика, отличающийся тем, что, с целью повышения точности выделения составной комбинации двоич ых сигналов введены т выделителей частичных комбинаций, п входов которых об единены и соединены с соответ. ствующимп выходами рециркулятора сигнала (n+I)-входы т выделителей частичных комбинаций соединены с выходом формирователя сигнала ввода, 1223411

Составитель A.Ëåíèòñêàÿ

Техред И.Верес Корректор В. Синицкая

Редактор T.Êóãðûøåâà

Подписное

Заказ 1727/6 Тираж 624

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж-35„ Раугпская наб., д. 4/5

Филиал ППП "Патент", г. Ужгород, ул. Проектная, 4 вход которого соединен с выходом элемента НЕТ,. первый вход которого соединен с первым входом рециркулятора маски, а второй вход элемента

НЕТ соединен с вторым входом рециркулятора маски, выходы пг выделителей частичных комбинаций соединены с соответствующими входами первого элемента ИЛИ, выход которого соединен с третьим входом элемента И, а также второй элемент ИЛИ, первый вход которого соединен с входом блока синхронизации,второй выход которого соединен с вторым входом второго элемента ИЛИ,выход которого соединен c:âòîрым входом рециркулятора сигнала.

2. Выделитель по п.1, о т л и— ч а ю шийся тем, что выделитель частичных комбинаций содержит регистр маски и регистр эталона, первые входы которых объединены, 2п элементов И, выходы которых соединены с входами блока сравнения, причем первые входы первых и элементов И со1п единены с выходами регистра эталона, а вторые входы первых и элементов И соединены с выходами регистра маски, первые входы вторых и элементов И соединеньг с выходами регистра маски, )5 вторые входы вторых п элементов И являются и входами выделителя частичных комбинаций.

Выделитель составной комбинации двоичных сигналов Выделитель составной комбинации двоичных сигналов Выделитель составной комбинации двоичных сигналов Выделитель составной комбинации двоичных сигналов 

 

Наверх