Двухвходовое устройство приоритета

 

Изобретение относится к цифровой вычислительной технике и может быть использовано в блоках управления устройствами общего пользования, например общей памятью. Цель изобретения - повышение достоверности работы устройства за счет предотвращения конфликтной ситуации и появления ложных сигналов на выходах устройства. Это достигается за счет введения в известное устройство трех элементов НЕ с соответствующими функциональными связями между ними и известными блоками устройства. 1 ил. N) ГО 05 4 О5

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИН

„„SU„„1226467

15)) 4 G 06 F 9/46

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ (21) 3813966/24-24 (22) )7.)0,84 (46) 23.04.86, Бюл. 9 15 (72) Л.P.Ноймарк, Ю.С,Савостьянов и В,И.Шеремет (53) 681.325 (088.8) (56) Авторское свидетельство СССР Ф 1059574, кл. G 6 F 9/46, 1983.

Авторское свидетельство СССР

В 601694, кл, 6 06 F 9/46, 1976 ° (54) ДВУХВХОДОВОЕ УСТРОЙСТВО ПРИОРИТЕТА (57) Изобретение относится к цифровой вычислительной технике и может быть использовано в блоках управления устройствами общего пользования, например общей памятью. Цель изобретения — повышение достоверности работы устройства эа счет предотвращения конфликтной ситуации и появления ложных сигналов на выходах устройства.

Это достигается за счет введения в известное устройство трех элементов

НЕ с соответствующими функциональными связями между ними и известными блоками устройства. 1 ил, 1226467

Изобретение относится к цифровой вычислительной технике и может быть использовано в блоках управления устройствами общего пользования, например общей памятью.

Цель изобретения — повышение достоверности работы устройства за счет предотвращения конфликтной ситуации и появления ложных сигналов на выходах устройства.

На чертеже представлена функциональная схема устройства.

Устройство содержит три элемента

НЕ 1„ - 1, четыре элемента И-НЕ 2,—

2„, первый и второй входы устройства ,3, и 3,, первый и второй выходы

4, .и 4, устройства.

Устройство работает следующим образом, В исходном состоянии сигналы на входах 3, и 3 равны нулю, на выходах элементов И-НЕ 2, -2 . присутствуют единичные сигналы, и сигналы на выходах 4, и 4, устройства равны нулю, В случае прихода сигнала по одному из информационных входов 3, или

3 триггер, собранный на первом и втором элементах И-HE 2, и 2, устанавливается в устойчивое положение на выходе одного из элементов И-НЕ

2, или 2 появляется устойчивый

"0"), на выходах 4„или 4 устройства появляется единичный сигнал, и приход сигнала по другому информациснному входу не изменяет состояния устройства. На выходе третьего элемента

И-НЕ 2, в этом случае всегда присутствует единица. Первый и второй элементы HE 1„ и 1 выполняют функцию линии задержки, предотвращающей ложное срабатывание третьего элемента

И-НЕ 2д, которое возникает в спучае малого интервала времени между входными сигналами,.

Конфликтная ситуация, которая может возникнуть в случае одновременного прихода сигналов по обоим .входам 3, и 3, характеризуется отсутствием устойчивого "0" на выходе одного из элементов И-НЕ 2, и 2 . При этом на выходах этих элементов возникают колебания выходных сигналов с высокой частотой, которая определяется параметрами этих элементов.

Во избежание прохождения этих сигналов на выходы устройства элемент НЕ

1, и элемент И-BE 2,, а также эле менты И-НЕ 2 вьпьолняются ня более инерционных элементах (на микросхемах с меньшим быстродействием), чем элементы И-HE 2, и 2, . Таким образом, для элементов НЕ 1, и элементов

И-НЕ 2, и 2 конфликтная ситуация, возникающая на элементах И-НЕ 2, и

2, может быть представлена как наличие на выходах элементов И-НЕ 2 и 2 единичных сигналов.

tO

Примем время задержки сигнала на элементах HE 1„ и 1, и элементах

И-НЕ 2„ и 2 за 1., а время .задержки сигналов на элементах И-HE 2 и 2 з и элементов НЕ 1 — за 2i з

При приходе одновременно двух аигналов по первому и второму входам

3„ и 3, состояние выходов элементов

И-НЕ 2, и 2 (с учетом сделанных допущений) не изменяется и остаетСя равным единице, на выходах устройства 4„ и 4 сигнал по-прежнему отсутл ствует. Через промежуток времени 2t. на первом входе элемента И-HE 2 поз является единица, на остальных входах они уже присутствуют, и через время от прихода информационных сигналов .на выходе элемента И-НЕ 2 по3 является нулевой сигнал который еще 1

7 раз через 2i через элемент И-НЕ 2„ проходит на второй выход устройства

4. .

5D

ЗО

В связи с тем, что конфликтная ситуация на элементах И-НЕ 2, и 2 через какой-то промежуток времени может решиться (т.е. один из элементов И-НЕ 2, или ?, может оказаться в состоянии устойчивого нуля на выходе), то во избежание конфликта на выходе устройства (в случае, . если устойчивый ноль образуется на выходе элемента И-HE 2, ) триггер, собранный на элементах И-HE 2 и 2

Ф Э путем подачи нулевого сигнала с выхода элемента И-НЕ 2 на первый вход з элемента И-НЕ 2, устанавливается в положение, при котором ноль может устанавливаться только на выходе элемента И-НЕ ? . Через время 2 после того, как на выходе элемента

И-HE 2, появляется ноль, на выходе элемента И-НЕ 2, образуется единица и на второй выход vcтройства 4 проходит только сигнал, снимаемый с выходя элемента И-НЕ

1226467

Составитель Г.Пономарева

Редактор Т,Кугрышева Техред В.Кадар Корректор И.Эрдеии

Заказ 2135/49 Тираж 671 Подписное

ВНИИ?П1 Государственного комитета СССР по делам изобретений и открытий !

13035, Москва, Ж-35, Раушская наб., д. 4/5

Производственно-полиграфическое предприятие, г.ужгород, ул. Проектная, 4

Формула изобретения

Двухвходовое устройство приоритета, содержащее четыре элемента И-НЕ, первый запросный вход устройства соединен с первыми входами первого и второго элементов И-НЕ, выход первого элемента И-НЕ соединен с вторым входом второго элемента И-HE и первым входом третьего элемента И-НЕ, выход которого соединен с вторым входом первого элемента И-НЕ, выход второго элемента -И-НЕ соединен с первым входом четвертого элемента И-НЕ, о т л и ч а ю щ е е с я тем, что, с целью повышения достоверности работы устройства за счет предотвращения конфликтной ситуации и появленил ложных сигналов на выходах устройства, оно содержит три элемента

HE причем второй запросный вход устройства соединен с вторым входом третьего элемента И-НЕ и через первый и второй элементы НЕ- с третьим входом второго элемента И-НЕ, четвертый вход которого соединен с выходом третьего элемента И-НЕ, тре1О тий вход которого соединен с выходом второго элемента И-HE выход первого элемента И вЂ” НЕ соединен с вторым входом четвертого элемента

И-НЕ, выход которого является первым

1S информационным выходом устройства, выход третьего элемента И-НЕ через третий элемент НЕ соединен с вторым информационным выходом устройства.

Двухвходовое устройство приоритета Двухвходовое устройство приоритета Двухвходовое устройство приоритета 

 

Похожие патенты:

Изобретение относится к автоматике и вычислительной технике, а - именно к приоритетным устройствам, и предназначено для использования в вычислительных системах обработки данных

Изобретение относится к автоматике и вычислительной технике, а именно к устройствам приоритетного обслуживания запросов, и предназначено для использования в мультипрограммных ЦВМ

Изобретение относится к вычислительной технике и может быть использовано для приоритетного управления обращением к блоку оперативной памяти процессоров многопроцессорной системы

Изобретение относится к области вычислительной техники

Изобретение относится к вычислительной технике и может быть использовано в многопроцессорных вычислительных системах, в которых обмен информацией организован с помощью общей магистрали

Изобретение относится к вычислительной технике

Изобретение относится к автоматике и цифровой вычислительной техники , в частности к устройствам приоритетного обслуживания запросов

Изобретение относится к вычислительной технике, а именно к устройствам для приоритетного обслуживания запросов с переменными приоритетами , и может быть использовано в многопроцессорных ЭВМ и информационных вычислительных системах, Цель изобретения - повышение быст1 одействия за счет одновременного (параллельного) сравнения всех разрядов кодов приоритетов во всех каналах, а также применения быстродействующей монтажной логики в сочетании с диодами

Изобретение относится к области вычислительной техники, в частности к устройствам для обслуживания запросов с динамической сменой приоритета

Изобретение относится к вычислительной технике и может быть использовано для приоритетного управления обращением к блоку оперативной памяти процессоров многопроцессорной системы

Изобретение относится к вычислительной технике

Изобретение относится к автоматике и вычислительной технике и предназначено для применения в устройс,твах, выполняющих функцию прерывания

Изобретение относится к автоматике и вычислительной технике и предназначено для применения в устройствах , вьтолняющюс функции прерьшания

Изобретение относится к автоматике и вычислительной технике и предназначено для применения в устройствах , выполняющих функцию прерьгоания

Изобретение относится к системам обработки информации для управления данными
Наверх