Устройство для сопряжения эвм с периферийной системой

 

Изобретение относится к области вычислительной техники и может использоваться в информационно-измерительных системах, например в сие- , темах регистрации энергетических спектров частиц или других статистических распределений. Целью изобретения является расширение класса решаемых устройством задач за счет обеспечения одновременного накопле-, , НИН информации в инкрементном режиме прямого доступа при произвольном задании областей адресации памяти ЭВМ. Такое расширение функциональных возможностей приводит к повьшзению производительности и эффективности систем , использующих данное устройство сопряжения. Поставленная цель достигается тем, что в устройство, содержащее два блока связи, дешифратор адреса, блок микропрограммного управления и блок регистров, включающий регистр адреса, первый регистр управления и регистр команды, введены арифметико-логический блок, а в блок регистров - группа регистров базового адреса области накопления, регистр конца накопления и второй регистр управления. Кроме того, в устройство введена схема сравнения. 1 з.п. ф-лы, 10 ил. (О (Л ю .4 О)

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК (50 4 С 06 F 13/14

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

Н АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ (21) 3747144/24-24 (22) 24.05.84 (46) 23.07.86. Бюл. ¹ 27 (71) Ленинградский институт ядерной физики им. Б.П. Константинова (72) Ю.В. Елкин (53) 681.325(088 .8) (56) Авторское свидетельство СССР

¹ 554534, кл. G 06 F 3/04, 1975.

Авторское свидетельство СССР № 590724, кл, С 06 F 3/04, 1975. (54) УСТРОЙСТВО ДЛЯ СОПРЯЖЕНИЯ ЭВМ

С ПЕРИФЕРИЙНОЙ СИСТЕМОЙ (57) Изобретение относится к области вычислительной техники и может использоваться в информационно-измерительных системах, например в системах регистрации энергетических спектров частиц или других статистических распределений. Целью изобретения является расширение класса решаемых устройством задач за счет

„„Я0„„1246104 А 1 обеспечения одновременного накопле-.. ния информации в инкрементном режиме прямого доступа при произвольном задании областей адресации памяти ЭВМ.

Такое расширение функциональных возможностей приводит к повышению производительности и эффективности систем, использующих данное устройство сопряжения. Поставленная цель достигается тем, что в устройство, содержащее два блока связи, дешифратор адреса, блок микропрограммного управления и блок регистров, включающий регистр адреса, первый регистр управления и регистр команды, введены арифметико-логический блок, а в блок регистров — группа регистров базового адреса области накопления, регистр конца накопления и второй регистр управления. Кроме того, в устройство введена схема сравнения.

1 з.п. ф-лы, 10 ил.

12461

Изобретение относится к вычислительной технике и может использовать-, ся в информационно-измерительных сис темах, например в системах регистрации энергетических спектров частиц или других статистических распреде- . лений.

Цель изобретения. — расширение класса решаемых устройством задач за счет обеспечения одновременного 1О накопления информации в инкрементном режиме прямого доступа при произвольном задании областей адресации памяти ЭВМ, Расширение функциональных возмож- 15 ностей приводит к повышению производительности и эффективности систем, использующих данное устройство сопряжения.

На фиг. 1 показана блок-схема уст- 20 ройства; на фиг. 2 и 3 — функциональные схемы блоков связи; на фиг. 4 — структура арифметико-логического блока; на фиг. 5 — функциональная схема микропрограммного блока управления; 25 на фиг. 6 — алгоритмы работы устройства при программно-управляемых режимах обмена информацией между ЭВМ и внутренними регистрами устройства, между ЭВМ и сопрягаемой периферийной системой; на фиг. 7 — алгоритм захвата интерфейса ЭВМ, предшествующего обмену информацией в режимах прямого доступа к памяти ЭВМ; на фиг. 8 — алгоритм обмена массивами информации в режиме прямого доступа; на фиг. 9 и 10 — алгоритм работы устройства в усовершенствованном ре- жиме прямого доступа — инкрементном режиме накопления информации в памя- О ти ЭВМ по результатам измерения в сопрягаемой системе.

Устройство содержит (фиг. 1) блок 1 связи с.интерфейсом 2 ЭВМ, блок .3 связи. с интерфейсом 4 сопря45 гаемой периферийной системы, блок 5 микропрограммного управления, дешиф-. ратор 6 адреса, внутреннюю шину 7 данных, блок 8 регистров, включающий регистры 9 адреса, регистр 10, первый 11 и второй 12 регистры управления, регистры 13 и 14 базового адреса области накопления группы и регистр 15 конца накопления, арифметико-логический блок 16, схему 17 сравнения, шину 18 адреса, линию 19 сигнала, сопровождающего адрес (СХЗ), группу линий 20 запуска блока 5 сиг04 l нала ми дешифра Гора 6, группу линий 2 1 сигналов управления регистрами блока

8, группу линий 22 сигналов взаимодействия (через блок 1) блока 5 с управляющимй сигналами в интерфейсе

2, группу линий 23 для сигналов взаимодействия блока 5 через блок 3 с интерфейсом 4 сопрягаемой периферийной системы, шину 24 адреса, задаваемого регистром 9 в режимах прямого доступа и выдаваемого через блок 1 в интерфейс 2, шину 25 информационной связи регистра 11 с блоком 5, шину 26 для передачи команды в интерфейс 4 от регистра 10 через блок 3, шину 27 информационной связи регистра 12 с блоком 5, группу линий 28 управления режимом арифметико-логического блока 16> линию 29 сигнала результата операции в блоке 16, шину 30, соединяющую регистр 15 со схемой 17 сравнения, и линию 31 сигнала результата сравнения.

Блок 1 связи осуществляет (фиг. 2) согласование сигналов интерфейса 2

ЭВМ и внутренних сигналов устройства в линиях 19 и 22 и шинах 18,7 и 24.

Аналогично блок 3 осуществляет (фиг.3) согласование сигналов интерфейса 4 со- прягаемой системы с внутренними сигналами в линиях 23 и шинах 26 и 7. В блоке 3 команда из шины 26 стробируется по сигналу разрешения команды в линии 23.1 и выдается в интерфейс 4 в виде субадреса по линиям 4.24-4.27, функции по линиям 4.28-4.32 и номера станции по линиям 4.1-4.23. Блок 1 содержит (фиг. 2) элементы ИЛИ 32 и

33 и группу элементов И 34. Блок 3 содержит (фиг. 3) элементы И 35-41, элементы ИЛИ 42-44 и дешифратор 45.

Дешифратор 6 определяет область адресов ЭВМ, соответствующих данному устройству, и запускает блок 5 управления по линиям 20 в режимах программного управления обменом информацией.

Регистры блока. 8 хранят кодовые комбинации, записываемые от ЭВМ через блок 1 связи и шину 7 дан ых.

Регистр 9адреса .ерезшину 24 и блок

1 определяет адресацию в режимах прямого доступа к памяти ЭВМ. Регистр

10 команды задает через шину 26 и блок 3 команду в интерфейс сопрягаемой системы. Регистр 11 управления определяет режимы работы устройства при управлении от процессора ЭВМ.

Регистр 12 управления определяет условия работы в режимах прямого дос1? 46104

l0

15 тупа (разрешает, запрещает, запускает каналы прямого доступа, а также отображает состояния устройства).

Содержимое регистров 13 и 14 базовых адресов областей накопления «спользуется для формирования вместе с принимаемыми из интерфейса 4 кодовыми комбинациями адреса ячейки памяти ЭВМ. Кроме собственно регистров блок 8 содержит ключевые схемы для выдачи и приема данных в шину 7.

Вторые шины регистров 9, 10 и 15 представляют собой выходы разрядов регистров. В шинах 25.и 27 регистров управления часть линий выполняет соединение выходов разрядов регистров 11 и 12 с входами блока 5 по линиям 25.1 и 27.1, часть линий (25.2 и 27.2) соединяет выходы блока 5 с входами регистров для отображения и чтения со стороны ЭВМ состояний устройства. Регистр 9 адреса выполнен как счетчик, модификация адреса осуществляется по сигналу в линии 21.10.

Арифметико-логический блок 16 выпол.— няет процедуры формирования адреса памяти ЭВМ, модификации прочитанных по этому адресу данных на +1 и сравнения результата модификации с содержимым регистра 15 для выработки в линию 29 признака окончания работы канала прямого доступа. Регистры 13 и 14 хранят начальные адреса областей памяти ЭВМ, в которые накапливается информация в инкрементньгх режимах прямого доступа.

На фиг. 4 показана структура арифметико-логического блока 16, образованного из секций 46 и 47 разрядностью меньшей, чем разрядность ЭВМ и устройства сопряжения. Выполняемая операция в блоке 16 определяется кодом в линиях 28.1-28.8, инициируется по сигналу в линии 28.9, прием данных выполняется по сигналу в линии 28 .10.

Выдача результатов в шину 7 данных осуществляется. по сигналу в линии

28.11. Добавление единицы осуществляется сигналом в линии 28.12.

Блок 5 микропрограммного управления (фиг. 5) содержит генератор 48 тактовых импульсов, счетчик 49 тактов и память 50 микроопераций с линиями

51-53 входов, линиями 54 и 55 выходов и группой линий 56 входов. В паузах между циклами работы состояние в линии 51.1 разрешает некоторым из комбинаций сигналов на входах блока 5 инициировать последовательности

55 микроопераций, переход от одной микрооперации к другой осуществляется при помощи сигнала в лишш 54 (+1 в счетчик 49), в конце послеловательности сбрасывается счетчик по сигналу в линии 55, в течение этого интервала времени в линии 51. 1 вырабатывается сигнал занятости блока 5, блокирующий конкурирующие запускающие условия на входе блока 5.

На фиг. 6-10 показаны процедуры

57-100 реализации алгоритмов.

Схема 17 сравнеггия вырабатывает признак окончания накопления информации в инкрементном режиме прямого доступа более быстрым способом, чем при помощи арифметико-логического блока.

Устройство работает следующим образом.

Блок 5 управления обеспечивает работу устройства в следующих основных режимах: обмен информацией между

ЭВМ и сопрягаемой системой (под управлением процессора ЭВМ, обмен информацией между ЭВМ и регистрами устройства (под управлением процессора

3BM), обмен информацией между памятью и сопрягаемой системой без участия процессора ЭВМ, инкрементный режим накопления информации в памяти ЭВМ без участия процессора ЭВМ.

Предлагаемое техническое решение направлено на достижение положитель— ного эффекта в последнем из указанных режимов работы.

В первых двух режимах работы ЭВМ выставляет через блок 1 по шине 18 адрес устройства и по линиям 19 и

22.8-22.10 сопровождающие адрес сигналы. При совпадении адреса с адресом данного устройства выходные сигналы в линиях 20 дешифратора 6 запускают блок 5. На фиг. 6 показаны про—

:цедуры, соответствующие чтению регист—

:ров (57-61), записи в регистры (57, 63 и 59-62), чтению из сопрягаемой системы (64,65 и 59-62) и записи из

ЭВМ в сопрягаемую систему (64,66 и

59-62). При обращении к регистрам в зависимости от сигнала в линии 22.10, тождественного сигналу в линии 2.7 в интерфейсе 2 ЭВМ, вырабатывается строб чтения в линии 21.2 или строб записи в линии 21. 1. Адрес регистра на линиях 21.3 — 21.9 формируется из сигнала в линии 20.1 и части разрядов адреса 3ВМ в шине 18. При обращении к модулям сопрягаемой системы запус1246104 кается цикл команды интерфейса 4 по сигналу в линии 23.1 и выдается соответствующий строб чтения в линию 23.2 или записи в линию 23.1. После выдачи синхросигнала по линии 23.4 разрешается также выдача ответа по линиям 2.2 и 22.2 (СХИ) в интерфейс 2..

После снятие процессором ЭВМ сигнала в линии 22.8 (СХЗ) процедуры обмена 1О в первом и втором режимах завершаются сбросом сигнала в линии 22.2 (СХИ) и состояние занятости в линии

51.1 (фиг. 5)-.

Регистр 11 отображает состояние 15 устройства и управляет режимами обмена, выполняемыми по инициативе ЭВМ.

B частности, отображаются состояния в линиях 23,8 и 23.9, задаются процедуры инициализации интерфейса 4 (ли- 20 нии 22.3 и 23.3).

В третьем и четвертом режимах работы устройства каналы прямого доступа инициируются по запросам в линиях

23.10-23 .32, поступающим из сопряга- 25 емого интерфейса 4 через блок 3. При этом регистр 12 разрешает, запрещает, маскирует запуск каналов прямого доступа по шине 27. При наличии хотя бы одного разрешенного условия запуска 36 (фиг. 7) в незанятом работой блоке 5 (сигнал в линии 51.1=0) устанавливается 51 ° 1=1, после чего начинается стандартная для интерфейса ЭВИ последовательность процедур 70-74 захвата интерфейса: выдается запрос прямого доступа по линиям 22.3 и 2,3, ожидается сигнал разрешения прямого доступа в линии 2,8 и соответствующий ему сигнал в линии 22.13, устанавливает- gp ся сигнал, подтверждения выборки в линиях 22.4 и 2.4, ожидается сигнал освобождения интерфейса 2 в линиях 2.5 и 22.12 и устанавливается собственный сигнал занятости интерфейса в линиях

22.5 и 2,5.

После захвата интерфейса ЭВИ (блок

75, фиг. 7 и 8) блок 5 начинает в зависимости от номера и типа канала прямого доступа (содержимое регистра

Я)

12) выполнять последовательности процедур 79-86 (передача массива из памяти ЭВИ в сопрягаемую устройством периферийную систему), 79-88-90 и

83-86 (передача массива в противоположном направлении), либо (фиг. 9 и

10) последовательность процедур 91—

95, 81, 96, 83, 97,81,99,86 и 62 (инкрементный режим прямого доступа).

На фиг. 8 показаны процедуры, выполняемые при обмене массивами информации по каналу прямого доступа (третий режим работы устройства).

При передаче данных из 3ВМ в систему

4 в начале адрес из регистра 9 через блок 1 выдается в интерфейс 2 по управляющему сигналу в ликии 22.1, сопровождающий адрес сигнал в линии

2.1 начинает (80) цикл чтения. Подготовленные данные сопровождаются сигналом в линии 2.2, после прихода которого (81) запускается (82) цикл обмена в интерфейсе 4 по линиям 23.1 и 23.7. В конце последовательности процедур анализируются признаки окончания массива, например, по состоянию линии 23,8 и последовательность процедур 79-86 повторяется или работа канала прямого доступа завершается освобождением интерфейса 2 путем сброса всех зафиксированных состояний линий 51.1 и сигналов ПВБ, ЗАН.

При повторении последовательности каждый раз модифицируется (86) адрес в регистре 9. При обратном направлении обмена информацией выполняется последовательность процедур 79, 88, 89, 81, 90, 83 и 86, отличающаяся порядком запуска циклов обмена в интерфейсах 2 и 4: вначале данные читаются (88) из интерфейса 4, затем инициируются (89) запись в интерфейсе

2 по сигналам в линиях 22.1 и 22.7, после получения (81) ответа СХИ (227.11=1) завершается цикл в интерфейсе 4 по линии 23.5. При выработке признака окончания обмена (85) циклы обмена прекращаются, осво бождается (87) интерфейс 3ВМ путем сброса сигнала ПВБ (22.4) и собствен. ного сигнала занятости ЭАН (22.5), а также заканчивается (62) работа блока управления сбросом состояния линии 51.1

На фиг. 9 и 10 показаны процедуры, выполняемые в устройстве в четвертом режиме работы.

Инкрементный (анализаторный) режим накопления информации в измерительно-информационных системах используется .для получения распределений вероятностей случайных величин.

Например, в анализаторах импульсов этот режим накопления реализуется следующим образом. Аналого-цифровой преобразователь измеряет амплитуду

12461О4 импульса, результат преобразования в цифровой код используется как адрес памяти, читается содержимое этой ячейки памяти в регистр-счетчик, прибавляется +1 и новое значение записывается в ту же ячейку памяти. В результате большого числа таких актов регистрации в памяти образуется распределение амплитуд импульсов. Современные измерительно- 1р информационные системы строятся на базе ЭВМ и стандартных интерфейсов, обесдечивающих модульную организацию (например, интерфейс КАМАК). Число параметров для одновременной регистрации в таких системах часто бывает более одного. Накопление информации в инкрементном режиме можно организовать как под управлением процессора ЭВМ, так и по каналу прямого дос- 20 тупа, что обеспечивает значительно меньшее время регистрации на одно событие. В то же время при создании инкрементных каналов прямого доступа приходится решать задачу распределе- 25 ния памяти ЭВМ для накопления информации, для программ управления и обработки. Различные системные ограничения программного обеспечения ЭВМ приводятк требованию полной свободы gg выбора областей памяти для накопления информации при помощи инкрементных каналов прямого доступа.

Ь

Работе инкрементных каналов прямого доступа предшествует запись необ-, ходимых значений в регистрах 10-15 во втором режиме работы устройства и подготовка модулей сопрягаемой системы в первом режиме работы устройства. В регистры 13 и 14 записываются начальные адреса областей накопления информации, в регистр 10 — команда интерфейса 4, в регистр 15 — максимальное число событий, регистрируемых в инкрементном режиме, в регистр 11

45 состояние, разрешающее работу в режиме прямого доступа, в регистр 12 маска для запуска соответствующих каналов прямого доступа по запросам в линиях 23.10-23.32. Пуск последовательностей операций для регистрации событий в сопрягаемой системе осуществляется по запросам этих модулей, которые через блок 3 поступают на входы блока 5 (фиг. 2). При нескольких одновременно работающих инкрементных каналах прямого доступа такие по следовательности выполняются ноочередно. Дисциплина обслуживания запросов в линиях 23.10-23.32 определяется блоком 5 и содержимым шины 27.

Формирование адреса прямого доступа в инкрементном режиме выполняется при помощи арифметико-логического блока 16 из адресов, хранимых в ре— гистрах 13 и 14, и кода, считываемого иэ сопрягаемой системы. Увеличением числа регистров, хранящих начальные адреса областей накопления информации, число инкрементных каналов прямого доступа может быть сделано в данном устройстве как угодно большим.

Последовательность процедур, вы полняемая в инкрементном. режиме рабо" ты устройства, на каждый из запросов в линиях 23.10-23.32, для которого имеется разрешающее условие, показана на фиг. 9 и 10. Последовательность процедур начинается передачей (91) адреса из соответствующего регистра

13 (14) начального адреса в регистр результата (РР) арифметико-логического блока 16. Для этого выбирается при помощи линий 21.3 — 21.9 регистр, выдается строб чтения в линию

21.2 и по сигналу в линии 28.10 принимается код во входной регистр блока 16, затем выполняется передача этого кода в PP по сигналу в линии

28.9, код операции блока 16 выставляется на линиях 28.1-28.8.

Одновременно выполняется подготовка и первая фаза команды чтения (92) из сопрягаемого интерфейса 4: вырабатывается сигнал в линии 23 ° 1, по которому содержимое регистра 10 через шину 26 и блок 3 передается как команда интерфейса 4, и строб чтения в линии 23.6, по которому данные с шин 4.38-4 ° 53 передаются на шину 7 устройства. В следующем.такте вырабатывается строб в линиях

23.4 и 4.36 и одновременно принимаются читаемые данные во входной регистр блока 16 по сигналу в линии

28.10. Затем это значение складывается с содержимым PP по сигналам в линиях 28.9 и 28.1-28.8. Команда в интерфейсе 4 завершается сбросом сигналов в линиях 23.1 и 23.6. Следующая процедура 94 повторяет предыдущее действие сложения для образования четного адреса — адреса к словам ЭВМ и выдает сформированный адрес прямого доступа в регистр 9

1246104 по сигналам в линиях "8. 11, 21.:3—

21.9 и 21. 1.

После этого инициируется чтение из интерфейса 2 по подготовленному в регистре 9 адресу: выдается сигнал в линию 22.1, по которому стробируется содержимое шины 24 в интерфейсе 2, выставляется сопровождающий адрес сигнал по линии 2.1. Источник информации (память ЭВМ) выставляет данные в интерфейс 2 и сопровождает их сигналом в линии 2.2 (СХИ). Устройство, получив (81) этот сигнал, начинает (96) прием данных в блок

16 по сигналу в линии 28.10 и сложение с +1 (28.12) по сигналам в линиях 28.9 и 28.1-28.8. Затем устройство сбрасывает сигнал в линии 22.1, ожидает (83) сброса линии 2.2 (СХИ) и начинает (97) запись модифицированного на + 1 кода по тому же адресу: для этого выдаются сигналы в линии 28.11 и 22.1 и сигнал в линию

22.7, определяющий передачу данных в противоположном направлении. После прихода (81) ответа СХИ (2.2 и

22.11) операция записи завершается сбросом (99) сигналов в линиях 22.1 и 22.7. Одновременно выполняется процедура 100 сравнения результата в блоке 16 с содержимым регистра 15.

Для этого содержимое регистра 15 выдается на шину 7 по сигналам в линиях 21.3-21.9 и 21.2 и записывается во входной .регистр блока 16 по сигналу в линии 28. 10., Затем выполняется вычитание этого кода из PP npu нулевом результате признак окончания в линии 29 используется блоком 5 для .модификации состояний (27.2) регистра 12, запрещающих работу соответствующего инкрементного канала прямого доступа. В конце последовательности процедур освобождается (100) интерфейс ЭВМ и блок 5 устройства (62).

В предлагаемом устройстве освобождение интерфейса производится на один такт раньше, так как сравнение результата с содержимым регистра 15 осуществляется схемой 17 сравнения, признак равенства (линия . 31) используется аналогично сигналу в линии 29.

Таким образом, устройство обеспечивает возможность организации одновременной работы несколькихинкрементных каналов прямого доступа, каждый из которых имеет свой базовый адрес накопления и средства для запуска по

1. Устройство для сопряжения ЭВМ

- с периферийной системой, содержащее первый.и второй блоки связи, первые

35 информационные входы-выходы которых подключены соответственно к интерфейсам ЭВМ и периферийной системы, вторые информационные входы-выходы — со-, ответственно к первым и вторым входам логических условий и .выходам микрокоманд блока микропрограммного управления, а третьи информационные входы-выходы через шину данных соединены с информационными, входамивыходами регистра адреса, регистра

45 команды и первого регистра управления, управляющие входы которых подключены к группе выходов микрокоманд блока микропрограммного управления, третий вход логических условий и выход микрокоманд которого соединены с вторым информационным входом-выходом первого регистра управления,„ адресный вход блока микропрограммного управления соединен с адресным выходом первого блока связи и информационным входом дешифратора адреса, а вход запуска — с ,выходом дешифратора адреса, подклю10

25 запросам сопрягаемой системы, что позволяет одновременно накапливать в памяти ЭБМ информацию от нескольких измерительных устройств прн произвольном задании областей адресации памяти ЭВМ.

Такое расширение функциональных возможностей устройства позволяет создавать более сложные по структуре высокопроизводительные системы автоматизации на базе ЭВМ. В частности, увеличение числа инкрементных каналов прямого доступа приводит. к увеличению производительности (скорости накопления информации) систем, использующих предлагаемое устройство.

Возможность произвольного формирования базового адреса областей накопления обеспечивает работу с различными стандартными операционными системами, так как не требует ограничений при задании этих областей адресации.

Средства запуска и остановки обеспечивают при этом требуемую гибкость и диагностируемость при работе с несколькими инкрементными каналами прямого доступа.

Формула изобретения

1246104 !2 к регистра конца накопления и второго вого регистра управления подключены к реса группе выходов микрокоманд блока оот- микропрограммного управления, четман- вертые вход логических условий и выязи, ход микрокоманд которого соединены то, с вторым информационным входом-вымых ходом второго регистра управления, ре- а вторая группа выходов микрокоманд ре- 10 и третий вход логических условий— в него соответственно с входом управления блок, режимом и выходом результата операпа ции арифметико-логического блока. ченного синхронизирующим входом выходу сопровождения адреса пер блока связи, выходы регистра ад и регистра команды подключены с ветственно к входам адреса и ко ды нервого и второго блоков св о т л и ч а ю щ е е с я тем, ч с целью расширения класса решае задач за счет обеспечения однов менного накопления информации в жиме прямого доступа к памяти, введены арифметнко-логический второй регистр управления, груп регистров базового адреса области накопления и регистр конца накопления, причем информационные входы арнфметико-логического блока, регист. ров базового адреса области накопления группы и регистра конца накопления и первый информационный .входвыход второго регистра управления подключены через шину данных к тре- тьим информационным входам-выходам первого и второго блоков связи, управляющие входы регистров базового адреса области накопления группы, 2. Устройство. по п. о т л и ч а ю щ е е с я тем, что, с целью повышения быстродействия, в него введена схема сравнения, первый ин,формационный вход и выход которой

20 подключены соответственно к выходу регистра конца накоплейия и четвертому входу логических условий блока микропрограммного управления, а второй информационный вход — через шину данных к третьему информационному входу-выходу втoporo блока связи.

1246104

1246104

7Е1-2

7Ю(7 (2d11fE

2e e(CS

7S t(IIC а! Э т ((22 I (tttt(I/ .

222 (CAHI

22 3 (JIM)

22 Ч (1(ЬБ)

22 5 (ЭЬ(()

72 6 (УПРФ)

22 2 (Vttt l)

2I l (WE1

2IZ(ЛЕ)

213 71914QP)

7(Ю(>1)

211(ЬЭ

13 Z III

23 Э (С1

23Ч (Sl)

213(SZ)

736 (ЬЕI

737(нг)

252

2Ь(-76 Б (9)

789 (CSI

28 I0 (Cl.tt)

78tl ИД)

7612 (СХ!

272

Фиг 5

Запуск устрой стба при обращении из ингпер рейса зВм

20 2

Устрой свого сдобаднд

sos = Ф Ы7.1) Фиг.G

1 246104

Запуск по залросом из интерсрейса Ф

23. 32

Ожида незван устро

Ожидан разрею прямо

ОжиЮ заде рю

Чайки

12 <6 !04

Оии сд ро

Чстроистдо с8Яодиа иод

124610ч

77

Инкременгпныи режим

91 одмено

Передача адреса из регистра 13(19j накопительныи регистр PP билака 1б (МЛБ)

21 3 — 21 9,212, 20!О передача и

289, 281 288 —

Запуск команды vmerrua о интерцзей се

231, 23.8

Сложение РР с результатом чтения

Z3 4, Z8!O — nepedava АЛб

25 1-288,2&9- сложение с PP

23.5, Cdpoc 231,23.б поВторное сложение, запись адреса регистр 9

3anycê команды чтения из интерфейса 2

221, 22.6 =О, 22.7= 9 2.1

Омидоние схи

87

22,11 =?

Прием доннык и сложение с +1

Z8 Π— прием В АЛб

28. 12, 28 9, Z8.1- 288 Сложение с t 128. 12)

Сорос 22. 1

Ожидание зооершения команды

Запись результата интерооей с 7

7811, 22 1, 22.6 = Ф, 22.7 = 1

98 f Фиг. 10) Z8.1- 28.8, 269 — сложение содержимого ходного ре гистра

МЛЕс РР

28. 11, 2П-21.9, 21,1 — зались о регистр9

1246104

Устрой ст8а сбадодно

Фиг. Ю

Составитель В. Вертлиб

Техред Н.Бонкало Корректор M. Демчик

Редактор Н. Тупица

Заказ 4002/42

Тираж 671 Подписное

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб., д. 4/5

Производственно-полиграфическое предприятие, г. Ужгород, ул. Проектная, 4

Устройство для сопряжения эвм с периферийной системой Устройство для сопряжения эвм с периферийной системой Устройство для сопряжения эвм с периферийной системой Устройство для сопряжения эвм с периферийной системой Устройство для сопряжения эвм с периферийной системой Устройство для сопряжения эвм с периферийной системой Устройство для сопряжения эвм с периферийной системой Устройство для сопряжения эвм с периферийной системой Устройство для сопряжения эвм с периферийной системой Устройство для сопряжения эвм с периферийной системой Устройство для сопряжения эвм с периферийной системой Устройство для сопряжения эвм с периферийной системой Устройство для сопряжения эвм с периферийной системой Устройство для сопряжения эвм с периферийной системой 

 

Похожие патенты:

Изобретение относится к области вычислительной техники и может быть использовано для сопряжения вычислительных систем, имеющих интерфейс типа общая шина с магистральной микропроцессорной .системой

Изобретение относится к области автоматики и вычислительной техники и может быть использовано, наппример, в системах магистральной структуры для передачи данных от источника группам приемников

Изобретение относится к области вычкслительной техники и может быть использовано в вычислительных систе:мах для сопряжения ЭВМ с каналами связи

Изобретение относится к области вычислительной техники и может быть использовано в вычислительных устройствах , построенных по принципу общей магистрали

Изобретение относится к вычислительной технике и может быть использовано в устройствах управления обменом информацией между источниками и приемниками, связанными по общей шине передачи данных

Изобретение относится к области вычислительной техники и может быть использовано в информационно-измерительных системах и системах автоматического управления

Изобретение относится к области вычислительной техники и предназначено для построения коммутационных сетей вычислительных систем

Изобретение относится к электросвязи и может быть использовано в автоматизированных системах управления технологическими процессам, телемеханике и локальных вычислительных сетях
Изобретение относится к вычислительной технике

Изобретение относится к ведомственным телефонным сетям с повышенными требованиями по безотказности связи

Изобретение относится к области архитектуры компьютерной системы

Изобретение относится к вычислительной технике и может быть использовано в вычислительных системах различного назначения для передачи информации между различными частями распределенных вычислительных систем

Изобретение относится к цифровой вычислительной технике и может быть использовано при построении средств коммутации мультипроцессорных вычислительных сетей

Изобретение относится к автоматике и вычислительной технике, в частности к системам передачи информации, и может быть использовано в вычислительных сетях, использующих общую шину для подключения нескольких абонентов
Наверх