Многопороговый логический элемент (его варианты)

 

Изобретение относится к области автоматики и вычислительной техники . Может быть использовано для построения различных устройств обработки дискретной информации. Целью изобретения является упрощение многопорогового логического элемента. 3.1 л./ (Л сг , Cb Од

СОЮЗ СОВЕТСНИХ

СОЦИАЛИСТИЧЕСНИХ

РЕСПУБЛИК (д 4 Н 03 К 19/23

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К АВТОРСКОМ,Ф СВИДЕТЕЛЬСТВУ,Я

ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫТИЙ (21) 3617212/24-21 (22) 08.07.83 (46) 30.09.86..Бюл. Р 36 (72) О.Н.Музыченко (53) 681. 142. 001 (088 . 8) (56) Патент США Р 4027125, кл. Н 03 К 19/42, кл. 307-211, 1977.

Авторское свидетельство СССР . Ф 1058064, кл. Н 03 К 19/23, 1980.

„„SU„„1261106 А1 (54) МНОГОПОРОГОВЫЙ ЛОГИЧЕСКИЙ

ЭЛЕМЕНТ (ЕГО ВАРИАНТЫ) (57) Изобретение относится к области автоматики и вычислительной техники. Может быть использовано для построения различных устройств обработки дискретной информации. Целью изобретения является упрощение многопорогового логического элемента.

1261

Устройство содержит r 2 преобразователей 1. 1-1. r весов m,в,, .,m, входов, преобразователи,2. 1-2,t весов входов,, по числу групп преобразователей 1.1-1.r с одинаковыми весами, блоки 3. 1-3.р формирования группы ь 2 выходов. Поставленная цель достигается предложенными в

106 .пп. 1 и 2 формулы изобретения ФУнкциональными соединениями между бло ками и схемными элементами устройства. Поэлементный состав блоков формирования группы выходов, блоков преобразования и входящих в них логических элементов приводится на чертежах в описании изобретения. 2 с. п . Ф-лы, 13 ил., Изобретение относится к автоматике и вычислительной технике и -может быть использовано для построения различных устройств обработки дискретной информации.

Цель изобретения — упрощение многопорогового логического элемента.

На фиг. 1 изображена структурная схема многопорогового логического элемента, на фиг. 2 — структурная схема блока формирования группы выходов согласно первому варианту, на фиг ° 3 - структурная схема блока формирования группы выходов согласно второму варианту; на фиг. 4— схема многопорогового логического элемента на n=16 входов для случая

r=2 и 2, на фиг. 5 — схема многопорогового логического элемента на п 32 входа при r=2 и о =2,3,4; на фиг. 6 - схема многопорогового логического элемента на n=24 входа для случая r=3 и . 2,3", на фиг.7— схема блока Формирования трех выходов с порогами а 10, 11 12 много-порогового логического элемента, представленного на фиг. 5, на фиг, 8 и 9 — схемы блоков формирования групп выходов многопорогового логического элемента, представленного на фиг. 6, на фиг. 10 и 11 схемы преобразователей весов трех входов, на фиг. 12 и 13 — схемы пре образователей весов четырех входов, 1

Ииогопороговый логический элемент содержит (фиг. 1 и 2) r e 2 преобразователей 1. 1-1.r весов m,, m,...,m входов, преобразователи

2.1-2.t весов входов, по числу групп выходов преобразователей 1 с одинаковйми весами и блоки 3.1-3.р формирования группы 7. 2 выходов. Выхо3 ды преобразователей 1 весов входов с одинаковыми весами соединены с входами соответствующего i-го преоб= разователя 2-i весов входов с числом

5 входов, равным r — числу преобразователей 1,1-1.r имеющих выходы с данным весом. Выходы преобразователей 2.1-2.t весов входов, а при наличии преобразователя 1.j, имеющего выходы с весами w- отсутствующими у остальных преобразователей 1.11 r данные выходы этого преобразователя 1.j соединены с входами блоков 3.1-3.р Формирования групп выходов. Выход с весом w преобразователя 1.j .соединяется с выхддами блоков формирования группы с выходов с порогами от q до a+ -1 такими, что g + Г -1 > w v а+и-в . Блок формирования группы Т выходов содержит с блоков 4. 1-4. 7 частичного формирования порога ц, выходы которых соединены с входами преобразователя 5 весов входов, и блоки б.j частичного формирования порога а + j (j 6 (1...,.,Т -1 ). Выход блока б.j соединен с входом элемента ИЛИ 7.j выход которого является выходом блока с порогом a + j. Выходы преобразоЗО вателя 5 весов Ф входов, не соединенные с входами элементов ИЛИ 7,j, соединены с выходами блока.

Каждый блок:4.j (6.1)частичного формирования порога а (a+j) содер35 жнт группу элементов И 8 (9), сое.— диненных выходами с входами элемента

ИЛИ 10 (11), выход которого является выходом блока.

Входы элементов И 8 блоков час4о тичного формирования порога каждого блока формирования группы, выходов соединены с выходами преобразовате1261106 лей 2. 1-2.t весов входов, а при наличии преобразователей 1.j, имеющих выходы с весом w, (9+ mI- n w, 0), не соединенные с входом преобразователя 2.i также с этим выходом данного преобразователя 1, образуя на входах элементов И 8 блоков 4.14 ° <, все неповторяющиеся комбинации весов выходов преобразователей 1, сумма которых равна а

Входы элементов И 9 блока 6; j частичного формирования порога ц+ j соединены с выходами преобразователей 2.1-2.t весов входов, а при наличии преобразователей 1.i, имеющих выходы с весами w (il + j — п + m (w, = а+ j) не соединенные с входами преобразователей 2. 1-2.t также с этими выходами данного преобразователя, образуя на входах

20 элементов И 8 блока все неповторяющиеся комбинации весов выходов преобразователей 1, сумма которых равна (a + j) не реализованные на вы25 ходе преобразователя 5 весов входов с весомw= j + 1.

На входах каждого элемента И 8 блока частичного формирования пороra реализуются все комбинации весов выходов преобразователей 1.1

1.r одного типа, получаемые перестановкой значений весов. Это обеспечивается использованием преобра-. зователей 2. 1-2.t весов входов. Порядок соединения выходов преобраэова- 55 телей 2.1-2 ° t весов входов с входами элемента И 8 блока 4.j частичного формирования порога а или элемента

И 9 блока 6 ° j частичного формирования порога 0 + j, реализующего ком- 40 бинацию весов выходов преобразователей типа ы.1+ ы + ... + ът = Ы где р — порог, 1 û iе i r, w;„ w, .которая представлена в виде с(0 45

8w где 1 и е, w) w,„ ,и< 2 <Р

<61 Э

1 В; и следующий с i-м входом элемента И, соединяется выход преобразователя 2 весов входов с весом, 1

50 равным Ь, соединенного входамй с

1т< выходами преобразователей 1 с весом

w;. Если выход с весом w; имеется только у одного преобразователя ве-. сов входов, то соответствующий вход эдемента И 8 соединяется непосредственно с данным выходом данного преобразователя 1 °

Если u=1, то выход. преобразовате-< ля 2. 1-2. t с весом, равным 8,, соединяется непосредственно с входом элемента ИЛИ 10 (11), если В = 1 и выход с весом w; имеется только у одного преобразователя весов входов, то вход элемента ИЛИ 10 (11) соединяется с данным выходом преобразователя весов входов.

Порядок распределения типов комбинаций весов выходов преобразователей весов входов реализуемых бло) ками 4. 1-4.6 частичного формирования порога а, произволен. При r = 2 оптимальной является реализация на входах блока 4.i частичного формирования порога а следующих комбинаций весов выходов преобразователей

1. 1 и 1.2 типа w1+ w> = а, причем

w = c + j < + i — 1, где 1,2, j = О,1,..., с=О при max gm,,m ),. а н с = <,1 — mBx (m m2, lIpH а

max 1т,,m,1 g u g Zi wpm

mim»mi,m»2() и и = mim <т„тД, при т<п <т,,т,1 (и).

В случае оптимальной реализации блоков 4.i частичного формирования порога а блок б.i частичного формирования порога Р + i реализует все неповторяющиеся комбинации весов выходов преобразователей весов входов типов w +w<= (i — j) + (а + j) и

w, w< —. —.- + (a+ +r ), где j = 1,2,...,i, j = 1,2,...,<-1

31 1 при a — четном для комбинаций второго рипа.

В соответствии с этим (фиг. 7) блоки частичного формирований порога а =10 в блоке 3-2 формирования группы < = 3 выходов реализуют следующие типы комбинаций весов выходов преобразователей 1.1 и 1,2 весов 16 входов, сумма которых равна а =10: блок 4.1:w2+w, = (0+10., 3+7 блок 4.2:w +w, =. (1+9; 4+6 блок 4.3:ът,:тО, = 12+8; 5+57 а блоки 6.i частичного формирования порога а,+ i реализуют следующйе типы комбинаций весов выходов преобразователей 1. 1 и 1,2, весов 16 входов, сумма которых равна n + (i = 1,2): блок 6.1:w>+w< =10+11) блпи 6.2:w„+w, = 11+11, 6+6, 0+12» .. а блок 6.1 частичного формирования порога Q + 1 = .9 реализует следующие типы комбинаций весов выходов преобразователей 1.1, 1.2, 1.3 весов 8 входов, сумма которых равна 9: блок 6-1!w + w + w

=)1+3+5; 3+3+3 .

В блоке 3.2 формирования группы ь 3 выходов (фиг. 9) блоки частич- ного формирования порога Р = 10 реализуют следующие типы комбинаций весов выходов преобразователей 1.1, 1.2, 1.3 весов 8 входов, сумма которых равна q 10: блок 4.1:w>+ +

{0+4+6, 1+1+8; . 2+4+4j блок 4.2:w +ъ +v

= (0+2+8 0+5+5

3+3+4) блок 4.3:w>+ w, +

f0+3+7» 1+3+6, 2+2+6j»

w! =

2+3+5, 1+2+7,.

1+4+5; а блок 8;2 частичного формирования порога ct + 2 = 12 реализует следующие типы комбинаций весов выходов преобразователей 1 ° 1, 1.2, 1 ° 3 весов 8 входов, сумма которых равна 12: блок 6.2:ч»+ ж + ч, =(0+6+6; 2+4+6 4+4+4

Преобразователи 1 и 2 весов входов по выполняемым функциям являются многопороговыми элементами с порогами, равными весам выходов, и могут быть выполнены как многопороговый логический элемент в целом, Количество входов m ° преобразователей 1.i (i = 1,2,...,r) может быть. произвольным, но m,+ ш +,...,+ m„:и, % 126

В бг оке 3.1 формирования группы

2 выходов (фиг. 8) блоки частичного формирования порога 9 8 реализуют следующие типы комбинаций весов выходов преобразователей 1. 1, 1.2, 1.3 весов 8 входов, сумма которых равна а =8: блок 4,1:wg+wg+wi = (0+0+8< 0+2+6, 0+4+4;

1+1+6, 2+2+4$ блок 4.2 .w +w +w» =

= j0+1+7 0+3+5, 1+2+5, 1+3+4; 2+3+ 3j, 1106

Оптимальным с точки зрения сокращения объема оборудования является выбор m = - — при и кратном r u m и

Ъ (при п некратном r, I) )r(Преобразователь 1.i весов ш; входов имеет выходы с весами в пределах от,„. = 1 при и — ш,га,„и w„; „.

- 0 ;„- n + m; прн и — ш;са;„до м, „ш;, при ш; а и „,а„и ып,; „,а,=О»,а,3 при m;»O„àì.» гдеОФа1 эа ИМь — максимальный и минимальный пороги выходов многопорогового логического элемента,;

Многопороговый логический элемент содержит (фиг. 1 и 3) r + 2 преобразователей 1.1-1.r весов ш„, ш, ° .

m входов, преобразователи 2 весов входов и блоки 3 формирования группы с > 2 выходов, причем выходы преобразователей 1 весов входов с одинаковыми весами соединены с входами соответствующего преобразователя 2 весов входов. Выходы преобразователей 2 весов входов, а при наличии преобразователя I.j, имеющего выходы с весами w, которые не соединены с входами преобразователей 2, данные выходы этого преобразователя 1 соединены с входами блоков 3 формирования групп выходов, причем выход с весом w; преобразователя I.j соединен с входами блоков 3 фор- . мирования группы ь выходов с порога-, ми от Р до Q + i - 1 такими, что о+ — 13w;>a- п+ m . Блок 3 формирования группы выходов содержит блоков 4.1-4. с частичного формирования порогов, выходы ко- торых соединены с входами преобразоC л вателя 5 весов входов, выходы которого с весами 1,2,..., с являются выходами блока 3 формирования группы C выходов с порогами. а, а +1...» о + ь — 1 соответственно.

Каждый блок 4.j частичного формирования порогов содержит группу эле ментов И 8, которые соединены выходами с входами элемента ИЛИ 10, выход которого является выходом блока.

Входы эдементов И 8 блоков 4. 14. частичного формирования порогов каждого блока 3 формирования группы выходов соединены с выходами преобразователей 2.1-2.t весов входов, а при наличии преобразователей 1.j, . .имеющих выходы с весами w (0 + m>

1 — и v c g + i — 1), которые не со- единены с входами преобразователей

1261106

2. 1-2.t, также с этими выходами преобразователей 1.1 и образуют на вхо. дах элементов И блоков 4.1-4.0 частичного формирования порогов все неповторяющиеся комбинациями весов выходов преобразователей 1.1-1.r сумма которых равна ц, а также неповторяющиеся комбинации весов выходов преобразователей 1. 1-1.r сумма которых равна о ({{4 E 0 +1... °, I

07 а кf й+ 2 — 1 ) не реализованные с-„. коньюнкциями по (2 -а + 1) дизъюнкций всех неповторяющихся комбинаций весов выходов преобразователей 1.1f r сумма которых ранна а 8П +1, sc --1, реализуемых блоками 4. 1-4.ь частичного формирования порогов.

На входах каждого элемента И 8 блока частичного формирования порогов реализуются все комбинации весов выходов преобразователей 1.1 . 1.r одного типа. Порядок соединения входов элементов И 8 с выходами преобразователей 2. 1-2.t и 1.1-1.r весов входов при реализации комби+ wz+ + w„=a не отличается от указанного для элементов И 8 блоков частичного формирования порога 4.1-4. . В частном случае, когда блок частичного формиро. вания порогов реализует одну комбинацию весов выходов преобразователей 1. 1-1.r типа С{ = 84w,, он выполнен в виде линии связи с выхода соответствукицего преобразователя иэ

2.1 — 2.t с весом w = 8 который соединен входами с выходами преобразователей 1.1-14r с весами w = w,, а если й,= 1 и выход с весом ы = ы,, имеется только у одного преобразователя из 1.1-1.r, то s виде линии связи с данным выходом данного преобразователя весов входов.

Порядок распределения типов комбинаций весов выходов преобразовате-. лей 1. t-!.r, реализуемых блоками

4.1-4.4 частичного формирования порогов, произволен. В случае r=2 оптимальной является реализация на входах блока 4. i частичного формирования порогов тех же комбинаций весов выходов преобразователей 1.1и 1.2 типа м,+ w = a что и в случае блока 4.i частичного формирования порога a,,как указано. Кроме того, выход преобразователя из 2. 12.с с весом w =- 1, входы которого соединены с выходами преобразователей из t.1-1.r с весом a + i (i

1,..., 7 — 1) или выход преобразователя из 1. t-1. r с таким весом, если у второго преобразователя иэ

5 1.r он отсутствует, соединен с вхо- { дом элемента ИЛИ 10 того блока час-. тичного формирования порогов из

4.1-4.<, на входах одного из элемен-тов И 8 которого реализуются комбинации весов выходов преобразовате-.". лей типа w + w, = (7. — i) + (a— — (- i)) =O. Для четных а+ i выход преобразователя из 2.1 — 2.t с весом w = 2, входы которого соединены с выходами преобразователей

И+

f I — 1 ° r с весами w = —, соеди-; нен с входом элемента ИЛИ 10 того блока 4 формирования порогов, на входах одного из элементов И которого реализуются комбинации весов выходов преобразователей иэ 1. 1-1.r

О+ 4- л к типа w+ w = (— -{,) + (о{+ь2

25. — — ) = Я . В соответствии с этим

2 (фиг. 4) блоки частичного формиро вания порогов в блоках 3.1-3.5 формирования групп 0= 2 выходов реалиэу

ЗО ют следующие комбинации весов выходов преобразователей 1. 1 и !.2 весов 8 входов.

В блоке 3.1:

35 блок 4. 1:w.+ w, = (0+4; 2+2) блок 4 ° 2!w + w, = 1+3; 0+5j

В блоке 3.2:

40 блок 4. t wz+ w1 = 0+6; 2+4 блок 4.2:w + w, = jf+5, 3+3; О+7)

В блоке 3.3: елок 4.1:к + w, = (0+8; 2+6 4+41 ллак 4.2:к + w, = {1+7; 3+8

В блоке 3.4: блок 4. 1 ж, + w, )2+8; 4+6 блок 4. 2: ч + w, = (3+7; 5+5

В.блоке 3.5: блок 4.1:w + w, = 4+8; 6+6 блок 4.2:w + w, =(5+7j, В многопороговом логическом элементе (фиг. 5) блоки частичного. формирования порогов в блоках 3. 1-3 ° 3 формирования групп 4 = 2,3,4 выходов реализуют следующие комбинации весов выходов преобразователей 1;! и 1.2 весов 16 входов.

1261106

)0+8 2+6; 4+4

=I1,+7; 3+5; 0+93

= 0+10; 3+7; 6+6)

=(1+9; 4+6; 0+121

= (2+8; 5+5; 0+11) 4+9; 0+(;)

5+8; 0+161

6+7; 0+151

7+7, О+1Ц

= (0+13;

= (1+12;

= (2-+11; (3+10;

15

В блоке 3. 1: блок 4.1:v + v, блок 4,2:,+ w<

В блоке .3.2: блок 4.2:w<+ w, блок 4.2:w 4 w блок 4.3:v + v

В блоке 3. 3: блок 4. 1:v + w блок 4. 2:ч + ч, блок 4.3 v + v блок 4. 4:v, + v

В многопороговом логическом элементе (фиг. 6) блоки частичного формирования порогов в Ьлоках 3.1, 3.2 формирования групп 7 = 2,3 выходов реализуют следующие комбинации весов выходов преобразователей .1.1, 1.2, 1,3 весов 8 входов, В блоке 3.1: блок 4 . 1: w >+ + w; = $0+0+8

0+2+6; 0+4+4 1+1+6; 2+2+4;

1+3+5; 3+3+3 .блок 4. 2:w>+ wz,+ ч, =(0+1+7;

О+ 3+5; 1+2+5; 1+ 3+4; 2+3+ 3

В блоке 3.2: блок 4.1:w + wz+ ч,=(0+4+6;

1+1+8; 2+3+5; 2+4+4) блок 4.2:w>+ w + v, ={0+2+8;

0+5+5; 1+2 7; 2+4+6; 3+3+4) блок 4.3:v>+ wz+ w, =(0+3+7; . 1+3+6; 1+4+5; 2+2+6; 0-1-6 ()

4+4+4) Устройство согласно первому варианту функционирует следующим образом.

На выходах преобразователей 1,1

1 r aecos ш f, mz y ° ° y ш 1 Входов фор мируется весовой код, единица в разряде с весом ч которого означает, что на входы преобразователя подано не менее м единичных логических сигналов. Сигналы с. выходов преобразователя 1 поступают на входы преобразователей 2.1-2.t весов входов, на выходах которых также формируется весовой код, причем единица на выходе с весом w означает, что на ! ( его входы подано не менее w единичных логических сигналов, т.е,,что на входы многопорогового логическоII го элемента подано не менеe w w единичных логических сигналов. Сигналы с выходов преобразователей 2.12.с весов входов поступают на входы блоков 3 формирования групп вы-. ходов,, 10

Пусть на входы преобразователей

1.1-1.r весов входов подано d единичных логических сигналов, из них

d на входы преобразователя 1. i весов m; входов (1 1,2,...,r). При этом на выходах преобразователей

1.i с весами v <

При этом на выходе одного блока 4 частотного формирования порога 0, а именно блока, реализующего комбинации весов выходов преобразователей 1 типа d,+ d<+,..., + d<= 6, присутствует единичный логический сигнал, что вызывает единичный логический сигнал на выходе преобраэователя 5 весов а входов с весом

w = 1, являющимся выходом многопорогового логического элемента с порогом Q d = 0 + с (с = 1,...

1), при этом единичные логические сигналы присутствуют или на выходах с + 1 блоков 4 частичного формирования порога данного блока

3 формирования группы ь выходов, что вызывает еДЙничный логический сигнал на выходе преобразователя 5 весов о входов с весом w = с+1 или

I на выходе блока 6.с частичного формирования порога Q + с. В обоих случаях это вызывает единичный логический сигнал на выходе элемента

ИЛИ 7.с, выход которого является выходом многопорогового логического элемента с порогом, равным О + с.

Таким образом, при подаче на входы многопорогового логического элемента Й единичных логических сигналов, единичные логические сигналы присутствуют на его выходах с, порогами d d.

Функционирование многопорогового логического элемента согласно вто1 251106

10 рому варианту происходит следующим образом.

Пусть на входы преобразователей 1. 1-1.r весов входов подано d единичных(потенциалбв) логических сигналов, из них d; на входы преобразователя 1.i весов m; входов (i = 1,2,...,r). При этом на выходах преобразователя 1.i с весами

w « d;, присутствуют единичные логи ческие сигналы, которые поступают на входы преобразователей 2.1-2.t весов входов. Это вызывает на выходах преобразователя 2.j с весами

v « p, где р — число преобразователей 1.1-1.r, на входы которых подано не менее w единичных логических сигналов, а v; — веса выходов преобразователей 1.1-1.r, соединяемых с входами данного преобразователя

2.j, единичные логические сигналы, которые поступают на входы блоков

3.1-3.р формирования групп с выходов, Пусть. d = а + с (с = О, 1,..., -1), .где — найменьшее значение

nopora выхода блока 3-к формироваг\. ния группы ь выходов.с порогами от

0I до а + 7 — 1, При этом на выходах c + 1 — го блока частичного формирования порогов из 4.1-4Я присутствуют единичные логические сигналы, что вызывает на выходах преобразователя 5 весов . входов с весами v sü с + 1, являющимися выходами многопорогового логического элемента с порогами а,..., а + с, единичные логические сигналы.

Таким образом,. при подаче на входы многопорогового логического элемента d единичных логических сигналов, единичные логические сигналы присутствуют на его выходах с порогами à 6 d.

Формула из о.бретения

1. Многопороговый логический элемент, содержащий г 2 преобразователей весов m Ä m<,..., m > вхоо дов, выходы которых, имеющие одинаковые веса, соединены с входами соответствующих преобразователей весов входов второго уровня, их выходы, а также. выходы преобразователей весов

mlo входов, которые не соединены с входами преобразователей второго уровня, соединены с входами соответствующих блоков формирования, содержащих группы элементов И, которые соединены выходами с входами элементов ИЛИ, о т л и ч а ю щ и йс я тем, что, с целью упрощения, в блоках формирования группы с > 2 выходов с порогами а, а + 1,..., а + — 1, группы элементов И, которые соединены выходами с входами элементов ИЛИ, образуют блоки частичного формирования порога а а + 1,..., а + — 1, выходы блоков частичного формирования порога соединены с входами преобразователя весов входов, каждый блок частичного формирования порога а + (i = 1, 2,..., с- -1), соединен выходом с входом своего элемента ИЛИ, другой вход которого соединен с выходом преобразователя весов С входов с весом i + 1, выходы данных элементов

ИЛИ, а также выходы преобразователя весов входов, которые не соединены с входами элементов ИЛИ, соединены с выходами блока формирования группы выходов.

2, Многопороговый логический элемент, содержащий гд 2 преобразователя весов ш,, пь,„ ..., щ„ входов, выходы которых, имеющие одинаковые веса, соединены с входами соответствующих преобразователей весов вхо- . дов второго уровня, выходы которых, а также остальные выходы преобразователей весов т,, m<,..., т„„, входов, соединены с входами соответствующих блоков формирования, содержащих группы элементов И, выходы которых соединены с входами элементов ИЛИ, отличающийся тем, что, с целью упрощения в блои ках формирования группы i 2 выходов с порогами а, а + 1,...,а + 1- — 1, группы -элементов И, выходы которых соединены с входами элементов ИЛИ, образуют блоки частичного формирования порогов, выходы которых соединены с,входами преобразователя вел

coB < входов, выходы которого соединены с входами блока формирования группы выходов.

12б! 106

1261106

2,7

1261106 кг ю

«

«g кк кгг

4 кд ку к фу

«g

«е ку

«гг кг« кгю кд к, кг хб

«q

«б

«б

«у ху ку

«ю

41 хгг хц

«ф, « б

«>б

«g

«!р

«f9

Кгб

«гг

«гг

«,, Ъ

1261106

1261 I 06 Оиг. 9

К1

Х2

1261106

<3 х

Pu8.g

Составитель. О. Скворцов

Релактор С.Лисина Техред JI.Îëåéíèê Корректор Т.Колб

Заказ 5244/57 Тираж 816 Подписное

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб., д. 4/5

Производственно-полиграфическое предприятие, г. Ужгород, ул. Проектная, 4

Многопороговый логический элемент (его варианты) Многопороговый логический элемент (его варианты) Многопороговый логический элемент (его варианты) Многопороговый логический элемент (его варианты) Многопороговый логический элемент (его варианты) Многопороговый логический элемент (его варианты) Многопороговый логический элемент (его варианты) Многопороговый логический элемент (его варианты) Многопороговый логический элемент (его варианты) Многопороговый логический элемент (его варианты) Многопороговый логический элемент (его варианты) Многопороговый логический элемент (его варианты) Многопороговый логический элемент (его варианты) 

 

Похожие патенты:

Изобретение относится к импульсной технике, в частности к логическим устройствам повьшения надежности , и может быть использовано в системах автоматики и телемеханики

Изобретение относится к приборостроению и автоматике и может быть использовано в резервируемых системах управления

Изобретение относится к импульсной технике

Изобретение относится к импульсной технике и может быть использовано в устройствах с изменяемой логикой работы

Изобретение относится к импульсной технике и может быть использовано в системах дискретной автоматики, управления и контроля

Изобретение относится к им-; пульсной технике и может использоваться в устройствах повьпиенной надежности

Изобретение относится к вычислительной технике и может быть использовано для построения средств автоматики, функциональных узлов систем управления

Изобретение относится к вычислительной технике и может быть использовано для построения средств автоматики, функциональных узлов систем управления

Изобретение относится к импульсной технике для использования в бесконтактных коммутационных устройствах

Изобретение относится к вычислительной технике и может быть использовано для построения средств автоматики, функциональных узлов систем управления

Изобретение относится к железнодорожной автоматике и телемеханике, а именно к устройствам управления железнодорожной автоматики, и может быть использовано в различных системах электрической централизации, в том числе, в управляющем вычислительном комплексе системы микропроцессорной централизации стрелок и сигналов, предназначенных для малых, средних и крупных железнодорожных станций

Изобретение относится к вычислительной технике и может быть использовано для построения средств автоматики, функциональных узлов систем управления и др

Изобретение относится к области вычислительной техники и может использоваться для повышения надежности вычислительных и управляющих систем

Изобретение относится к автоматике и вычислительной технике и может быть использовано для построения различных устройств переработки дискретной информации

Изобретение относится к области вычислительной техники и может быть использовано в системах цифровой вычислительной техники как средство предварительной обработки информации для реализации мажоритарной функции либо дизъюнкции, либо конъюнкции входных двоичных сигналов
Наверх