Счетчик

 

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК

А1 (!9) 011 (дц 4 Н 03 К 23/40 .

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К ABTOPCKOMV СВИДЕТЕЛЬСТВУ

Г

ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР

ГО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ (21) 3876119/24 — 21 (22) 01.04.85 (46) 30.10.86. Бюл. N- 40 (72) В.Ф. Мочалов (53) 621.374 (088.8) (56) Авторское свидетельство СССР

Р 705688, кл. Н 03 К 23/02, 1977.

Авторское свидетельство СССР

Р 961154, кл. Н 03 К 23/02, 1981. (54) СЧЕТЧИК (57) Изобретение может быть исполь" эовано для счета импульсов в двоичном и двоично-десятичном коде. Цель .изобретения — расширение функциональных возможностей. Каждый из четырех разрядов 2.1-2.4 группы I содержит несимметричный Т-триггер, выполненный на двух коммутационных триггерахэлементах 3, 4, элементах 5, 6 и одном триггере памяти — элементы 7, 8 в базисе И-НЕ (ИЛИ-НЕ). Введение в каждую группу I элемента И-НЕ (ИЛИНЕ) обеспечивает режим двоично-десятичного счета. 1 ил. 1267

Изобретение относится к вычислительной технике и автоматике и может быть использовано для счета импульсов в двоичном и двоично-десятичном коде. 5

Цель изобретения — расширение функциональных возможностей за счет обеспечения режима двоично-десятичного счета.

На чертеже изображена функциональ- !О ная схема счетчика.

Счетчик содержит в каждой группе

1 четыре разряда 2.1-2.4, каждый из которых содержит несимметричный Ттриггер, выполненный на двух коммутационных триггерах-элементах 3 и 4 и элементах 5 и 6 и одном триггере памяти — элементы 7 и 8 в базисе

И вЂ” НЕ (ИЛИ-НЕ), причем тактовые входы всех коммутационных триггеров соеди- 20 нены с выходами 9 переноса предыдущих групп и с входом 10 счетчика, в каждой группе 1 с разрешающими входами коммутационных триггеров второго

2.2 и третьего 2.3 разрядов соединен 25 выход переноса первого разряда 2.1, с разрешающим входом первого коммутационного триггера третьего разряда

2.3 соединен выход переноса второго разряда, с разрешающими входами пер- g0 ,вого коммутационного триггера четвертого разряда соединены выходы переноса первого и третьего разрядов, с дополнительными входами (входы элемента 3) первого коммутационного триггера четвертого разряда соединены единичный выход триггера памяти и нулевой выход первого коммутационного триггера первого разряда, выход nepet носа третьего разряда 2.3 и нулевой 40 выход (.выход элемента 5) второго коммутационного триггера четвертого разряда 2.4, единичный выход (выход элемента 3)первого коммутационного триггера четвертого разряда 2.1, выход 45

9 переноса каждой группы 1 подключен к выходу йереноса (выход элемента 6) четвертого разряда 2.4 этой же группы. Кроме того, счетчик содержит управляющую шину 11, подключенную к пер-50 вому входу элемента 12 И-НЕ (ИЛИ-НЕ) каждой группы, с вторым входом элемента 12 соединен единичный выход (выход элемента 7) триггера памяти четвертого разряда 2.4, выход элемен. та 12 соединен с дополнительными входами (входами элемента 6) вторых коммутационных триггеров второго 2.2 и

614 2 третьего 2.3 разрядов, а с дополнительным входом (вход элемента 3) первого коммутационного триггера третьего разряда 2.3 соединен выход переноса второго разряда 2.2.

Каждая группа счетчика работает следующим образом.

В исходном состоянии на выходах элементов 7 триггеров разрядов 2.12.4 будут "0". Пусть на шину 11 управления подан потенциал, равный "1".

Тогда на выходе элемента 12 сигнал равен "1". Изменение состояний триггеров памяти (элементов 7 и 8) группы происходит по импульсам "1", подаваемым на .вход 10 счетчика при условии, что сигналы с выходов 9 переноса предыдущих групп равны "l". При выполнении этого условия с приходом очередного тактового импульса срабатывает элемент 4 И-НЕ первого разряда 2.1 и триггер памяти (элементы 7 и 8) этого разряда устанавливается в и! и

По ближайшей.,паузе между тактовыми импульсами на выходе переноса (выход элемента 6 первого разряда 2.1 появляется "!". При следующем выполнении условия срабатывания для этой группы происходит переключение триггеров памяти — элементы 7 и 8 разрядов 2.1, 2.2 и т.д.

8. М-й тактовый импульс (где И— коэффициент пересчета предыдущих,-., групп) устанавливает триггер памятиэлементы 7 и 8 разряда 2.4 в состояние "1", а триггеры памяти разрядов

2.1-2.3 — в состояние "0". На выходе элемента 12 появляется "0", который устанавливает "1" на выходах переноса разрядов 2.2 и 2.,3.

9. И-й тактовый импульс устанавливает триггер памя;.и — элементы 7 и 8 разряда 2.! в состояние "1". По ближайшей паузе между тактовыми имI пульсами на входах элемента 3 разряда 2.4 будут одни "1", поэтому на его выходе появится "0", который устанои вит 1 на выходе переноса (выход элемента 6) четвертого разряда 2.4 (группы). Тогда 10 М-й тактовый импульс установит все триггеры памяти— элементы 7 и 8 данной группы в состояние "0", триггер памяти первого разряда послецующей группы — в сос тояние "1", а на выходе элемента 12 появится "1" и группа установится в исходное состояние.

Составитель Л. Симонова

Техред И.Попович

Корректор Е. Рошко

Редактор Е. Копча

Тираж 816

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб., д. 4/5 Заказ 5833/57

Подписное

Производственно-полиграфическое предприятие, г. Ужгород, ул. Проектная, 4

Формула изобретения

Счетчик. содержащий в каждой груп) пе четыре разряда, каждый из которых содержит несимметричный Т-триггер, выполненный на двух коммутационных триггерах и одном триггере памяти в . базисе И-НЕ (ИЛИ-НЕ), причем тактовые входы всех коммутационных триггеров соединены с входом счетчика и выходами переноса предыдущих групп, в каждой группе с разрешающими входами коммутационных триггеров второго и третьего разрядов соединен выход переноса первого разряда, с разрешающим входом первого коммутационного триггера третьего разряда соединен выход переноса второго разряда, с paspedlaющими входами первого коммутационного триггера четвертого разряда соединены выходы переноса первого и третьего разрядов, с дополнительными входами первого коммутационного триггера четвертого разряда соединены единичный выход триггера памяти и нулевой выход первого коммутационного триггера первого разряда, выход пере267614 4 носа третьего разряда и нулевой выход второго коммутационного триггера четвертого разряда, единичный выход первого коммутационного триггера четвертого разряда соединен с единичным входом триггера памяти первого разряда, выход переноса каждой группы подключен к выходу переноса четвертого разряда этой же группы, о т1п л и ч а ю шийся тем, что, с целью расширения функциональных возможностей эа счет обеспечения режима двоично-десятичного счета, в каждую его группу введен логический элемент И-НЕ (ИЛИ-НЕ), с первым входом которого соединена управляющая шина, а с вторым входом соединен единичный выход триггера памяти четвертого разряда, причем выход элемента И-НЕ

2б (ИЛИ-НЕ} соединен с дополнительными, входами вторых коммутационных триггеров второго и третьего разрядов, а с дополнительным входом первого коммутационного триггера третьего

25 разряда соединен выход переноса вто-. рого разряда.

Счетчик Счетчик Счетчик 

 

Похожие патенты:

Изобретение относится к цифровой вычислительной технике и дискретной автоматике

Изобретение относится к импульсной технике и может быть использовано в составе генератора треугольных функций для получения дискретных значений периодических симметричных треугольных функций

Изобретение относится к вычислительной технике и дискретной автоматике и может быть использовано для счета импульсных сигналов

Изобретение относится к области построения устройств цифровой вычислительной техники и дискретной автоматики , преимущественно на потенциальных логических элементах неизбыточных базисов; Цель изобретения - упрощение устройства

Изобретение относится к автоматике и вычислительной технике и может найти применение в цифровых устройствах обработки информации

Изобретение относится к импульсной технике и может быть использовано в синтезаторах частоты, требующих повышенного быстродействия

Изобретение относится к импульсной технике и может быть использовано в синтезаторах частот, требующих повышенного быстродействия

Изобретение относится к импульсной технике

Изобретение относится к вычислительной технике и может быть использовано для приема и преобразования цифрового дифференциального сигнала

Изобретение относится к цифровой вычислительной технике и устройствам автоматики

Изобретение относится к цифровой вычислительной технике для использования в процессорах ЭВМ и в устройствах цифровой автоматики

Изобретение относится к вычислительной технике и может быть использовано для построения средств автоматики, функциональных узлов систем управления и др

Изобретение относится к области цифровой вычислительной техники и автоматики

Изобретение относится к цифровой вычислительной технике и может быть использовано в процессорах ЭВМ и в устройствах цифровой автоматики

Счетчик // 2028028

Изобретение относится к импульсной технике и может быть использовано в устройствах вычислительной техники и систем управления

Изобретение относится к вычислительной технике

Изобретение относится к импульсной технике
Наверх