Устройство для отладки программ

 

) Изобретение относится к вычислительной технике и может быть использовано В устройствах управления ЭВМ для отладки программ в режиме реального времени. Устройство содержит регистр 1, блок 2 буферных регистров , схему 3 сравнения, первый 4, второй 5, третий 6 и четвертый 7- элементы И, первый триггер 8, элементы ИЛИ 9 и 10, счетчик 11, элемент 12 задержки, распределитель 13 импульсов, блок 14 обработки адресов переходов и второй триггер 15. Изобретение обеспечивает отладку и контроль программ по точкам перехода в режиме реального времени. 2 ил. го г (Л Г9

СОЮЗ СОВЕТСНИХ

СОЦИАЛ ИСТИЧЕСНИХ

РЕСПУБЛИН (19) (11) д1) 4 С 06 F 11/2

1ц: а;;...

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ v. .

ГОСУДАРСТВЕННЫЙ НОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫТИЙ г гГ

Щ И (21) 3843574/24-24 (22) 14.01.85 (46) 30.12.86. Вюл. N9 48 (72) Е.Я. Ваврук, Ю.M. Захарко, А.А. Мельник и И.Г. Цмоць (53) 681.3(088.8) (56) Авторское свидетельство СССР

М 754419, кл. G 06 F 9/20, 1978.

Авторское свидетельство СССР

М 1083194, кл. G 06 F 11/22, 1982. (54) УСТРОЙСТВО ДЛЯ ОТЛАДКИ ПРОГРАММ (57) Изобретение относится к вычислительной технике и может быть использовано в устройствах управления

3ВМ для отладки программ в режиме реального времени. Устройство содержит регистр 1, блок 2 буферных регистров, схему 3 сравнения, первый

4, второй 5, третий 6 и четвертый 7 элементы И, первый триггер 8, элементы ИЛИ 9 и 10, счетчик 11, элемент 12 задержки, распределитель

13 импульсов, блок 14 обработки адресов переходов и второй триггер

15. Изобретение обеспечивает отладку и контроль программ по точкам перехода в режиме реального времени.

2 ил.

1280636

Изобретение относится к вычислительной технике и может быть использовано в устройствах управления

СЦВМ для обеспечения отладки и проверки работы программ в реальном масштабе времени.

Цель изобретения — расширение функциональных возможностей устройства обеспечения фиксации момента выхода программы останова на незапланированную" область, На фиг. 1 приведена структурная схема устройства, на фиг. 2 — функциональная схема блока обработки адресов переходов.

Устройство содержит регистр 1 начального адреса, блок 2 буферных регистров, схему 3 сравнения, первый элемент И 4, второй элемент И 5, третий элемент И 6, четвертый элемент И 7; первый триггер 8, первый элемент ИЛИ 9, второй элемент ИЛИ 10, счетчик 11, элемент 12 задержки, распределитель 13 импульсов, блок 14 обработки адресов переходов, второй триггер 15, информационный вход 16, вход 17 адреса команд, первый 18.1 и второй 18.2 входы трассировки программы, первый 19, второй 20 входы режима работы устройства, входы 21 и 22 признаков команд условных и безусловного переходов, информационные выходы устройства 23, выход 24 неисправной работы устройства, первый 25, второй 26 выходы прерывания устройства.

Блок обработки адресов переходов (фиг. 2) содержит блок 27 памяти, первую 28, вторую 29 схемы сравнения, первый 30, второй 31 элементы И, группу 32 элементов И, элемент ИЛИ

33, регистр 34. В блок 27 записываются адреса следующих точек переходов. При этом по первым выходам записывается адрес первого следующего, перехода, по третьим выходам — адрес второго следующего перехода, по вторым выходам — следующий адрес оперативного запоминающего устройства.

Устройство работает следующим образом.

Режим работы устройства определяется подачей управляющего сигнала на вход 20 (режим I) или вход 19 (режим 11).

В режиме 1 устройство обеспечивает формирование ситнала прерывания в любой заданной точке программы.

Для этого адрес команды, после выполнения которой необходимо произвести прерывания, записывается по входу 16 в регистр начального адреса. Адрес выполняемой команды поступает по входу 17 адреса команд СЦВМ на второй вход схемы 3 сравнения, на первый вход которой подается содержимое регистра 1 начального адреса. При равенстве содержимого регистра 1 с содержимым входа 17 адреса команд схемой 3 сравнения вырабатывается сигнал, который через элемент И 7" поступает на выход 26 устройства и далее на схему прерывания СЦВМ. Вызванная . программа производит фиксирование состояния процессора в оперативной памяти CIJBM что позволяет программисту контролировать и анализировать ход вычислений.

В режиме 11 устройство обеспечивает формирование сигнала прерывания при выполнении заданного количества условных и безусловных переходов или проверки работы программы по всем адресам переходов. В этом случае при выполнении команды условного или безусловного перехода на вход 21 или 22 устройства поступает сигнал перехода, который проходит через элемент ИЛИ 9 и поступает на входы элемента 12 задержки и элемента И 4, на второй вход которого подается единичный сигнал с выхода триггера 8, установка в единичное состояние которого производится двумя способами в зависимости от режима трассировки.

При трассировке заданного участкя программы начальный адрес этого участка записывается в регистр 1 начального адреса и аналогично режиму 1 сравнивается с адресом выполняемой команды. Сигнал сравнения через элемент И 6 и элемент ИЛИ 10 устанавливает триггер 8 в единичное состояние. При трассировке программы сигнал с входа 18 устройства через элемент ИЛИ 10 поступает на вход триггера 8. Количество команд переходов, после которых необходимо произвести прерывания, записывается в дополнительном коде в счетчик 11 по шине 16. На входе 18 — единичный уровень..При наличии единичного сигнала на первом входе элемента

И 4 сигнал перехода с выхода этого элемента производит запуск распре1280636 делителя 13 и переписывает содержимое входа 17 черeз открытые элементы И группы 32 элементов И (на выходе элемента ИЛИ 33 — единичный сигнал) на первый регистр блока 2. Распределитель 13 формирует по второму выходу сигнал, которьгй через открытый элемент И 31 поступает на синхровход счетчика li и прибавляет к нему единицу. Содержимое регистра 2 выно- 10 дится для перезаписи в основную оперативную память по выходной шине 23.

Счетчик 11 считает количество выполненных команд переходов и выдает сигнал переполнения при выполнении 15 заданного количества прерываний.

Сигнал переполнения через элемент

И 5 поступает на вход триггера 8 и устанавливает его в нулевое состояние. Этот же сигнал с выхода 25 уст- 20 ройстна подается на схему прерывания

СЦВМ.

Нуленой сигнал с выхода триггера

8 поступает на вход элемента И 4 и блокирует поступление сигнала перехода на входы регистра блока 2, распределителя 13. После перезаписи содержимого регистров блока 2 в память устройство подготавливается к следующему циклу (установка н единичное состояние триггера 10) аналогично указанному.

Режим проверки работы программы по всем адРесам пеРеходов задается 35 сигналами единичного и нулевого уровня соответственно по входам 18, и 18 .

При работе устройства в режиме II регистр 34 предварительно обнуляется, 40 а триггер 15 устанавливается в еди-" ничное состояние (сигналы установки на фиг. 1 и 2 не приведены). В блоке 27 предварительно записываются адреса переходов: при обработке 45 первого перехода (ПР1) программа может продолжать работу по двум разным ветвям программы к точкам следующих переходов (ПР2, ПРЗ). Из точек переходов ПР2 и ПРЗ программа может продолжать работу соответственно к точкам переходов ПР4, ПР5 и ПР6, ПР7 и т.д.

Тогда по нулевому адресу блока 27 записывается следующая информация: по первым выходам — адрес ПР2, по третьим выходам — ПРЗ, по вторым выходам — адрес, где записаны адреса переходов ПР4 и ПР5, например 1 по четвертому выходу — 1 T,е. по адресу 10 записаны адреса переходон

ПР4 и ПР5, а по адресу II — ПР6, ПР7.

При выполнении программы нход 17 адреса команд СЦВМ сравнивается с одним из двух адресов следующих переходов на схемах 28 и 29 сравнения. 1

Сигнал сравнения поступает через элемент ИЛИ 33 на вход И 31, на второй вход которого поступает сигнал с распределителя 13, по объединению которых осуществляется запись следующего адреса блока 27 в регистр 34.

Одновременно с выхода 1 блока 14 обработки адресов переходов (с группы 32 элементов И) поступает информация в блок 2 буферных регистров и сигнал (с вьгхода элемента И 31) для переключения счетчика 11. При сравнении по третьим входам единичный уровень через элемент И 30 поступает на младший информационный вход регистра 34.

При поступлении команд переходов и несравнении с заданными адресами на выходе элемента ИЛИ 33 — нулевой уровень, который с задержкой на элементе 12 задержки записывается в триггер 15, указывающий на наличие неисправности в СЦВМ или в программе.

Не записывая некоторые адреса переходов в блок 27, возможно проверить отдельные ветви программы. формула изобретения

Устройство для отладки программ, содержащее регистр начального адреса, блок буферных регистров, распределитель импульсов, счетчик, первый триггер, четыре элемента И, два элемента ИЛИ, схему сравнения, элемент задержки, причем входы признаков команд условных и безусловных перехо— дов устройства соединены соответственно с первым и вторым входами первого элемента ИЛИ, выход которого соединен с первым входом первого элемента И и входом элемента задержки„ выход первого элемента И соединен с входом синхронизации распре,делителя импульсов и с входом записи блока буферных регистров, выходы которого являются информационными выходами устройства, первый выход распределителя импульсон соединен с адресным входом блока буферных ре гистров, выход переполнения счетчи (280636 ка соединен с первым входом второго элемента И, выход — с первым входом второго элемента И, выход которого является первым выходом прерывания устройства и соединен с входом установки нуля первого триггера, первый вход задания режима работы устройства соединен с вторым входом второго элемента И и первым входом третьего элемента И, выход которого соединен с первым входом второго элемента

ИЛИ, первый вход задания трассировки программы устройства соединен с вторым входом второго элемента ИЛИ, выход которого соединен с единичным входом первого триггера, прямой выход которого соединен с вторым входом первого элемента И, адресный вход устройства соединен с первым входом схемы сравнения, выход равенства которой соединен с вторым входом третьего элемента И и первым входом четвертого элемента И, второй вход задания режима работы устройства соединен с вторым входом четвертого элемента И, выход которого является вторым выходом прерывания устройства, информационный вход устройства соединен с информационными входами счетчика и регистра начального адреса, выход которого соединен с вторым входом схемы сравнения, о т л и— ч а ю щ е е с я тем, что, с целью расширения функциональных возможностей, за счет обеспечения фиксации момента входа программы на незапланированную область, в устройство введены второй триггер и блок обработки адресов переходов, содержащий блок памяти, первую и вторую схемы сравнения, регистр, два элемента И, блок элементов И и элемент ИЛИ, причем выход элемента задержки соединен с тактовым входом второго триггера, выход которого является выходом неисправной работы устройства, первый, второй, третий и четвертый в информационные выходы блока памяти соединены соответственно с первым входом первой схемы сравнения, с информационным входом регистра, с первым входом второй схемы сравнения, с первым входом первого элемента И и блока обработки адресов переходов, 10 второй вход задания трассировки про- граммы устройства соединен с первым входом элемента ИЛИ блока обработки адресов переходов, выход элемента

ИЛИ соединен с первым входом второго

f5 элемента И, первым входом блока элементов И блока обработки адресов перехода и с информационным входом второго триггера, адресный вход устройства соединен с вторыми входами

20 первой и второй схем сравнения и с вторым входом блока элементов И блока обработки адресов переходов, второй выход распределителя импульсов соединен с вторым входом второго эле25 мента И блока обработки адресов переходов, выходы равенства первой и второй схем сравнения соединеиы соответственно с вторыми и третьими входами элемента ИЛИ, блоки обработ30 ки адресов переходов, выход равенства второй схемы сравнения соединен с вторым входом первого элемента И, выход которого соединен с входом младшего разряда регистра, выход которого соединен с адресным входом блока памяти, блока обработки адресов перехода, выход второго элемента и блока обработки адресов переходов соединен с входом записи регистра

40 блока обработки адресов переходов и со счетным входом счетчика, выходы блока элементов И блока обработки адресов переходов соединены с информационным входом блока буферных ре45 гистров.

1280636

Составитель И.Сигалов

Техред Л.Сердюкова

Редактор К.Волощук

Корректор О.Луговая

Тираж 671 Подписное

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж -35, Раушская наб., д. 4/5

Заказ 7068/55

Производственно-полиграфическое предприятие, r. Ужгород, ул. Проектная, 4

Устройство для отладки программ Устройство для отладки программ Устройство для отладки программ Устройство для отладки программ Устройство для отладки программ 

 

Похожие патенты:

Изобретение относится к вычислительной технике и предназначено для запоминания и подсчета состояний процессора

Изобретение относится к области вычислительйой техники и предназначено для отладки программ и сбора статистических данных о динамических параметрах структур программ, выполняемых на электронных вычислительных машинах

Изобретение относится к вычислительной технике и позволяет повысить быстродействие за счет исключения специальных команд контроля перехода

Изобретение относится к вычислительной технике, в частности к устройствам для регистрации результатов испытаний программ в цифровых системах обработки данных

Изобретение относится к вычислительной технике и может быть использовано для контроля правильности выполнения программ ЭВМ и других устройств и систем программного управления , а также для автоматизированной отладки программ и контроля очередности следования модулей программ

Изобретение относится к цифровой вычислительной технике и предназначено для использования при отладке программ спе1шализированньгх вычислительных систем реального времени

Изобретение относится к вычис-: лительной технике и может быть использовано в аппаратных и гибридных мониторах для организации контроля и отладки программ

Изобретение относится к вычислительной технике, а именно к устройствам для контроля и отладки цифровых управляющих систем, и может быть использовано для имитации функционирования объекта управления, в частности корабельного оружия

Изобретение относится к компьютерным технологиям, в частности к системам и способам формирования дамп файла при возникновении сбоя в работе программы (аварийном завершении программы) в вычислительных системах с ограниченными ресурсами

Изобретение относится к системе с многоядерным центральным процессором, в частности к способу устранения исключительной ситуации в многоядерной системе

Изобретение относится к вычислительной технике и может быть использовано при построении управляющих вычислительных машин (УВМ), нечувствительных к сбоям программ

Изобретение относится к вычислительной технике и может быть использовано в управляющих вычислительных машинах (УВМ), например в системах управления газотурбинного двигателя

Изобретение относится к вычислительной технике и предназначено для автоматизированной отладки программного обеспечения мультимашинных систем, работающих в реальном масштабе времени и имеющих общую память

Изобретение относится к вычислительной технике и может быть использовано в управляющих вычислительных машинах (УВМ)

Изобретение относится к вычислительной технике и может быть использовано для выявления циклических процессов анализируемой программы, регистрации их параметров и хранения регистрируемой информации в блоке памяти с последующей выдачей по запросу
Наверх