Устройство задержки последовательности импульсов с цифровым управлением

 

Изобретение относится к импульсной технике и может быть ,использовано в устройствах различного назначения , где необходимо получение большого регулируемого цифровым кодом времени задержки последовательности

СОЮЗ СОВЕТСНИХ

СОЦИАЛИСТИЧЕСНИХ

РЕСПУБЛИК (19) (И) А1 (51) 4 Н 03 К 5/13

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫТИЙ (21) 3926995/24-21 (22) 12,07.85 (46) 23.01.87, Вюл, У 3 (71) Ленинградский институт авиационного приборостроения (72) А,А,Иержеровский и В.А.Рыжий (53) 621.374 (088.8) (56) Авторское свидетельство СССР

У 855977, кл. Н 03 К 5/13, 16.10.79, (54) УСТРОЙСТВО ЗАДЕРЖКИ ПОСЛЕДОВАТЕЛЬНОСТИ ИМПУЛЬСОВ С ЦИФРОВЪ|И УПРАВЛЕНИЕМ (57) Изобретение относится к импульсной технике и может быть использовано в устройствах различного назначения, где необходимо получение большого регулируемого цифровым кодом времени задержки последовательности

1285576

20 импульсов, длительность которых и паузы между ними являются случайными. Целью изобретения является расширение функциональных возможностей за счет обеспечения возможности задержки апериодической последовательности импульсов, средний период следования которых меньше времени задержки. Для достижения указанной цели в устройстве в каждый канал задержки фронта импульса введены первый регистр памяти 6, блок вычитания 7, первый блок памяти 8, первый коммутатор кодов 9, второй ревер. сивный счетчик 10, элемент И 12, второй триггер 13, блок выделения фронта импульса, первый адресный

Изобретение относится к импульсной технике и может быть использовано в устройствах различного назначения, где необходимо. получение большого регулируемого цифровым кодом времени задержки последовательности импульсов, длительность которых и па. узы между ними являются случайными.

Цель изобретения — расширение функциональных возможностей за счет обеспечения возможности задержки апериодической последовательности импульсов, средний период следования которых меньше времени задержки..

На фиг.1 представлена структурная схема предлагаемого устройства; на фиг.2 — блок синхронизации; на фиг,3 — временные диаграммы, поясняющие работу устройства.

Устройство задержки содержит .генератор 1 тактовых импульсов, элемент НЕ 2, вход которого является входом -устройства, формирующий триг гер 3, выход .которого является выходом устройства, и два идентичных канала задержки фронта импульса, каждый из которых содержит. первый триггер 4, реверсивный счетчик 5, первый регистр 6 памяти, блок 7 вычитания, первый блок 8 памяти, первый коммутатор 9 кодов, второй реверсивный счетчик 10, элемент HJIH J I эле,мент И 12, второй триггер 13, блок

14 выделения фронта импульса, первый адресный счетчик 15, второй адресный счетчик 15, второй адресный счетчик

16, второй блок памяти 17, второй ком-. мутатор кодов 18, второй регистр памяти 19, цифровой компаратор 20, счетчик управления 21 блок синхронизации 22. Устройство содержит также генератор тактовых импульсов 1, элемент НЕ 2, формирующий триггер 3, первый триггер 4, реверсивный счетчик 5, Использование информации на выходе реверсивного счетчика позволяет вычислять значение кода задержки между импульсами, и осуществлять запоминание и преобразование кода в задержку. Таким образом выходная последовательность импульсов будет задержанной копией входной. 1 з.п. флы 3 ил счетчик 16, второй блок 17 памяти, второй коммутатор 18 кодов, второй регистр 19 памяти, цифровой компаратор 20, счетчик 21 управления, блок

22 синхронизации.

В каждом из каналов последовательно соединены первый регистр б памя-. ти, блок 7 вычитания, первый блок-8 памяти, первый коммутатор 9 кодов, второй реверсивный счетчик 10, элемент ИЛИ 11, элемент И 12.и второй триггер 13, блок 14 выделения фронта импульса, первый триггер 4, реверсивный счетчик 5, первый 1.5 и второй 16 адресные счетчики, второй блок .17 памяти, второй коммутатор 18 кодов, второй регистр 19 памяти, цифровой компаратор 20, счетчик 21 управления и блок 22 синхронизации, причем выход блока 14 выделения фронта импульса соединен с установочным входом первого триггера 4, пер-.. вым входом блока 22 синхронизации и инверсным входом записи первого регистра 6 памяти, установочный вход которого соединен с вторым входом блока 7 вычитания и информационным выходом реверсивного счетчика 5, выход переноса которого соединен с вто рым входом элемента ИЛИ 11, с инверснь м счетным входом счетчика 21 ! управления, с инверсным .входом обну ления первого адресного счетчика Ь5, входом записи второго регистра 19 памяти, входом обнуления первого

1285576

10

15 триггера 4, инверсным входом обнуле. ния второго адресного счетчика 16, выход которого соединен с первым входом второго коммутатора 18 кодов и адресным входом второго блока 17 памяти, выход которого соединен с вторым входом первого коммутатора

9 кодов, вход управления которого соединен с выходом счетчика 21 управления, входом выбора элементов памяти блока 22 синхронизации и входом управления второго коммутатора

18 кодов, выход которого соединен с первым входом цифрового компаратора

20 и установочным входом второго регистра 19 памяти, вьц од которого соединен с вторым входом цифрового компаратора 20, выход которого соединен с вторым входом элемента И I2 выход управления первым блоком памяти блока 22 синхронизации соединен с счетным входом первого адресного счетчика 15, выход которого соединен с вторым входом второго коммутатора

18 кодов и адресным входом первого блока 8 памяти, вход записи которого соединен с выходом первого сигнала записи блока 22 синхронизации, выход управления вторым блоком памяти которого соединен с счетным входом второго адресного счетчика 16, а выход второго сигнала записи блока 22 синхронизации соединен с входом записи второго блока 17 памяти, вход установки которого соединен с выходом блока 7 вычитания, второй вход блока 22 синхронизации соединен с входом обнуления второго триггера 13 и выходом второго реверсивного счетчика 10, счетный вход которого соединен с счетным входом реверсивного счетчика 5, вход которого соединен с выходом первого триггера 4, выход второго триггера 13 соединен с входом управления второго реверсивного счетчика 10, входы блоков 14 выделения фронта импульса каналов задержки фронта импульса соединены соответственно с входом и выходом элемента НЕ 2, а выходы элементов ИЛИ 11 каналов задержки фронта импульса соединены с соответствующими входами формирующего триггера 3, выход генератора 1 тактовых импульсов соединен с счетными входами реверсивных счетчиков 5 каналов задержки фронта импульса, установочные входы ревер/» сивных счетчиков 5 каналов задержки

55 фронта .импульса объединяются и явля. ются входом установки кода задержки.

Блок 22 синхронизации содержит элемент НЕ 22-1, блок 22-2 выделения фронта и среза импульса, блок

22-3 выделения среза импульса, триггер 22-4, первый элемент И 22-5, второй элемент И 22-6, третий элемент И 22-7, четвертый элемент И

22-8 пятый элемент И 22-9, шестой элемент И 22-10, первый элемент

ИЛИ 22-11, второй элемент ИЛИ 22-12.

Вход выбора элементов памяти блока 22 синхронизации соединен с входом элемента НЕ 22-1, первым входом шестого элемента И 22-10, первым входом второго элемента И 22-6, первым входом третьего элемента И 22-7 и входом блока 22-2 выделения фронта и среза импульса, выход которого соединен с первым входом триггера

22-4, выход которого соединен с первым входом пятого элемента И 22-9, вторым входом шестого элемента И 221О, первым входом первого элемента

И 22-5 и вторым входом третьего элемента И 22-7, третий вход которого соединен с выходом 22-3 блока выделения среза импульса и вторым входом первого элемента И 22-5, третий вход которого соединен с выходом элемента

HE 22-1, вторым входом пятого элемента И 22-9 и первым входом четвертого элемента И 22-8,выход которого сое-. динен с первым входом первого "элемента ИЛИ 22-12, второй вход -которого соединен с выходом третьего элемента

И 22-7, первый вход блока 22 синхронизации соединен с вторым входом триггера 22-4, входом блока 22-3 выделения среза импульса, третьим входом шестого элемента И 22-10 и третьим входом пятого элемента И 22-9, выход которого является первым сигналом записи блока 22 синхронизации, выход шестого элемента И 22-10 является выходом второго сигнала записи блока 22 синхронизации, второй вход которого соединен с вторым-входом четвертого элемента И 22-8 и вторым выходом второго элемента И 22-6, выход которого соединен с первым входом первого элемента ИЛИ 22-11 второй вход которого соединен с выходом первого элемента И 22-5 ° Выход первого элемента ИЛИ 22-11 является выходом управления первым блоком памяти блока 22 синхронизации, а выход

1285576

3i диаграмма напряжения на выходе второго триггера первого канала задержки фронта импульса диаграмма, отображающая состояние реверсивного счетчика досчета первого канала задержки фронта импульса диаграмма напряжения на выходе реверсивного счетчика досчета первого канала задержки фронта импульса диаграмма напряжения на выходе первого канала задержки фронта импульса диаграмма напряжения на входе второго канала задержки фронта импульса диаграмма напряжения на выходе блока выделения фронта импульса второго канала. задержки фронта импульса диаграмма напряжения на выходе второго канала задержки фронта импульса диаграмма напряжения на выходе устройства

34—

35—

36—

3738—

Устройство работает следующим об разом. второго элемента ИЛИ 22-12 является выходом управления вторым блоком памяти блока 22 синхронизации.

На фиг,3 представлены следующие временные диаграммы:

23 — диаграмма напряжения на входе устройства

24 — диаграмма напряжения на выходе блока выделения фронта импульса

25 — диаграмма напряжения на выходе генератора тактовых импульсов

26 — диаграмма напряжения на выходе первого триггера первого канала задержки фронта импульса

27 — диаграмма, отображающая состояние реверсивного счетчика первого канала задержки фронта импульса

28 — диаграмма напряжения на выходе переноса реверсивного счетчика первого канала задержки фронта импульса

29 — диаграмма напряжения на входе записи первого блока памяти пер вого канала задержки фронта импульса

30 — диаграмма напряжения на выходе счетчика управления первого канала задержки фронта импульса

40 Если интервал следования фронтов входных импульсов не меньше времени задержки, то первый канал задержки фронта импульса 1 работает следующим образом. Фронтом импульса с выхода

45 блока 14 выделения фронта импульса устанавливается первый триггер 4 в состояние логической единицы, разре шая тем самым реверсивному счетчику 5 обратный счет импульсов, приходящих на его синхровход. В момент формирования импульса переноса на соответствующем выходе реверсивного счетчика 5 первый триггер 4 устанавливается в исходное состояние переводя реверсивный счетчик 5 в режим установки, Импульс переноса, сформированный реверсивным счетчиком 5, проходит на выход канала задержки

4юонта импульса через элемент ИЛИ 11, 5

f5

Каждый канал задержки фронта импульса вырабатывает импульс, фронт которого задержки относительно фронта сигнала, поступающего на вход канала задержки фронта импульса, Эта задержка определяется кодом, поступающим на вход установки кода задержки, На вход первого канала задержки фронта импульса поступает сигнал с входа устройства, а на вход второго — инвертированный сигнал.

Таким образом на входы формирующего триггера 3 поступают импульсы, задержка которых относительно фронтов и срезов импульсов на входе устройства определяется указанным кодом, а на выходе формирующего триггера

3 формируется задержанный сигнал.

Каналы задержки фронта импульса устроены идентично, поэтому рассмотрим работу первого канала задержки фронта импульса. В исходном состоянии на выходах первого 4 и второго

13 триггеров установлено напряжение, соответствующее логическому нулю, реверсивный счетчик 5 и второй реверсивный счетчик 10 находятся в режиме установки, первый 15 и второй 16 адресные счетчики обнулены.

Полагаем, что на выходе счетчика

21 управления установлено напряжение соответствующее логическому нулю.

В зависимости от соотношения периода следования фронтов входных импульсов и времени задержки возможны для варианта работы канала задержки фронта импульса.

1285576

В том случае, если интервал следования фронтов входных импульсов меньше времени задержки, первый канал задержки фронта импульса работает следующим образом, Фронтом им- 5 пульса с выхода блока 14 выделения фронта импульса первый триггер 4 устанавливается в состояние логической единицы, разрешая тем самым обратный счет импульсов, приходящих на счет-. ный вход реверсивного счетчика 5 ср зом импульса с выхода блока 14 выделения фронта импульса. Значение кода на информационном выходе реверсивного счетчика 5 заносится в первый регистр 6 памяти, При этом фронтом следующего импульса с выхода блока

14 выделения фронта импульса код, соответствующий интервалу задержки между фронтами импульсов, поступающих на вход первого канала задержки фронта импульса, записывается в соответствующую ячейку первого блока 8 памяти, Импульс для записи ин25 формации в первый блок 8 памяти поступает от блока 22 синхронизации.

По срезу импульса с выхода блока 14 выделения фронта импульса, блок 22 синхронизации вырабатывает импульс, который поступает на счетный вход

30 первого адресного счетчика 15 для подготовки к записи следующей ячейки первого блока 8 памяти.

11н 11п

Срезом импульса с выхода блока

14 выделения фронта импульса код с информационного выхода реверсивного счетчика 5 переписывается в первый регистр 6 памяти, В момент формирования фронта следующего импульса на выходе блока 14 вьщеления фронта импульса код, соответствующий интервалу задержки между фронтами импульсов на входе первого канала задержки фронта импульса, записывается в следующую ячейку первого бло-. ка 8 памяти. Затем вновь меняется адрес для записи новой информации

B первый блок 8 памяти. Цикл, состоящий из записи соответствующего кода в первый блок 8 памяти, смены адреса первого адресного счетчика

15 и записи информации в первый регистр 6 памяти повторяется каждый раз после формирования импульса на выходе блока 14 выделения фронта импульса во время обратного счета реверсивного счетчика 5, Таким образом коды, соответствующие интервалу задержки между фронтами входных импульсов, записываются в первый блок

8 памяти, а этот код вычисляется в блоке 7 вычитания как разность кодов предыдущего и текущего кодов на информационном выходе реверсивного счетчика 5, rpe N„, — код на выходе блока вычитания;

N„ — код, хранящийся.в первом регистре памяти, который соответствует коду на информационном выходе реверсивного счетчика в момент прихода фронта предыдущего импульса с выхода блока.выделения фронта импульса;

N — текущий код на информационном выходе реверсивного счетчика.

После окончания счета на выходе переноса реверсивного счетчика 5 вырабатывается импульс, который устанавливает первый триггер в исходное состояние, Этот же импульс Проходит на выход первого канала задержки фронта импульса через элемент ИЛИ

11. Фронтом импульса переноса во второй регистр 19 памяти записывается код с выхода первого адресного счетчика 15. Таким образом, во втором регистре 19 памяти хранится код, соответствующий количеству входных импульсов, приходящих за время обратного счета реверсивного счетчика

5. Спадом импульса переноса с соответствующего выхода реверсивного счетчика 5 счетчик 21 управления устанавливается в состояние логической единицы, При этом выход первого блока 8 памяти подключается через первый коммутатор 9 кодов к соответствующему входу второго ревер-сивного счетчика 10. Таким образом . во второй реверсивный счетчик 10 записывается код из пе вой ячейки первого блока 8 памяти.

После этого на вход второго триггера 13 поступает импульс, устанавли вая его в состояние логической единицы, и второй реверсивный счетчик

10 начинает обратный счет импульсов, приходящих на счетный вход. На счетный вход первого адресного счетчика

15 приходит импульс с соответствующе

9 го выхода блока 22 синхронизации после установки второго триггера 13 в состояние логической единицы. Таким образом на выходе первого блока

8 памяти устанавливается следующее значение кода, соответствующее интервалу между импульсами. После формирования импульса переноса на выходе второго реверсивного счетчика

10 второй триггер 13 устанавливается 10 состояние логического нуля. Импульс переноса с выхода второго реверсивного счетчика 10 проходит на выход первого канала задержки фронта импуль. са через элемент ИЛИ 11. Во второй реверсивный счетчик 10 записывается новая информация о задержке фронтов входных импульсов, затем он начина ет обратный счет импульсов. На счетный вход первого адресного счетчика 15 поступает импульс и на выходе первого блока 6 памяти устанавливается новая информация. Запись новой информации во второй реверсивный счетчик 10 возможна за счет конеч25 ного быстродействия элементов ИЛИ 11 и И 12.

Цикл считывания информации из. первого блока 8 памяти, записи ее

ЗО во второй реверсивный счетчик 10 и смены адреса первым адресным счетчиком 15 продолжается pо тех пор, пока коды на входах цифрового компаратора 20 не сравняются. Таким образом цифровой компаратор 20 прерывает запуск второго триггера 13 после выработки вторым реверсивным счетчиком 10 такого количества импульсов, какое было во время обратного

40 счета реверсивным счетчиком 5. Если во время обратного счета вторым реверсивным счетчиком 10 или его переключения, на выходе блока 14 выделения фронта импульса появляется импульс, то начинает снова считать реверсивный счетчик 5, а последующие импульсы с выхода блока 14 формирования осуществляют запись ин1 формации об интервале задержки между импульсами во второй блок 17 памяти. После окончания счета реверсивным счетчиком 5 коды о задержке между импульсами преобразуются в задержку во втором реверсивном счет55 чике 10. Таким образом на выходе первого канала задержки фронта импульса сформированы импульсы, задержки фронтов которых относитель76

10 но фронтов сигналов, поступающих на вход, определяются кодом, приходящим на вход установки кода задержки. формула изобретения

1. Устройство задержки последовательности импульсов с цифровым уп" равлением, содержащее генератор тактовых импульсов, формирующий триггер, элемент НЕ и два идентичных канала задержки фронта импульса, входы которых подключены соответственно к входу и выходу элемента НЕ, вход которого является входом устройства, тактовые входы которых соединены с выходом генератора тактовых импульсов, установочные входы подключены к шинам задания кода, а выходы — к соответствующим входам формирующего триггера, выход которого является выходом устройства, причем каждый из каналов задержки фронта импульса содержит последова- тельно соединенные первый триггер и реверсивный счетчик, выход переноса которого соединен с входом обнуления первого триггера, счетный вход реверсивного счетчика канала задержки фронта импульса является его тактовым входом, установочные входы реверсивного счетчика канала задержки фронта импульса. являются его установочными входами, о т л и . ч а ю щ е е с я тем, что, с целью расширения функциональных воэможностей эа счет обеспечения возможности задержки апериодической последовательности импульсов, средний период следования которых меньше времени задержки, в каждый канал эа держки фронта введены последовательно соединенные первый регистр памяти, блок вычитания, первый блок памяти, первый коммутатор кодов, второй реверсивный счетчик, элемент ИЛИ, элемент И и второй триггер, блок выделения фронта импульса, первый и второй адресные счетчики, второй блок памяти, второй коммутатор кодов, второй регистр памяти, цифровой ком паратор, счетчик управления и блок синхронизации, причем выход блока выделения фронта импульса соединен с установочным входом первого триггера, первым входом блока синхронизации и инверсным входом записи первого регистра памяти, установочный вход ко1285576

12 торого соединен с вторым входом блока вычитания и информационным выходом реверсивного счетчика, выход переноса которого соединен с вторым входом элемента ИЛИ, с инверсным счетчиком 5 входа счетчика управления, с инверсным входом обнуления первого адресного счетчика, входом записи второго регистра памяти, инверсным входом .обнуления второго адресного счетчика, выход которого соединен с первым входом второго коммутатора кодов и адресным входом второго блока памяти, выход которого соединен с вторым входом первого коммутатора кодов, вход управления которого соединен с выходом счетчика управления, входом выбора элементов памяти блока синхронизации и входом управления второго коммутатора кодов, выход которого соединен с первым входом цифрового компаратора и установочным входом второго регистра памяти, выход которого соединен с вторым входом цифрового компа- 25 ратора, выход которого соединен с вторым входом, элемента И, первый выход управления блока синхронизации соединен с счетным входом первого адресного счетчика, выход которого соединен с вторым входом второго коммутатора кодов и адресным входом первого блока памяти, вход записи которого соединен с выходом первого сигнала записи блока синхронизации, выход управления вторым блоком памяти которого соединен с счетным входом второго адресного счетчика, а выходвторого сигнала записи блока синхро низации соединен с входом записи

40 второго блока памяти, вход установки которого соединен с выходом бло-. ка вычитания, второй вход блока синхронизации соединен с входом обну. ления второго триггера и выходом второго реверсивного счетчика, -счетный вход которого соединен с счетным входом реверсивного счетчика, выход второго триггера соединен с входом управления второго реверсивного счетчика, вход блока вьщеления фронта импульса является входом первого и второго канала задержки фронта импульса, а выход элементов ИЛИ канала задержки фронта импульса является его выходом.

2. Устройство по п.1, о т л и ч аю щ е е с я тем, что блок синхрони»; зации содержит элемент НЕ, вход ко-, торого является входом выбора элементов памяти блока синхронизации, соединенным с первым входом второго элемента И, первым входом третьего элемента И и входом блока вьщеления фронта и среза импульса, выход которого соединен с первым . входом триггера, выход которого соединен с первым входом пятого элемента И, вторым входом шестого элемента И, первым входом первого элемента И и вторым входом третьего элемента И, третий вход которого сОединен с выходом блока выделения среза импульса и вторым входом первого элемента

И, третий вход которого соединен с выходом элемента НЕ, вторым входом пятого элемента И и первым входом четвертого элемента И, выход которого соединен с первым входом второго элемента ИЛИ, второй вход которого соединен с выходом третьего элемента И, первый вход блока синхронизации соединен с вторым входом тригге. ра, входом блока вьщелениж среза импульса, третьим входом шестого элемента И и третьим входом пятого элемента И, выход которого является первым сигналом записи блока синхронизации, выход шестого элемента И является выходом второго сигнала записи блока синхронизации, второй вход которого соединен с вторым входом четвертого элемента

И и вторым выходом второго элемента

И, выход которого соединен с первым входом первого элемента ИЛИ, второй вход которого соединен .с выходом первого элемента И, выход первого элемента И является выходоь управления первым блоком памяти блока синхронизации, а выход второго элемента ИЛИ является выходом управления вторым блоком памяти блока синхронизации.

1285576 ий согни

ык&Я ой ианал икки

ВЮ

A.Ф ж7 упщ!реперам Еюои ппгевэ т5 юР улдЖеaln0P4rpt ои ламюлв—

Мл. 1Е торси

608

&.9 фиЕ.Z

Фиг. 3

ВНИИПИ Заказ 914 Тираж 902 Подписное

Произв.-полигр. пр-тие, г. Ужгород, ул. Проектная, 4

Устройство задержки последовательности импульсов с цифровым управлением Устройство задержки последовательности импульсов с цифровым управлением Устройство задержки последовательности импульсов с цифровым управлением Устройство задержки последовательности импульсов с цифровым управлением Устройство задержки последовательности импульсов с цифровым управлением Устройство задержки последовательности импульсов с цифровым управлением Устройство задержки последовательности импульсов с цифровым управлением Устройство задержки последовательности импульсов с цифровым управлением 

 

Похожие патенты:

Изобретение относится к импульсной технике

Изобретение относится к импульсной технике, в частности к устройствам временной задержки сигналов эмиттерно-связанной логики

Изобретение относится к области приборостроения и может быть использовано в

Изобретение относится к импульсной технике и может быть использовано в устройствах автоматики и вычислительной техники для преобразования асинхронных импульсных сигналов в сигналы, синхронизированные по дпительности и по фазе с сигналами синхронизации

Изобретение относится к импульсной технике иможет быть применено в корреляционной и измерительной технике

Изобретение относится к импульсной технике и может быть использовано для формирования интервалов времени

Изобретение относится к устройствам передачи информационного сигнала и может найти применение в системах управления, контроля, измерения, вычислительных устройствах, устройствах связи различных отраслей техники

Таймер // 2100901
Изобретение относится к устройствам отсчета времени и может найти применение в системах управления, контроля, измерения, вычислительных устройствах, устройствах связи и других устройствах различных отраслей техники

Изобретение относится к области импульсной техники

Изобретение относится к импульсной технике и может быть использовано в устройствах автоматики и вычислительной технике

Таймер // 2130692
Изобретение относится к устройствам времени и может найти применение в системах управления, контроля, измерения, вычислительных устройствах, устройствах связи различных отраслей техники

Таймер // 2199177
Изобретение относится к импульсной технике и может быть использовано в устройствах вычислительной техники и систем управления

Изобретение относится к импульсной технике

Таймер // 2213366
Изобретение относится к импульсной технике

Изобретение относится к импульсной технике

Изобретение относится к импульсной технике и может быть для использовано в устройствах автоматики, вычислительной и измерительной техники
Наверх