Устройство для сопряжения цвм с накопителями на магнитной ленте

 

Изобретение относится к области цифровой вычислительной техники, в частности к устройствам для сопряжения , и может быть использовано для сопряжения IJBM с внешней магнитной памятью. Целью изобретения является повышение достоверности обмена за счет самотестирования, автономного копирования магнитных лент, обеспечения пошагового режима работы и возможности чтения состояния контрольных точек управляющей программы устройство .. Устройство содержит блок связи с каналом ЦВМ, блок связи с накопителями на магнитной ленте,блок синхронизации, блок передачи данных, блок управления режимом работы. Устройство имеет мощньш 16-разрядный быстродействующий процессор и оригинальную архитектуру, позволяющую извне заглянуть во все внутренние блоки устройства. Все это обеспечивает повышенную интеллектуальность устройства. 2 з.п. ф-лы, 10 ил., 1 табл. КЛ 00 00

СОЮЗ СОВЕТСНИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИН цц 4 G 06 F 13/00 и и, БЙБЛНОТсьА

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

Н АВТОРСКОМУ(СВИДЕТЕЛЬСТВУ

ГОСУДАРСТВЕННЫЙ НОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ (21) 3943519/24-24 (22) 13.06. 85 (46) 07.02.87. Бюл. Ф 5 (71) Институт космических исследований АН СССР (72) В.А.Давыдов, В.Г.Попов, В.М.Козлов и Л.С.Чесалин (53) 681.3(088.8) (56) Авторское свидетельство СССР

У 881722, кл. G 06 F 3/04, 1981.

Устройство управления накопителями на магнитной ленте 15 ВЕМА-10-001

Техническое описание. (54) УСТРОЙСТВО ДЛЯ СОПРЯЖЕНИЯ ЦВМ

С НАКОПИТЕЛЯМИ НА МАГНИТНОЙ ЛЕНТЕ (57) Изобретение относится к области цифровой вычислительной техники, в частности к устройствам для сопряжения, и может быть использовано для сопряжения ЦВМ с внешней магнитной,.SU„„1288708 А 1 памятью. Целью изобретения является повышение достоверности обмена за счет самотестирования, автономного копирования магнитных лент, обеспечения пошагового режима работы и возможности чтения состояния контрольных точек управляющей программы устройство. Устройство содержит блок связи с каналом ЦВМ, блок связи с накопителями на магнитной ленте, блок синхронизации, блок передачи данных, блок управления режимом работы. Устройство имеет мощный 16-разрядный быстродействующий процессор и оригинальную архитектуру, позволяющую извне "заглянуть во все внутренние блоки устройства. Все это обеспечивает повышенную интеллектуальность устройства. 2 з.п. ф-лы, 10 ил., 1 табл.

1288708

Изобретение относится к области цифровой вычислительной техники, в частности к устройствам для сопряжения, и может быть использовано для сопряжения цифровой вычислительной машины с внешней магнитной памятью.

Целью изобретения является повышение достоверности обмена за счет самотестирования, автономного копирования магнитных лент, обеспечения пошагового режима работы и возможности чтения состояния контрольных точек управляющей программы устройства.

На фиг. 1 приведена блок-схема устройства на фиг. 2 — схема блока связи с каналом ЦВМ а фиг, 3 — схема блока передачи данных, на фиг.4 схема блока синхрониэации на фиг.5 схема блока связи с накопителями на магнитной ленте на фиг. 6 — схема блока управления режимом работы; на фиг. 7 — блок-схема алгоритма микропрограммы устройства, на фиг. 8 работа устройства в рабочем режиме на фиг. 9 — выполнение операций "Запись" и "Запись конца файла"; на фиг. 10 — выполнение операции "Перемотка".

Устройство содержит (фиг. 1) канал ЦВМ 1, вход-выход 2 устройства для подключения входа-выхода адреса данных ЦВМ, вход-выход 3 устройства для подключения входа-выхода управляющих сигналов ЦВМ, входы-выходы накопителей 4 на магнитной ленте, блок 5 связи с каналом ЦВМ, блок 6 связи с накопителями на магнитной ленте, блок 7 синхронизации, блок 8 передачи данных, блок 9 управления режимом работы (БУРР).

Блок 5 связи с каналом ЦВМ (БСК) содержит (фиг. 2) приемопередатчик

10, первый дешифратор 11 адреса, регистр 12 адреса, второй дешифратор

13 адреса, интерфейсный блок 14.

Блок 8 передачи данных (БПД) содержит (фиг. 3) регистр 15 обмена, операционный блок 16, мультиплексор

17 условий, блок 18 выбора следующего адреса, блок 19 управления адресом, блок 20 постоянной памяти, регистр 21 микрокоманд, образующие блок микропрограммного управления, блок 22 контроля по четности, мультиплексор 23 адреса.

Блок 7 синхронизации (БС) содержйт (фиг. 4) генератор 24 импульсов, 45

55 сора (косвенная адресация) .

В состав микропроцессорной системы входят операционный блок, состоящий иэ четырех микропроцессорных секций 1804 BCi, блок выбора следующего адреса (УСА) 1804 ВУЗ, три секции блока управления адресом микрокоманды (УАМ) 1804 ВУ2, блок постоянной памяти (lIMK) объемом 512 «32 бит, выполненный на ПЗУ 556 РТ5, регистр микрокоманд (РМК), состоящий из восьми регистров 1804 ИР1, и 32-разрядный мультиплексор условий с инвертором и триггером условия. Обмен данными между внутренними узлами систеделитель 25 частоты, первый, второй коммутаторы 26 и 27, программируемый таймер 28. Блок 6 связи с накопителями на магнитной ленте (BCHMJI) содержит (фиг. 5) первый дешифратор 29, первый регистр 30 данных, блок 31 формирователей, блок 32 согласующих элементов, второй регистр 33 данных, второй дешифратор 34, блок 35 триггеров.

Блок 9 управления режимом работы (БУРР) содержит (фиг. 6) дешифратор

36 режима, регистр 37 режима, дешифратор 38 управления адресом, дешифратор 39 управления блоком синхронизации.

Работой всего устройства управляет микропроцессорная система, входящая в состав БПД, выполненная на микропроцессорном комплекте 1804. Основные параметры системы: длина микрокоманды 32 разряда,.длина слова

I данных 16 разрядов, адресуемая па25 мять микропрограмм 0-4095,. количество проверяемых признаков для условных переходов 32 (из них 16 — слово данных), тактовая частота 6 МГц. Любая команда выполняется за один такт.

30. Устройство позволяет производить арифметические и логические операции с 16-разрядными числами, осуществлять различные типы сдвигов, прове i

l рять результат операции (ноль резуль35 тата, знак, перенос), проверять значение любого бита данных, осуществлять условные и безусловные переходы, вызовы подпрограмм, вводить в регистры процессора константы, хранящиеся

40 в поле микрокоманд, выводить и вводить в. процессор данных из внешних регистров. За два такта производится выборка микрокоманды по адресу, хранящемуся в одном из регистров процес35

3 12887 мы и другими блоками устройства производится по 16-разрядной шине данных.По ней же передается адрес перехода и константы, которые при необходимости поступают на шину из PMK.

Порядок работы устройства следующий.

При включении питания из канала

ЦВМ 1 поступает сигнал "Сброс" на очищающие входы регистров устройства и на вход установки нулевого адреса блока 19. Последний подает нулевой адрес на вход блока 20. Из памяти команда поступает на вход регистра

21. На время действия сигнала "Сброс" 15 заблокирована выработка тактовых импульсов от генератора, но посредством коммутатора 26 и таймера 28 в

БСУ формируется один импульс, поступающий на тактирующие входы блока 19 20 и регистра 21. По его переднему фронту команда заносится в регистр 21, микрокоманда поступает на шину команд, а в счетчик микрокоманд блока

19 записывается адрес I. С выхода 25 регистра 21 микрокоманда поступает на шину команды, а с шины — на командные входы различных узлов. устройства.

По окончании действия сигнала "Сброс" разрешается выработка тактовых им- 30 пульсов от генератора. Последовательность выполнения команд следующая.

В течение одного периода тактовой частоты, которая составляет 6 МГц, команда выполняется.

По фронту тактового импульса реА зультат фиксируется, в регистр 21 заносится следующая микрокоманда, а блок 19 вырабатывает адрес новой команды, т.е. в течение времени вы- 40 полнения команды происходит выборка из памяти следующей команды.

Система команд и назначения различных полей приведены в таблице.

Всего существует шесть типов команд: процессорная, обеспечивающая выполнение арифметических операций в процессоре и сдвиг результата; ввод— ввод данных в процессор из внешних регистров; вывод — вывод из процессора во внешние регистры, ввод констант — ввод в процессор 16-разрядной константы из поля микрокоманд, адрес перехода — занесение в блок 19 12разрядного адреса следующей команды, сброс, действующий через БС анало-гично сигналу "Сброс" из канала.

При выполнении всех команд, кроме

"Ввод констант" и "Сброс", проверя08 4 ется какое-либо условие, вид условия (о или 1) и выбирается источник следующего адреса в зависимости от выполнения в предыдущей команде.

Любая команда разбита на несколько полей. Разряды 14, 15 и 21 задают код команды, которые в БС участвуют в выработке управляющих импульсов.

Разряды 0-12 поступают на входы всех микропроцессорных секций. Они кодируют вид операцИи АЛУ (3-5), источник операндов (0-2), приемник результата (6-8), адрес одного из регистров процессора (9-12). Разряд 13— сигнал переноса на младшую микропроцессорную секцию для операций АЛУ.

С 16 по 20 разряды в зависимости от вида команды задают либо адрес внут-реннего регистра процессора, либо адрес регистра обмена, либо через

БС вырабатывают управляющие импульсы на узлы устройства. В процессорной команде разряд 20 вместе с 21 определяет тип сдвига результата операции. Разряды 22-27, поступающие на вход мультиплексора условий, определяют адрес проверяемого условия и его значение (О или 1). Разряды 2831 через блок 18 задают источник адреса следующей микрокоманды после текущей. Им может быть счетчик микрокоманд блока 19 (в этом случае адрес следующей микрокоманды на единицу больше предыдущей), стек, регистр адреса, шина данных. В случае команды "Адрес перехода" в разрядах 0-11 содержится адрес микрокоманды, которая поступает из регистра 21 на шину данных а с нее в случае выполнения условий или при безусловных переходах — в блок 19. В этом случае процессор не выполняет никакой команды, но при этом проверяются внешние условия (например, работа таймера, окончание обмена с НМЛ и т.д.).

В команде "Ввод констант" в разрядах 16-31 содержится константа, которая из регистра 21 поступает на шину данных, а затем — в процессор. В этой команде не проверяются условия и источником адреса следующей команды может быть только счетчик микрокоманд блока 19. Блок связи с каналом ЦВМ (БСК) предназначен для обмена данными между устройством и ЦВМ в трех режимах работы: в программном, режиме прямого доступа и прерываний. Обмен данными и адресом (разрядов — 16) между каналом ЦВМ и внутренней маги1 2887 08 стралью осуществляет приемопередатчик

10, который представляет собой четыре микросхемы. канальных приемопередатчиков ° Каждая линия канала является двунаправленной. Управление приемом 5 и выдачей информации производится от внутренних узлов устройства после обработки управляющих сигналов.

Принятая информация поступает на внутреннюю шину. В частности адрес поступает на дешифратор 11 адреса, выполненный на одной микросхеме ПЛМ.

Дешифруется старшая часть 16-разрядного адреса за исключением младших четырех разрядов. Старшая часть on15 ределяет обращение ЦВМ к устройству, младшая часть определяет конкретный, блок устройства и фиксируется на время обращения в регистре адреса.

Для осуществления режимов обмена данными между устройством и ЦВМ служит блок 14 обмена с каналом, выполненный на БИС: "Схема интерфейса".

Блок 14 в программном режиме принимает управляющие сигналы и передает их на внутренние узлы устройства.Так сигнал синхронизации поступает на регистр адреса и фиксирует в нем млад" шие разряды адреса.

По сформировавшимся от внутренних

30 узлов устройства запросам устройство обмена осуществляет выработку собтветствующих протоколов обмена с UBM в режимах прямого доступа и прерываний.

Кроме этого, для операций "Чтение" или "Запись" устройство вырабатывает сигналы управления на узлы устройства во всех перечисленных режимах. В выполненном на БИС IIJIM дешифратор 13 производится логическая обработка сигналОв, поступающих от устройства обмена и регистра адреса, и вырабатываются следующие сигналы на регистры обмена БПД: адрес регистра, строб разрешения записи в младший байт регистра и старший, сигнал чтения. Помимо этого, ПЛМ управляет шинным формирователем и вырабатывает сигнал

"СИП" в устройство обмена при программном доступе.

Основным устройством, осуществляющим связь между БСК и БПД, является регистр 15 обмена, представляющий собой восемь регистров с возможностью записи и чтения на два направления. Одно направление — это вход и выход шины данных от ЦВМ. Другое направление — это вход и выход шины данных БПД, т.е. внутренней шины данных устройства. При записи-чтении с канала ЦВМ адресация регистров обмена производится от БСК. При записи-чтении от устройства адрес поступает от БПД через мультиплексор.

Назначение последнего — обеспечить непосредственный доступ к внутренней шине данных с канала ЦВМ. При переводе. устройства в режиме диагностики мультиплексор 23 адреса передает не адрес от шины команд БПД, а постоянный адрес (обращение к регистру с адресом 7), через который проходит передача данных в йаправлениях от шины данных БСК к шине данных БПД и наоборот. Режймы чтения-записи регистров обмена задаются от БСК.

БСНМЛ предназначен для передачи сигналов управления и данных от внутренних схем устройства к HMJI a также приема и передачи сигналов от HKI.

Со стороны внутренней шины данных устройства в блоке имеется ряд регистров. Регистры, доступные для записи информации из БПД, следующие: регистр управления НМЛ, регистр данных для НМЛ.

Регистры, доступные для чтения в Б?Щ регистр состояния HKI, регистр данных НМЛ.

Синхронизация записи первых и чтения вторых производится специальными сигналами от БС. Регистры выполнены на микросхемах средней интеграции.

Информация, предназначенная для передачи на HNJI с регистров, поступает на формирователи усилителя, которые осуществляют передачу сигналов данных и управления по кабелям на

НМЛ. Информация, поступающая на оба

HKI, одинаковая. Выбор НМЛ производится радиально.

Данные и сигналы управления от

НМЛ поступают на набор согласующих элементов, представляющих собой резистивные делители и приемники логических сигналов. После формирования эти сигналы поступают на входы регистров, доступных по чтению для устройства. Запись в эти регистры происходит по синхросигналам от

НМЛ.

Информация о процедурах обмена между устройством и HMJI поступает в узел признаков окончания обмена, нения. Таким образом, посредством

БУРР ЦВМ эмулирует работу устройства, но при этом после выполнения кажцой команды может проверить результат.

Помимо этого,.через БУРР можно загрузить в блок 19 любой адрес,что .позволяет выбирать в зависимости от режима работы микропрограммы, реализующие функции, отличные от штатных.

К ним относится выполнение таких операций, как копирование информации с одного НМЛ на другой без. участия программы в ЦВИ, проверка контрольных сумм на магнитных лентах, запуск программ тестирующих внутренние узлы контроллера, с выдачей резуль-. татов в ЦВИ через регистр 15 обмена.

В случае сбоя, выбирая определенные последовательности команд и управляя их выполнением через БУРР, возможна локализация неисправности во многих случаях с точйостью до микросхемы или связи.

Последовательность работы БУРР следующая. Из ЦВИ по адресу регистра режима заносится управляющее слово следующего формата: разряды 0-11 адрес микрокоманды, 12 — команда на формирование одного тактового импульса в течение обращения, 13 — останов внутренней выработки тактирующих импульсов, 14 — выбор младших либо старших 16 разрядов микрокоманды для чтения в ЦВМ, а также при значении

"0" разряда t2 разрешение занесения адреса МК в блок 19. Разряды 13-14 запоминаются в регистре режима при появлении управляющего импульса из дешифратора регистра режима. Разряд

12 в случае его единичного,значения в момент обращения формирует один такт. Разряды 0-11 поступают на вход регистра 15 обмена. Если значение разряда 14 равно "О", а разряда 12"1", то мультиплексор 3 адреса подключает к шине данных тот регистр 8 обмена, к которому происходит обращение из ЦВИ, т.е..в этом случае информация иэ ЦВМ непосредственно выходит на внутреннюю шину данных.Од-. новременно при описанных значениях разрядов 12 и 14 блок 19 переходит на прием адреса с шины данных и передачу его на вход блока 20. Выбранная микрокоманда поступает на вход регистра 21. Через некоторое время специальная логика формирует один импульс, по которому микрокоманда

7 1288708

Он предназначен для извещения о выдаче информации из устройства для

НМЛ и о выдаче информации в обратном направлении.

Узел представляет собой два триг- 5 гера, взводимых при подготовке информации и сбрасываемых при прохождении .синхронизации. Таким образом, выходы этих триггеров извещают устройство о передаче или приеме информации.

БС предназначен для выработки основных тактирующих и управляющих сигналов для узлов устройства.

Основная тактовая частота вырабатывается кварцевым генератором 12 ИГц.

Импульсы постуиают на две микросхемы делителей частоты, на выходе .которых получаются частоты 6; 2, 1;.0,5, О, 125 ИГц. Они поступают на узел выработки тактирующих импульсов. В этом узле осуществляется управление прохождением тактирующих импульсов от

БУРР. Таймер, используя тактовые частоты, вырабатывает временные задержки и последовательности импульсов, необходимые для управления НМЛ. Управление таймеров осуществляется с шины данных путем записи управляющих слов из БПД. Таймер выполнен на одной БИС 580 серии. В узле выработки управляющих импульсов дешифрируются отдельные разряды шины микрокоманд для формирования радиальных линий управления различными узлами устройства. Кроме того, дешифрация разрядов шины микрокоманды позволяет определить тип микрокоманды, что необходимо для управления. При выработке управляющих импульсов учитываются временные соотношения, которые определяются узлами блока: генератором, делителем частоты и узлом выработки тактирующих импульсов. Узел выработки управляющих импульсов позволяет при поступлении команды от БУРР переходить в различные режимы работы.

При этом изменяется тактирование в

БПД регистров обмена, узла управления адресом следующей микрокоманды и регистра микрокоманд.

Для выбора режима работы устройства служит БУРР. В зависимости от поданной на него команды от может остановить работу устройства в проиэвольI ный момент времени, выбрать микрокоманду из памяти по любому адресу, .считать ее содержимое в ЦВМ и выдать такт на фиксацию результатов ее выпол1 288708

10 записывается в регистр 21, а в счет чик микрокоманд блока 19 заносится адрес плюс 1.

По окончании цикла обращения к

БУРР из ЦВМ устройство может начать 5 выполнение микропрограммы с заданного адреса, если разряд 13 равен "0" либо находится в состоянии ожидания следующего к нему обращения. При зна10 чениях "1" разрядов 12 и 14 в устройстве не происходит каких-либо

Ъ переключений, но через коммутатор 26 вырабатывается один тактирующий импульс. Это позволяет перейти к следующей микрокоманде из блока 20. При чтении в ЦВМ по адресу 172536 БУРР приостанавливает работу коммутатора

26, выводит на шину данных часть микрокоманды, указанную разрядом 13, и 20 подключает посредством мультиплексора 23 адреса к шине данных регистр

16. Таким образом, содержимое шины данных через регистр 15 обмена считывается в ЦВМ. Управление мультиплексором 23 адреса, а также блоком 19 осуществляет специальная логика, реализованная в дешифраторе 38. формулаизобретенияз0

1. Устройство для сопряжения ЦВМ с накопителями на магнитной ленте, содержащее блок связи с каналом ЦВМ, блок передачи данных, блок синхронизации и блок связи с накопителями на магнитной ленте, причем вход-выход данных адреса блока связи с каналом

ЦВМ соединен с входом-выходом. устройства для подключения входа-выхода ад- 40 реса данных ЦВМ, вход-выход управляющих сигналов канала блока связи с каналом ЦВМ подключен к входу-выходу устройства для подключения входа-выl хода управляющих сигналов ЦБМ, вход- 45 выход данных и выход стробирования данных блока связи с каналом ЦВМ соединены соответственно с входом данных и с входом синхронизации данных блока передачи данных, с первого по тре- 50 тий выходы блока синхронизации соединены с синхровходами соответственно блоков связи с каналом ЦВМ, связи с накопителями на магнитной ленте и ггередачи данных, вход-выход данных блока передачи .данных соединен с входомвыходом данных блока связи с накопителями на магнитной ленте, вход-выход данных и управляющих сигналов котороro соединен с входом-выходом устройства для подключения входа-выхода ,данных и управляющих сигналов накопителей на магнитной ленте, о т л и— ч а ю щ е е с я тем, что, с целью повышения достоверности обмена, в него введен блок управления режимом работы, причем вход данных блока управления режимом работы соединен с выходом даннЫх блока связи с каналом

ЦВМ, адресный выход которого соединен с входом выбора режима блока управления режимом работы, выход управления выбором адреса которого подключен к входу выбора адреса блока передачи данных, стробирующий выход блока управления режимом рабозы соединен с входом разрешения блока синхронизации, выход данных блока передачи данных соединен с управляющим входом блока синхронизации, командный выход блока передачи данных соединен с входами режима блока синхронизации и командным входом блока связи с каналом ЦВМ, выходы состояния блока связи с каналом ЦВМ, блока синхронизации и блока связи с накопителями на магнитной ленте соединены с группой входов состояния блока передачи данных, блок управления режимом работы содержит дешифратор режима, регистр режима, дешифратор управления адресом и дешифратор управления синхронизацией, причем в блоке управления режимом работы вход данных блока подключен к первому входу дешифратора регистра режима, к информационному входу регистра режима и к первому входу дешифратора управления блоком синхронизации, второй вход которого и вход дешифратора управления адресом соединены с выходом регистра режима, стробирующий вход которого соединен с выходом дешифратора ре.гистра режима, второй вход которого соединен с входом выбора режима блока, выход дешифратора управления адресом соединен с выходом управления, адресом блока, выход дешифратора управления блока синхронизации соединен со стробирующим выходом блока.

2, Устройство по п. 1, о т л ич а ю щ е е с я тем, что блок передачи данных содержит мультиплексор адреса, регистр обмена, операционный блок, блок микропрограммного управления и блок контроля по четности, 12

1 2887 08

Гисп<ема команд (5 /4

8 18 /7

3 2

27 6

f 30

7ип команды

I7 б

75 24

ХЯ К2

Процессорная

I7 6

82 81

S3 2 51

Т5 24

Zf ZO

Х3 Х2

Вдад

Е7 0

Ю 2

53 52 5/

80

82 1

Zf ZO

Вмоод

Х0

3Х2

15

Т7 6

281

С0

КУ 2П на

Х7 Кб

К4 вдодконипант

Zf Z0

D Z4

Адрес перекода

CdP<7C

10-18 Кад команды АПУпрацессора

80-83 Номера регистрод процессора 5H0-SH1 Тип сдбига реэулыпап<а

ZO-24 Адрес продеряенаео услодир

А0-АУ Номера регисарод процессора

757 Значение прооеряенага услодиа(Хили Й7

К0-к Я Команда скемо< упра5ления следуащим адресом

CO В код переноса А лУ процессора

M-53 Адрес днеихнего регистра

N Тип днешник рееисгпрад кО-ХВ Квютаи а

W0-ИГ11 Адрес перехода причем первый вход данных блока соединен с первым информационным входом< регистра обмена, информационный вход-выход которого соединен с вхо.—

pом-выходом данных операционного 5 блока, с входом логических условий блока микропрограммного управления, с выходом микрокоманд блока микропрограммного управления, с входом данных блока контроля по четности и с входом-выходом данных блока, вход синхронизации данных блока соединен со стробирующим входом регистра обмена, вход синхронизации и второй инфорь<ационный вход которого соединены соответственно с синхровходом блока и с выходом мультиплексора адреса, командный выход блока соединен с выходом микрокоманд и входом адреса блока микропрограммного управления, с командным входом операционного блока и с первым информационным входом мультиплексора адреса, второй информационный вход которого является входом константы блока, управляющий вход мультиплексора адреса соединен с входом выбора адреса. блока, синхровход блока соединен с входами синхронизации блока контроля по четности, блока микропрограммного управления и операционного блока, адресный выход которого соеди- нен с входом командного блока микропрограммного управления, второй и третий входы логических условий которого соединены соответственно с группой входов состояния блока и с выходом блока контроля по четности.

3. Устройство по и. 1, о т л ич а ю щ е е с я тем, что блок связи с каналом ЦВИ содержит приемопередатчик, первый дешифратор адреса, ре;истр адреса, интерфейсный блок и второй дешифратор адреса, причем входывыходы данных адреса и управляющих сигналов блока соединены соответственно C первым входом-выходом приемопередатчика и с входом-выходом интерфейсного блока, второй вход-выход приемопередатчика соединен с входом-выходом данных блока и с первым информационным входом регистра адреса, информационный выход приемопередатчика соединен с входом первого дешифратора адреса, выход которого соединен с вторым информационным входом регистра адреса, стробирующий вход которого и первый вход второго дешифратора адреса соединены с выходом синхронизации интерфейсного блока, выход регистра адреса соединен с вторым входом второго дешифратора адреса и с адресным выходом блока, синхронизирующий вход блока соединен с входом синхронизации интерфейсного блока, командный вход которого соединен с командным входом блока, выход второго дешифратора адреса соединен с выходом стробироВания данных блока.

1 2887 08 ! . Л

I I

gl08. 1 она данны am 368

БАРР

УлроЖте ие от ИРР

1288708

Шыиа дс мыс

ЕПД

БСК бСИИл

1288708

Ямало

Иниц,иализация ееисвраб и зло5

Чвение команды из РО аписа брегисврупрабления НКЛ

Чтение сасвоякия НИЛ

Bnmonwmo команду

Hem

Усшанобилд признак ошидки

РроЬивная команд

Выполнение оле ации

Усгпанобиаь признак

zomo&ocmu cm ойсаба

ПрерьМание Нее азр едрено

Зались команды б СК для

5ы аооакц беквора п ерыбания

Задержка на османа магнивнои пенеы

0eucmumu признак гоаобносаи

Определение адреса микропрограммы, быполняощей даннуа операцию

1288708

Начало

Запись 3 peaucmp управления НИЛ кюманду

„38uxewe и состояние записи"

Задержка на разгон

Запись команды l таймер dna

- оьдачи санхроиипульсоо на НКЛ

Операция „яа

Запись конка рай ла" опись кода продольного конвроубрегисар банных на НМП

Hem

Коне

Фие8

Чвение данных пс цаналу приисгс доступа, бычисление кснврольных сумм, запись с регистр данных иа НМЙ

Контрольное чтение um НМЛ

Пришел код продольного конвроля ол НИЛ?

7 Ча 6 пе асвд данных на ЮМ

1 2887 08

1 288708

Составитель И.Хазова

Техред Л.Олейник Корректор М.Шароши

Редактор Л.Гратилло

Заказ 7810/48 Тираж 673

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб., д. 4/5

Подписное

Производственно-полиграфическое предприятие, г.ужгород, ул.Проектная, 4

Устройство для сопряжения цвм с накопителями на магнитной ленте Устройство для сопряжения цвм с накопителями на магнитной ленте Устройство для сопряжения цвм с накопителями на магнитной ленте Устройство для сопряжения цвм с накопителями на магнитной ленте Устройство для сопряжения цвм с накопителями на магнитной ленте Устройство для сопряжения цвм с накопителями на магнитной ленте Устройство для сопряжения цвм с накопителями на магнитной ленте Устройство для сопряжения цвм с накопителями на магнитной ленте Устройство для сопряжения цвм с накопителями на магнитной ленте Устройство для сопряжения цвм с накопителями на магнитной ленте Устройство для сопряжения цвм с накопителями на магнитной ленте Устройство для сопряжения цвм с накопителями на магнитной ленте Устройство для сопряжения цвм с накопителями на магнитной ленте 

 

Похожие патенты:

Изобретение относится к вычислительной технике ц может быть использовано при разработке процессоров , оборудование которых используется при передаче данных между каналами ввода-вывода и оперативной памятью или в системах ввода-вывода

Изобретение относится к вычислительной технике и может быть использовано в вычислительных системах при сопряжении ЭВМ с внешними устройствами

Изобретение относится к области вычислительной техники, в частности к устройствам управления, и может быть использовано для управления многобуферным обменом в вычислительных комплексах

Изобретение относится к области вычислительной техники и может быть использовано при построении высокопроизводительньпс вычислительных систем в качестве средства сопряжения центрального процессора с арифметическими процессорами.Основной задачей изобретения является повышение производительности вычислительной системы за счет обеспечения распараллеливания вычислительного процесса.Устройство состоит из блока управления, блока формирования последовательности функций, блока памяти, регистра возврата в программу, регистра кода операции, регистра адреса, регистра номера, дешифратора, триггера, элемента ИЛИ, двух элементов И

Изобретение относится к вычислительной технике и может быть использовано в автоматизированных системах управления для сопряжения ЭВМ с различными объектами

Изобретение относится к вычислительной технике и предназначено для сопряжения цифровых вычислительных машин в вычислительную систему при помощи каналов связи

Изобретение относится к вычислительной технике и может быть использовано в качестве устройства преобразования и буферизации данных, для сбора телеметрической информации 1, |;ji, ХФФ---Ф У 2-й cmpoS и для проведения модельных экспериментов с автоматизированными системами , в которых внешняя ЭВМ должна выдавать недостающую информацию

Изобретение относится к области вычислительной техники, в частности к устройствам для сопряжения цифровой вычислительной машины с каналами связи, и является усовершен-- ствованием известного устройства по авт.св

Изобретение относится к области вычислительной техники и предназначено для сопряжения процессоров через общую память в микропроцессорных системах

Изобретение относится к вычислительной технике и может быть использовано в многомашинных вычислительных системах с общей магистралью, в многомашинных системах управления связью

Изобретение относится к области вычислительной техники и предназначено для построения коммутационных сетей вычислительных систем

Изобретение относится к электросвязи и может быть использовано в автоматизированных системах управления технологическими процессам, телемеханике и локальных вычислительных сетях

Изобретение относится к электросвязи и может быть использовано в автоматизированных системах управления технологическими процессам, телемеханике и локальных вычислительных сетях

Модем // 2109332
Изобретение относится к области вычислительной техники и касается портативного интерфейсного блока или содема, который позволяет устанавливать временную двустороннюю связь между заключенной в корпус аппаратурой управления технологическим процессом и персональным компьютером общего назначения без использования электрического соединения между ними

Изобретение относится к вычислительной технике и может быть использовано для организации межмашинного обмена в распределенных вычислительных комплексах и сетях ЭВМ

Изобретение относится к устройствам для управления передачами данных через неспециализированную шину между запоминающим устройством или совокупностью внешних устройств (включая процессоры), как по отдельности, так и в совокупности, а более конкретно, к средствам, позволяющим разрешать конфликты на основе приоритетов между устройствами более эффективно, посредством исключения бесполезно отработавших циклов разрешения конфликтов и больших пакетных буферных устройств, и делать пропускную способность доступной для передачи данных

Изобретение относится к схемам модулей диспетчерского управления с дуплексной связью для использования в системе передачи информации, более конкретно к электронным схемам модулей диспетчерского управления с дуплексной связью для использования в системе передачи информации, обеспечивающей передачу информации даже при наличии ошибок в линии связи за счет дуплексной связи между диспетчерскими устройствами
Наверх