Устройство для обмена информацией

 

СОЮЗ СОВЕТСКИХ СООИАЛИСТИЧЕСНИХ

РЕСПУБЛИК сад 4 С 06 F 13/00

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

Н А ВТОРСНОМ,Ф СВИДЕТЕЛЬСТВУ

ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И OTHPblTHA (61) 1180905 (21) 3951789/24-24 ,(22) 11.09.85 (46) 30,01.87. Бюл, Р 4 (72) В.В. Рогозик, В.В. Гончарук. ,и Г.В. Косякина (53) 681.325(088.8) (56) Авторское свидетельство СССР

9 1180905, кл. С 06 F 13/00. (54) УСТРОЙСТВО ДЛЯ ОБМЕНА ИНФОРМАЦИЕЙ .(57) Изобретение относится к вычислительной технике, в частности к системам обмена, и может быть ис„SU„„1287169 А 2 пользовано при построении систем автоматического управления. Целью изобретения является повышение быстродействия при обмене информацией между разнотипными по коду абонентами за счет реализации в устройстве функции преобразования кодов информационных слов. Устройство содержит блок связи с абонентом, блок приоритета, блок прерываний, два блока преобразования .разрядности информации, блок коммутации информации, блок дешифрации адреса и команд, блок шифрации; блок коммутации команд. 1 з.п. ф-лы, 4 ил., 1 табл.

12871

Изобретение относится к вычислительной технике, в частности к системам обмена, может быть использовано при построении систем автоматичес- . кого управления и является усовер- 5 шенствованием изобретения по авт.св.

Р 1180905, Цель изобретения — увеличение быстродействия при обмене информацией между разнотипными по коду .абонентами за счет реализации в устройстве функции преобразования кодов информационных слов.

На фиг. 1 представлена структурная схема предлагаемого устройства для обмена информацией; на фиг.2— структурная схема блока дешифрации адреса и команд; на фиг.3 — структурная схема блока коммутации информации, на фиг. 4 — структурная схема блока шифрации информации, Устройство содержит (фиг. 1) блок

1 связи с абонентом, который реализует интерфейс абонентов, т.е. осуществляет логическое, электрическое и кабельное сопряжения с абонентами, блок 2 приоритета, который реализует приоритетное обслуживание заявок, поступающих от блоков 1, блок 3 пре30 рываний, предназначенный для выработки сигналов прерывания работы процессора для удовлетворения заявок от абонентов,, имеющих ограниченное время ожидания начала обслуживания, пер35 вый блок 4 преобразования разрядности информации, блок 5 коммутации информации, блок 6 дешифрации адреса и команд, блок 7 шифрации информации, второй блок 8 преобразования разряд- 40 ности информации, блок 9 коммутации команд, служащий для передачи в командную магистраль процессора 10 кодов номеров заявок, поступающих от блоков 2 и 3, шины 11 заявок на об- 45 служивание, шины 12 адресной магистрали, шины 13 командной магистрали, шины 14 и 15 входной и выходной информационных магистралей, шины 16-29 связей между блоками. Блок 6 дешифра- 50 ции адреса и команд, изображенный на фиг. 2, содержит блок 30 выделения команд процессора, узел 31 формирования адреса, узел 32 выдачи команд, дешифратор 33. Блок 5 коммутации инфор-55 мации (фиг.3) содержит группы элементов И 34-38, регистр 39, группы элементов И 40-49. Блок 7 шифрации (фиг.4) содержит группу триггеров 50, 69 2 узел 51 памяти (УП), дешифратор 52 адреса (ДШ), группу элементов И 53, регистр 54 адреса. Кроме того, блок 7 содержит усилитель (УС) 55, регистр

56 числа (РЧ), узел 57 микропрограммного управления (УМУ), группу элементов И 58 и регистр (Рг) 59.

Устройство работает следующим образом.

Заявки на обслуживание от блоков

1 поступают на входы блоков 2 и 3.

Каждьпi блок 1 может выставить две заявки: заявку на прием информации и заявку на выдачу информации. Заявки на входах блоков 2 и 3 могут маскироваться по командам процессора 10 ° Если процессор 10 свободен, т.е. не занят в данный момент обслуживанием абонентов, и если на входах блока 3 отсутствуют заявки, требующие немедленного обслуживания, то в блоке 2 осуществляется просмотр заявок на обслуживание. При нахождении первой заявки ее номер через блок 9 передается в процессор 10, после чего начинается обслуживание этой заявки. Во время обслуживания абонента просмотр заявок в блоке 2 прекращается и возобновляется вновь после окончания обслуживания предыдущей заявки. В блоке 3 постоянно осуществляется просмотр заявок, и при нахождении заявки вырабатывается сигнал прерывания процессора (авторазрыва), который поступает на входы процессора 10 и блока 9, При получении этого сигнала процессор 10 прекращает выполнение программы и выполняет заявку, номер которой поступает через блок 9 от блока 3. После выполнения программы авторазрыва процессор 10 возобновляет выполнение прерванной программы. Таким об- разом. осуществляется инициация обмена по заявкам от абонентов.

Процесс обмена информацией осуществляется по командам процессора

10. Всем абонентам системы и блокам

1 присвоены номера от 1 до М, где

М вЂ” число абонентов в системе, В начале обмена по шине 23 процессор

10 выдает код номера блока l (адрес абонента) и код команды. Блок 6 выделяет команды, адресованные блокам 1, и выставляет на шины 12 адрес, а на шины 13 - код команды, подлежащей исполнению. Адрес и команда поступают по шинам 12 на все блоки 1.

1287169

Каждый блок 1 опознает адрес, присутствующий на шинах 12. Блок 1, опознавший адрес, принимает команду к исполнению, подключается к шинам 14 или 15 и организует обмен информа- 5 цией между абонентом и процессором.

При передаче информации от абонента соответствующий блэк 1 подключается к шинам 15, а при передаче информации абоненту воспринимает информацию на шинах 14 и доводит ее до абонента. Имеется возможность осуществить обмен информацией между парой абонентов без доведения ее до процессора.

В устройстве осуществляются следующие виды обмена информацией: абонент — блок шифрации информации— процессор. В этом случае информация от абонента — источника с шин 15 далее по шинам 20 через блок 7 по шинам 21 и 22 поступает в процессор; абонент — первый блок преобразования разрядности информации — блок шифрации информации — процессор. Ин25 формация от абонента — источника по шинам 15 и 18 через блок 4 по шинам 19 и 20 через блок 7 по шинам

21 и 22 поступает в процессор, або- нент — блок шифрации информации— второй блок преобразования разрядности информации — процессор. Информация от абонента — источника по шинам 1 5 и 0 через блок 7 по шинам

21 и 24 через блок 8 по шинам 25 и 35

22 поступает в процессор, абонент— ! первый блок преобразования разрядности информации — блок шифрации информации — второй блок преоб40 разования разрядности информации— процессор. Информация от абонентаисточника с шин 15 далее по шинам 18 через блок 4 по шинам 19 и 20 через блок 7 по шинам 21 и 24 через блок

8 по шинам 25 и 22 поступает в процессор, процессор — блок шифрации информации — абонент. Информация от процессора по шинам 23 и 20 через блок 7 по шинам 21 и 14 через блок

1 доводится абоненту-приемнику, процессор - первый блок преобразования разрядности информации — блок шифрации информации — абонент. Информация от процессора по шинам, 22 и 18 через блок 4 по шинам 19 и 20 через блок

7 по шинам 21 и 14 чере5 блок 1 доводится абоненту-приемнику, процессорблок шифрации информации — второй блок преобразования разрядности информации — абонент. Информация от процессора по шинам 22 и 20 через блок 7 по шинам 21 и 24 через блок 8 по шинам 25 и 14 через блок 1 доводится абоненту — приемнику, процессор — первый блок преобразования разрядности информации — блок шифрации информации — второй блок преобразования разрядности информации — абонент. Информация от процессора по шинам 22 и 18 через блок 4 по шинам 19 и 20 через блок 7 по шинам 21 и 24 через блок 8 по шинам 25 и 14 через блок 1 доводится абоненту — приемнику; абонент — блок шифрации информации— абонент. Информация от абонента — источника с шин 15 по шинам 20 через блок 7 по шинам 21 и 14 через блок 1 доводится абоненту — приемнику, абонент — первый блок преобразования разрядности информации — блок шифрации информации — абонент. Информация от абонента — источника по шинам 15 и 18 через блок 4 по шинам 19 и 20 через блок 7 по шинам 21 и 14 через блок 1 доводится абоненту — приемнику, абонент — блок шифрации информации — второй блок преобразования разрядности информации — абонент. Информация от абонента-источника по шинам 15 и 20.через блок 7 по шинам

21 и 24 через блок 8 по шинам 25 и 14 через блок 1 доводится абоненту— приемнику, абонент — первый блок преобразования разрядности информации— блок шифрации информации — второй блок преобразования разрядности информации — абонент. Информация от абонента — источника с шин 15 по ши" нам 18 через блок 4 по шинам 19 и 20 через блок 7 по шинам 21 и 24 через блок 8 по шинам 25 и 14 через блок 1 .доводится абоненту-приемнику.

От процессора 10 на вход блока 6 по шинам 23 поступают следующие дополнительные группы команд управления обменом: "Коммутировать блоки

1, 5,7, 5,10", "Передать информацию", "Перекодировать в j-ый код", "Прием" (прием информации по тракту: абонент-источник — блок 7 перекодировки — процессор 10); "Коммутировать блоки 10,5,7,5, 1", "Принять информацию", "Перекодировать в j-ый код", "Выдача" (выдача информации по тракту: процессор 10 — блок 7 абонент-приемник); "Коммутировать

1287169,блоки 1,5,7, 5, 1", "Передать информацию", "Принять информацию",, "Перекодировать в j ûé код", "Взаимный обмен" (прием информации по тракту: абонент-источник — блок 7 — абонент- 5 приемник); "Коммутировать блоки

1,5,4,5,7,5,10", "Передать информацию", "Принять информацию по К-разрядов блоку 4", "Вьщать информацию ,по и-разрядов", "Перекодировать в

j-ый код11,11Прием 1 (прием информации по тракту: абонент-источник — блок

4 — блок 7 — процессор 10); "Коммутировать блоки 10,5,-8,5,7,5,1", "Принять информацию по К-разрядов для блока 8", "Вьщать информацию по и-разрядов", "Перекодировать в

j-ый код", "Выдача" (выдача информации по тракту: процессор 10 блок 8 — блок 7 — абонент-приемник);

"Коммутировать блоки 1, 5,4,5,7,5, 1", "Передать информацию", "Принимать информацию для блока 4 по К-разрядов", "Выдавать информацию по и-разрядов", 11

Перекодировать в j-ый код, Вза11 11 25 имный обмен (прием информации по, тракту: абонент-источник — блок 4 блок 7 — абонент-приемник); "Коммутировать блоки 1,5,7,5,8,5, 10", "Передать информацию", Перекодировать в j-ый код", "Принимать по К-разрядов для блока 8", "Выдавать по и-разрядов", "Прием" (прием информации по тракту: "абонент-источник— блок 7 — блок 8 — процессор 10);

"Коммутировать блоки 10,5,7,5,8,5,1", 11Принять информацию", "Перекодировать в j ûé код", "Принять по Кразрядов для блока 8,1 "Выдать по п-разрядов", "Выдача" (выдача информации по тракту: процессор 10— блок 7 — блок 8 — абонент -приемник); "Коммутировать блоки 1,5,7, 5,8,5,1", "Передать информацию", "Принять информацию", "Перекодировать в j-ый код", "Принимать информацию блоку 8 от абонента для абонента по К-разрядов", "Выдавать информацию по и-разрядов"., "Взаимный обмен" (прием информации по тракту: абонент-источник — блок 7 — блок 8 абонент-приемник), "Комму1гировать блоки 1,5,4,7,5,8,5, 10", "Передать информацию", "Принимать информацию для блока 4 по К-разрядов" "Выдавать информацию по и-разрядов", "Перекодировать в j ый код", "Принимать информацию для блока 8 по и-разрядов", "Выдавать по K-разрядов", "Прием" (прием информации по тракту: абонентисточник — блок 4 — блок 7 — блок 8 процессор 10); "Коммутировать блоки

10,5,4,5,7,5,8,5,1","Принять информаII цию,Принимать информацию процессора для блока 4 по К-разрядов","Выдать информацию поп-разрядов","Перекодировать в

j-ый код","Принимать информацию для блока 8 по и-разрядов", "Вьщать информацию по п-разрядов", "Выдача" (выдача информации по тракту: процессор 10 — блок 4 — блок 7 — блок

8 — абонент — приемник), "Коммутировать блоки 1,5,4,5,7,5,8,5,1", "Передать информацию11, 11Принять информацию", "Принимать информацию для блока

4 по К-разрядов", "Выдавать по и-разрядов11, 11Перекодировать в j-ый код", "Принимать информацию для блока 8 по и-разрядов", "Выдавать по К-разрядов", "Взаимный обмен" (прием информации по тракту: абонент-источник — блок

4 — блок 7 — блок 8 — абонент-приемник).

Коды команд, поступающие от блока управления в блок 8,аналогичны кодам команд, поступающим в известный блок 4.

Коды команд, поступающие от блока

6 в блоки 5, приведены в таблице.

Управляющее слово состоит из двух частей: двоичного кода команды и двоичного кода адреса узла, которому команда предназначена. Код адреса с выхода узла 30 поступает на вход узла 31, а код команды — на входы узла 32 и дешифратора 33. Узел 31 преобразует двоичный код адреса в парафазный код, т.е, в код, в котором каждому разряду соответствуют две шины: для прямого и инверсного значений. Парафазный код адреса разводится по всем позициям для установки блоков 1 (шины 12), а также к блоку 2 и блоку 3. Нины 12 подводятся к перечисленным блокам строго фиксированным образом в соответствии с адресами абонентов так, что при выдаче на шины 12 кода адреса на адресных входах только одного из блоков

1 присутствуют все единицы, Команды, поступающие от процессора 10,могут быть адресованы как абонентам (блокам 1), так и внутренним узлам. К внутренним командам относятся команды управления блоком 2, блоком 3, блоком 4, блоком 5, блоком 7, блоком 8.

f0

20

55 нала на РЧ 56 и группу. элементов

7 -12

Коды команд из блока 6 поступают на регистр 39 блока 5. Блок 5 открывает в зависимости от поступающих кодов команд соответствующие группы элементов И и осуществляет коммутацию информационных шин в соответствии с таблицей: 000000000000000 - все элементы И закрыты, 100000000000000— шины 23 и 14,открыта группа 38 элементов И; 000100000000100 — шины 23, 18, 19, 14, открыты элементы И групп

47 и 35, 010000000100000 — шины 23, 20, 21, 14, открыты элементы И групп

46,37; 010000000010100 — шины 23, 18, 19, 20, 21 14,открыты элементы И групп 48, 45, 37; 001000000100001 шины 23, 20, 21, 24, 25, 14, открыты элементы И групп 46,49,36;

00100000010101 — шины 23, 18,19,20, 21,24,25,14,открыты элементы И групп

48,45,49, 36; 000000001000000 — шины:

15 и 22, открыты элементы И группы

40, 000000010000010 — шины 15, 18, 19, 22, открыты элементы И групп 44 и 43; 000001000010010 — шины 15, 18, 19,20,21,22, открыты элементы И групп

47, 45, 43; 000000100001001 — шины

15,20, 21,24, 25,22, открыты элементы И групп 44,49,42; 00000010011 — шины 15,18, 19,20,21,24,25,22, открыты элементы И групп 47, 45, 49, 42, 000010000000000 — шины 15 и 14, открыты элементы И группы 34;

000100000000010 — шины -15, 18, 19, 14, открыты элементы И групп 4?,35;

010000000001000 — шины 15,20,21, 14, открыты элементы И групп 44,37;

010000000010010 — шины 15,18,19,20, 21,14, открыты элементы И групп 47, 45,37; 001000000001001 — шины 15,20, 21,24,25, 14, открыты элементы И групп 44,49,36; 001000000010011 — шины 1 5, 1 8, 1 9, 20, 2 1, 24, 25, 1 4, открыты элементы И групп 47, 45, 49, 36.

Блок 7 шифрации содержит группу триггеров 50, узел 51 памяти (УП), предназначенный для записи, считывания, хранения 8-разрядных слов, дешифратор 52 адреса (ДШ), предназначенный для нахождения и возбуждения ячейки, к которой производится обращение, группу элементов И 53, разрешающих прохождение адреса требуемого кода с группы триггеров 50 и регистра

54 адреса, который предназначен для приема информации в соответствующем коде, являющимся частью кода адреса.

Группа триггеров (Тг) 50 предназначена для хранения -адвеса стоанипы

87169 8 требуемой памяти, содержащий соответствующий код информации (КОИ-7, КОИ-8, ДКОИ и т.д ° ). Кроме того, блок 7 содержит усилитель (УС) 55, предназначенный для вьделения сигналов, соответствующих коду, и усиления до уровня стандартных сигналов логических элементов, регистр числа (РЧ) 56, предназначенный для приема числа, хранения в течение периода обращения и передачи числа на блок 5 коммутации, узел 57 микропрограммного управления (УМУ), предназначенный для выработки различных последовательностей импульсов, управляющих работой всех узлов блока перекодировки, группу элементов И 58, предназначенных для разрешения прохождения управляющей информации в магистраль выдачи, регистр

59, предназначенный для хранения управляющей информации на время перекодировки информации. Из блока 5 коммутации по шине 20 поступают код адреса (перекодируемая информация) на

25,РА 54 и управляющий сигнал УП на

УМУ 57 и Рг59.

Из блока 6 управления по шине 29 поступает код командЫ на группу триггеров 50. УМУ 57 запускается управляющим сигналом УП. Первый такт работы УМУ заключается в вьдаче сигнала на РА54, разрешающего запись информации на данный регистр. Второй такт работы УМУ заключается в выдаче сигнала на группу элементов

И 53, разрешающего передачу информации с группы триггеров 50 и PA 54 на

Г

ДШ 52. Третий такт работы УМУ заключается в выдаче сигнала на ДШ 52, разрешающего прохождения адреса, сформированного в данном блоке из информации, поступающей с группы триггеров 50 и РА 54 в УП 51 и УП 51, со45 стОит из схем позВОляющих Отыски вать по переданному адресу нужную ячейку и осуществлять считывание информации из нее на УС 55. Считанная информация является перекодированной в нужный код. Четвертый такт работы

УМУ заключается в выдаче сигнала на

УС 55, разрешающего прохождение информации с УС 55 на РЧ 56. Пятый такт работы УМУ заключается в вьдаче сигИ 58, разрешающего прохождение перекодируемой информации .и управляющих сигналов с Рг 59 на шину 21 в блок

5 коммутации, Таким образом переко1287169

10 дируется информация из одного кода в другой.

По окончании обмена информацией абонент-источник совместно с последним информационным байтом выставляется управляющий сигнал КП. Данный сигнал с определенной задержкой (элемент задержки не показан) поступает на входы группы триггеров

50 установки в "О" и, таким образом, 10 сбрасывает хранящуюся на триггерах информацию (выбранную страницу памяти). Объем памяти УП 51 выбирается из количества кодов перекодирования.

Для перекодировки иэ КОИ-8 в ДКОИ 15 требуется объем памяти 256 ячеек, занимающих одну. страницу памяти, Для перекодировки иэ ДКОИ в КОИ-8 требуется объем памяти 256 ячеек, из

КОИ Н в КОИ Н1 — 128 ячеек, из КОИ 20

Н1 в КОИ Н вЂ” 128 ячеек и т.д.

Организация страниц обеспечивается с помощью группы. триггеров 50.

Первые три триггера служат для выбора подстраниц в странице при работе с пяти, шести, семи-битными кодами (счет страниц справа налево). Четвертый и остальные триггеры служат для указания номера страницы с дискретностью 256 ячеек. 30

Формула изобретения

1. Устройство для, обмена информацией по авт.св. Р 1180905, о т л и- 35 ч а ю щ е е с я тем, что,с целью увеличения быстродействия,в него введены блок шифрации информации и второй блок преобразования разрядности информации, причем информационный вход бло" ка шифрации информации соединен с первым выходом блока коммутации информации, пятый вход которого соединен с информационным входом блока шифрации информации, управлющий вход которого соединен с пятым входом блока дешифрации адреса и команд, шестой и седьмой выходы которого соединены с первым и вторым информационными входами второго блока преобразования разрядности информации, третий информационный вход и информационный выход которого соединены с вторым выходом и третьим входом блока коммутации информации соответственно.

2. Устройство по п. 1, о т л ич а ю щ е е с я тем, что блок шифрации информации содержит узел микропрограммного управления, узел памяти, дешифратор адреса, регистр адреса, усилитель, регистр числа, регистр, группу триггеров, две групПы элементов И, причем единичные входы триггеров групп образуют управляющий вход блока шифрации информации, нулевые входы триггеров группы, информационный вход регистра адреса, вход запуска узла микропрограммного управ— пения, группа информационных входов регистра образуют информационный вход блока шифрации информации, информационный выход регистра числа и вы-. ходы элементов И первой группы образуют информационный выход блока шифрации информации, при этом в блоке шифрации информации группа информационных выходов регистра соединена с первыми входами элементов И первой группы, вторые входы которых соединены с первым выходом узла микррпрограммного управления и входом записи регистра числа, информационный вход которого соединен с выходом усилителя, информационныи вход которого соединен с информационным выходом узла памяти, адресный вход которого соединен с выходом дешифратора адреса, группа информационных входов соединена с выходами элементов И второй группы, первые входы которых соединены с выходами триггеров групп и с группой выходов регистра адреса, вход записи которого соединен с вторым выходом узла микропрограммного управления, 1 третий, четвертый и пятый выходы которого соединены с вторыми входами элементов И второй группы, управляющими входами дешифратора адреса и усилителя соответственно. 1287169

|

Комму.тация шин

Код

Значение команды

000001 000000010.15, 16

19, 20

21,22

15, 20

21, 24

25,22

000000100001001

0000001000010011

15,18

19, 20

21, 24

25, 22

000010000000000

15,14

000100000000010

15, 18

19,14

01000000000100

01 000000001001 0

001000000001001.001000000010011

15, 20

21, 14

15, 18

19, 20

21, 14

15, 20

21, 24

25, 14

15,18

19,20

21,24

25, 14

Прием информации процессором от абонента-источника через первый блок преобразования .разрядности информации, блок шифрации

Прием информации процессором от абонента-источника через блок шифрации, второй блок преобразования разрядности информации

Прием информации процессором от абонента-источника через первый блок преобразования разрядности информации, блок шифрации, второй, блок преобразования разрядности информации

Выдача информации абоненту-приемнику абонентом-источником непосредственно

Выдача информации абоненту-приемнику абонентом-источником через первый блок преобразования разрядности информации

Выдача информации абоненту-приемнику абонентом-источником через блок

/ шифрации

Выдача информации абоненту-приемнику абонентом-источником через первый блок преобразования разрядности информации, блок шифрации

Выдача информации абоненту-приемнику абонентом-источником через блок шифрации, второй блок преобразования разрядности информации

Выдача информации абоненту-приемнику абонентом-источником через первый блок преобразования разрядности информации, блок шифрации, второй блок преобразования разрядности информации

14

1287169

Продолжение таблицы

000100000000100

010000000100000

010000000010100

23, 20

001000000100001

21, 24

25,14

001000000010101

000000001000000

000000010000010

15,18

19,22

0000010000010000

15, 20

21,22

23, 14

23, 18

19, 14

23, 20

21, 14

23,18

19, 20

21, 14

23, 18

19,20

21, 24

25, 14

i5,Z2

Выдача информации процессором абонентуприемнику непосредственно

Выдача информации процессором абонентуприемнику через первый блок преобразования разрядности информации

Выдача информации процессором абонентуприемнику через блок шифрации

Выдача информации процессором абоненту-приемнику через первый блок преобразования разрядности информации, блок шифрации

Выдача информации процессором абоненту-приемнику через блок шифрации, второй блок преобразования разрядности информации

Выдача информации процессором абонентуприемнику через первый блок преобразования разрядности информации, блок шифрации, второй блок преобразования разрядности информации

Прием информации процессором от абонента-источника непосредственно

Прием информации процессором от абонентаисточника через первый блок преобразования разрядности информации

Прием информации процессором от абонента-источника через блок шифрации информации t 28 7169

13 17 28

glue, 2

1287169

1287169

Составитель С. Пестмал

Техред А. Кравчук

Корректор М.Пожо

Редактор С, Лисина

Заказ 7719/53 Тираж 694

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб., д. 4/5

Подписное

Производственно-полиграфическое предприятие, r. Ужгород, ул, Проектная, 4

Устройство для обмена информацией Устройство для обмена информацией Устройство для обмена информацией Устройство для обмена информацией Устройство для обмена информацией Устройство для обмена информацией Устройство для обмена информацией Устройство для обмена информацией Устройство для обмена информацией Устройство для обмена информацией Устройство для обмена информацией 

 

Похожие патенты:

Изобретение относится к области вычислительной техники, в частности к устройствам для сопряжения цифровой вычислительной машины с каналами связи, и является усовершен-- ствованием известного устройства по авт.св

Изобретение относится к области вычислительной техники и предназначено для сопряжения процессоров через общую память в микропроцессорных системах

Изобретение относится к вычислительной технике и может быть использовано при построении многопроцессорных и многомашинных вычислительных систем

Изобретение относится к области вычислительной техники,.в частности к вопросам построения информационно-измерительных систем, и может быть использовано при проектировании контроллеров Крейта в системе КАМАК

Изобретение относится к вычислительной технике и может быть использовано в устройствах для распределения ресурсов в вычислительных комплексах

Изобретение относится к вычислительной технике и может быть использовано для сопряжения ЭВМ с внешними устройствами, например для обработки данных в реальном масштабе времени

Изобретение относится к области вычислительной техники и может быть использовано в вычислительных системах

Изобретение относится к области вычислительной техники и может быть использовано в многомашинных и многопроцессорных вычислительных системах

Изобретение относится к области автоматики и вычислительной техники и может быть использовано в системах обработки данных .для управления обменом между внешним устройством и микроэвм

Изобретение относится к вычислительной технике и может быть использовано в автоматизированных системах управления технологическими процессами, измерительно-информационных системах и комплексах автоматизированной обработки экспериментальных данных

Изобретение относится к вычислительной технике и может быть использовано в многомашинных вычислительных системах с общей магистралью, в многомашинных системах управления связью

Изобретение относится к области вычислительной техники и предназначено для построения коммутационных сетей вычислительных систем

Изобретение относится к электросвязи и может быть использовано в автоматизированных системах управления технологическими процессам, телемеханике и локальных вычислительных сетях

Изобретение относится к электросвязи и может быть использовано в автоматизированных системах управления технологическими процессам, телемеханике и локальных вычислительных сетях

Модем // 2109332
Изобретение относится к области вычислительной техники и касается портативного интерфейсного блока или содема, который позволяет устанавливать временную двустороннюю связь между заключенной в корпус аппаратурой управления технологическим процессом и персональным компьютером общего назначения без использования электрического соединения между ними

Изобретение относится к вычислительной технике и может быть использовано для организации межмашинного обмена в распределенных вычислительных комплексах и сетях ЭВМ

Изобретение относится к устройствам для управления передачами данных через неспециализированную шину между запоминающим устройством или совокупностью внешних устройств (включая процессоры), как по отдельности, так и в совокупности, а более конкретно, к средствам, позволяющим разрешать конфликты на основе приоритетов между устройствами более эффективно, посредством исключения бесполезно отработавших циклов разрешения конфликтов и больших пакетных буферных устройств, и делать пропускную способность доступной для передачи данных

Изобретение относится к схемам модулей диспетчерского управления с дуплексной связью для использования в системе передачи информации, более конкретно к электронным схемам модулей диспетчерского управления с дуплексной связью для использования в системе передачи информации, обеспечивающей передачу информации даже при наличии ошибок в линии связи за счет дуплексной связи между диспетчерскими устройствами
Наверх