Дисплейный процессор

 

Изобретение относится к вычислительной технике, а именно к информационно-обучающим устройствам на базе микропроцессоров и микроЭВМ, и может быть использовано для отображения статической и динамической информации , в том числе алфавитно-цифровой, графической и произвольно-символьной. Цель изобретения - упрощение процессора за счет уменьшения объема блока памяти - достигается введением двух коммутаторов 17 и 31, блока 15 дешифрации признака наличия символа в данной точке экрана, трех регистров 16, 25 и 26 с соответствующими функциональными связями. При использовании процессора существенно сокращается количество обращений к памяти, что, естественно, повышает информационную надежность системы в целом, особенно при малом количестве требуемых объектов на экране, 2з.п.ф-лы 4 ил. (О

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК

1 А1 (l9) (11) (5D 4 G 09 С 1/16 и, ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР

ПО ДЕЛАМ И305РЕТЕНИЙ И ОТКРЫТИЙ (21) 3346701/24-24 (22) 04. 11.81 (46) 23.02.87. Бюл. У 7 (72) Е.М. Блох, О.С. Горбачев, А.Ф. Иоффе, А.О. Петров, Н.Н. Петрова и В.С. Хорин (53) 681.327.11(088.8) (56) Соловейчик И.Е. Дисплей в системах с ЭВМ. М.: Советское радио, 1979.

Патент США В 4169262,кл.340/744, опублик. 1978. (54) ДИСПЛЕЙНЫЙ ПРОЦЕССОР (57) Изобретение относится к вычислительной технике, а именно к информационно-обучающим устройствам на базе микропроцессоров и микроЭВМ, и может ,быть использовано для отображения статической и динамической информаций, в том числе алфавитно-цифровой, графической и произвольно-символьной.

Цель изобретения — упрощение процессора за счет уменьшения объема блока памяти — достигается введением двух коммутаторов 17 и 31, блока 15 дешифрации признака наличия символа в данной точке экрана, трех регистров

16, 25 и 26 с соответствующими функциональными связями. При использовании процессора существенно сокращается количество обращений к памяти, что, естественно, повышает информационную надежность системы в целом, особенно при малом количестве требуемых объектов на экране, 2з.п.ф-лы ч ил..

1 129

Изобретение относится к вычислительной технике, а именно к информационно-обучающим устройствам на базе микропроцессоров и микроЭВМ, и может быть использовано для отображения статической и динамической информации, в том числе алфавитно-цифровой, графической и произвольно-символьной, Известны устройства для отображения информации на экране электроннолучевой трубки (17.

Недостатком подобных устройств является то, что они предназначены только для отображения статической информации и при использовании их для отображения произвольных динамических объектов объем оборудования памяти и схем управления существенно возрастает.

Однако,из известных устройств содержит массивы оперативного запоминающего, устройства (ОЗУ) для хранения информации о требуемом положении объектов но координатам Х и У, ОЗУ с адресами объектов в постоянном запоминающем устройстве (ПЗУ), масштабом и цветом объектов, ПЗУ с информацией о содержании объектов, счетчики фиксации луча на экране трубки по координатам Х и У, первый и второй регистры расположения объектов по координатам X и У соответственно, схемы сравнения и видеосумматор (2 1.

Это устройство обладает существенными недостатками, так как требуется отдельное ЗУ с адресацией по содержа— нию для отображения каждого объекта индикации, т.е. при индикации 32 объектов требуется 32 ЗУ с адресацией по содержанию, которые занимают большую площадь при изготовлении на одной подложке. В схеме используются неоднородные ЗУ, увеличивается оборудование в цепях управления.

Наиболее близким к изобретению по технической сущности является устройство, содержащее ЗУ с адресацией по содержанию, ОЗУ с адресами объектов в ПЗУ, масштабом и цветом объектов, ПЗУ с информацией о содержании объектов, счетчики фиксации луча на экране трубки, регистры расположения объектов, видеосумматор, систему управления при обращении к ОЗУ при индикации малых объектов или группы основных объектов.

Данное устройство обладает следующими существенными недостатками: ис2031 2

10

Цель изобретения упрощение устройства за счет уменьшения объема блока памяти.

Поставленная цель достигается тем, что в дисплейный процессор, содержащий первый блок сопряжения, соединенный с информационной шиной, которая соединена с блоком памяти и вторым блоком сопряжения, один из вхо20 дов которого соединен с выходом формирователя адреса, первую и вторую схемы сравнения, первые входы которых соединеныс выходами первого и второго счетчиков соответственно, вторые входы соединены с выходами первого и второго регистров соответственно, а выходы соединены с первым входом третьего счетчика и первым входом видеосумматора, второй вход которого соединен с первым входом второго счетчика, другой вход которого соединен с вторым входом третьего счетчика, второй вход которого соединен с одним из входов первого счетчика, со30

35 держит первый и второй коммутаторы, блок дешифрации признака наличия символа в данной точке экрана, третий, четвертый и пятый регистры, входы которых соединены с входами первого и второго регистров, третьим входом видеосумматора и выходом второго блоблока сопряжения, второй вход которого соединен с выходом пятого регистра, четвертым входом видеосумма40

45 тора, входом формирователя адреса и первым входом первого коммутатора, второй вход которого соединен с первым входом второго коммутатора и с выходом блока дешифрации признака наличия символа в данной точке экрана, первый вход которого соединен с выходом третьего регистра, второй вход которого соединен с вторым входом блока дешифрации признака наличия символа в данной точке экрана и другим входом третьего счетчи50

55 пользуется неоднородная память для реализации требуется большой объем памяти, как оперативной, так и с адресацией по содержанию, объем памяти возрастает при возрастании количества отображаемых объектов, но функциональные возможности устройства ограничены, так как не удается менять размеры изображений; при высвечивании одного символа требуется многократное обращение к ОЗУ, что снижает надежность устройства.

1292031

55 ка, выход которого соединен с третьим входом первого коммутатора, выход которого .соединен с адресной шиной блока памяти, выход четвертого регистра соединен с вторым входом второго коммутатора, выход которого соединен с четвертым входом первого коммутатора, пятый вход которого соединен с внешней адресной шиной, третий вход блока дешифрации признака наличия символа в данной точке экране соединен с первым входом второго счетчика, а также тем, что блок дешифрации признака наличия символа в данной точке экрана содержит дешифратор, четвертый счетчик, шестой регистр, первый и второй элементы

2И-ИЛИ, седьмой регистр и третий коммутатор, выход которого соединен с входом четвертого счетчика, выход которого соединен с вторым входом третьего коммутатора и входом шестого регистра, выход которого соеДинен с входом дешифратора, выход которого соединен с вторым входом второго элемента 2И-ИЛИ, а также тем, что видеосумматор содержит седьмой, восьмой и девятый регистры, регистр сдвига и четвертый коммутатор, входы которого соединены с выходом седьмого и восьмого регистров, вход восьмого регистра соединен с входом девятого регистра, выход которого соединен с . входом регистра сдвига, последовательный выход которого соединен с третьим входом четвертого коммутатора. На фиг. 1 изображена структурная схема дисплейного процессора; на фиг. 2 — структурная схема видеосумматора; на фиг. 3 — структурная схема блока дешифрации; на фиг. 4изображение символа на экране.

В описании и на фиг. 1-4 приняты следующие обозначения: блок 1 памяти, состоящий из шести таблиц 2-7:

3 — таблица координат У, 3 — таблица координат Х, 4 — таблица "Размещение", 5 — таблица "Кадр", 6 — таблица "Вывод", 7- таблица "Символы", счетчик

8, схема 9 сравнения, регистр 10, счетчик 11, схема 12 сравнения, регистр 13, счетчик 14, блок 15 дешифрации признака наличия символа в данной точке экрана, регистр 16, адресный коммутатор 17 с семи направлений на одно, вход 18 адресного коммутатора для обращения в блок 1 памяти микроЭВМ, вход 19 адресного коммута=. тора для обращения в таблицу У,вход

20 адресного коммутатора для обращения в таблицу "Размещение", вход 21 адресного коммутатора для обращения в таблицу "Кадр", вход 22 адресного коммутатора для обращения в таблицу

Х, вход 23 адресного коммутатора для обращения в таблицу "Вывод", вход

24 адресного коммутатора для обращения в таблицу "Символы", регистр 25, регистр 26, состоящий из четырех разрядов, разряды 27 информации о цвете символа, разряды 28 информации о масштабе символа, разряды 29 информации о номере символа, разряды 30 информации о номере строки символа, коммутатор 31 с шестнадцати направлений на одно, формирователь 32 адреса, видеосумматор 33, блок 34 сопряжения, блок 35 сопряжения, входы 36-38 дисплейного процессора, внешняя адресная шина 39, внешняя информационная шина 40, внутренняя информационная шина 41, выход 42 дисплейного процессора, регистры 43-45, регистр

46 сдвига, коммутатор 47, элементы

2И-ИЛИ 48 и 49, регистр 50, коммутатор 51, счетчик 52, регистр 53 и дешифратор 54.

30 Предлагаемый дисплейный процессор (фиг, 1) состоит из блока 1 памяти, объединяющего в себя шесть таблиц (2-7), необходимых для организации отображения информации на экране те35 левизора, счетчика 8 телевизионных строк, регистра 10 строк, счетчика

11 позиции перемещения луча по телевизионной строке, регистра 13 позиций, схемы 9 сравнения текущего и требуемого положения координаты У (строки), схемы 12 сравнения текущего и требуемого положения координаты Х (позиции), счетчика 14 адреса для обращения в таблицы 2, 4 и 5, блока !5 дешифрации признака наличия символа в данной точке экрана, обеспечивающего поиск ненулевых разрядов на регистре 16 и формирование двоичного кода номера этих разрядов для обращения в таблицы 3, 5 и 6 ОЗУ 1, адресного коммутатора

17, формирующего адреса" для обращения в блок памяти, регистра 25, принимающего информацию из таблицы 4, регистра 26, принимающего информацию из таблиц 5 и 6, коммутатора 31, формирующего управляющий сигнал, поступаЮщий на адресный коммутатор 17, формирователя 32 адреса, который обеспечивает увеличение кода входной информации

5 129203 на единицу, блока 34 сопряжения,обеспечивающего передачу информации в блок 1 памяти при записи и передачу информации на шину 41 при считывании из ОЗУ 1, блока 35 сопряжения,обеспе- 5 чивающего передачу информации в блок

1 памяти с шины 40, и видеосумматора

33, формирующего сигнал изображения на выходе 42 дисплейного процессора.

Узлы дисплейного процессора связа- 10 ны между собой следующим образом.

Входы сброса счетчиков 8 и 14 последовательный вход регистра 16, один из последовательных входов блока 15 дешифрации подключены к входу 37 про- l5 цессора, который соединен с выходом телевизионной-кадровой развертки блока синхронизации, счетный вход счетчика 11, второй последовательный вход блока 15 дешифрации и один из после- 20 довательных входов видеосумматора 33 подключены к входу 38 процессора,который соединен с выходом синхроимпульсов частотой 5,5 Гц блока синхронизации, вход сброса счетчика 11,счет-25 ный вход счетчика 8 и последовательный вход регистра 25 подключены к входу 36 процессора, который соединен с выходом телевизионной строчной развертки блока синхронизации, первый 30 вход схемы 9 сравнения, подключен к параллельному выходу счетчика 8,второй вход схемы 9 сравнения подключен к параллельному выходу регистра 10, выхо схемы 9 сравнения подключен к счетному входу счетчика 14, первый вход схемы 12 сравнения подключен к параллельному выходу счетчика 11, второй вход схемы 12 сравнения под-. ключен к параллельному выходу регист- 40 ра 13, выход схемы 12 сравнения подключен к одному из последовательных входов видеосумматора 33, параллельный выход счетчика 14 подключен к входам 19-21 адресного коммутатора

17, параллельный выход регистра 16 поступает на вход блока 15 дешифрации, выход которого подключен к входам 21-23 адресного коммутатора 17 и к управляющему входу коммутатора 50

31, параллельный выход регистра 25 подключен к входу коммутатора 31, выход которого подключен к управляющему входу адресного коммутатора 17, выход регистра 26 подключен к входу 5с

24 адресного коммутатора 17, к входу блока 34 сопряжения, к входу формирователя 32 адреса и к первому параллельному входу видеосумматора 33, вы1 6 ход формирователя 32 адреса подключен к входу блока 34 сопряжения, внешняя адресная шина 39 подключена к входу 18 адресного коммутатора 17, выход которого подключен к адресной шине блока 1 памяти, информационная шина которого подключена к блокам

34 и 35 сопряжения и внешняя информационная шина 40 подключена к блоку

35 сопряжения, внутреняя информационная шина 41 соединяет выход блока 34 сопряжения с входами регистров 10, 13, 16, 25, 26 и вторым параллельным входом видеосумматора 33, выход процессора 42 подключен к телевизору.

Г

Счетчики 8, 11, 14, 52, регистры

10, 13, 16, 25, 26, 43, 44, 45, 46, 50, 53 коммутаторы 17, 31, 47, 51 и дешифратор 54 являются обычными устройствами вычислительной техники и могут быть выполнены любым из известных способов., Их разрядность соответствует разрядности информации. Формирователь 32 адреса может быть выполнен, например, на обычном сумматоре.

Блоки 34 и 35 сопряжения выполнены на микросхемах К589АП16, которые являются параллельными двухнаправленными формирователями сигналов для управления магистралями (шинами) в цифровых вычислительных устройствах и представляют собой четырехканальные коммутаторы, имеющие в каждом канале одну шину только для приема, информации, одну шину только для выдачи и одну двухнаправленную шину для ! приема и выдачи информации. Видеосумматор 33 (фиг. 2) содержит регистр

43 для приема и передачи информации в параллельном коде, регистр 44 сдвига для приема информации в параллельном коде и передачи этой информации в последовательном коде, регистр 45 для хранения информации о цвете фона экрана, регистр 46 для хранения информации о цвете символа, выводимого в данный момент на экран, и коммутатор 47. Этот коммутатор подключает выход 42, в зависимости от кода на выходе регистра 44, или к выходу регистра 45, или к выходу регистра 46, вход регистра 46 подключен к разрядам

27 регистра 26, а входы регистров 43 и. 35 подключены к внутренней информационной шине 41. Блок 15 дешифрации признака наличия символа в данной точке экрана (фиг. 3) содержит регистр 50 для приема и передачи информации в параллельном коде, элементы

1292031

2И-ИЛИ 48 и 49, коммутатор 51, имеющий количество направлений передачи информации, равное числу разрядов регистра 50, счетчик 52, обеспечивающий последовательное подключение выхода коммутатора 51 к каждому разряду регистра 50, регистр 53 для приема и передачи информации в параллельном коде, дешифратор 54.

Устройство работает следующим образом.

Допустим, что на экран телевизора необходимо вывести следующее иэображение символа (фиг. 4). Будем считать, например, что формат разложения экра- 15 на 256х256,. размер символа 16х6 элементов разложения. Символ может быть окрашен в семь цветов (3 разряда) и изменяться в масштабе в два или в четыре раза (2 разряда). Для простоты рассмотрения допустим, что на экран телевизора выводится черно-белый, немасштабируемый символ. Тогда по внешней адресной шине 39 и внешней информацйонной шине 40 микроЭВМ че25 рез блок 35 сопряжения запишет в блок следующую информацию: в таблицу 2 в первую ячейку — код 0000 0011,, в таблицу 3 во вторую ячейку — код

0000 0010, в таблицу 4 в первую ячейку — код 0001, в таблицу 5 в ячейку с соответствующим адресом— код 0000 0000 0100 1010, в таблицу

7 — код, соответствующий структуре в матрице 16х16. 35

Таблицы 2 и 3 представляют собой упорядоченные по возрастанию массивы двоичных кодов координат узлов сим. волов У и Х соответственно. Узлом символа называется верхний левый ,угол матрицы элементов разложения символа. В таблицах 4 и 5 хранится информация о размещении объектов изображения в данном кадре. При этом каждому пересечению координат узлов 45 символов К и У на экране (каждой паре х и у) соответствует один разряд в таблице 4 и одна ячейка в таблице 5.

Если в пересечении координат начинается символ (узел символа совпа- 50 дает с парой х у), то в соответствующем разряде ячейки таблицы 4 должна стоять единица, свидетельствующая о наличии символа, а в соответствующей ячейке таблицы 5 должна быть записана информация о номере символа (адрес начала символа в таблице 7), его цвета, масштабе и начальном номере строки символа. Отсутствие символа в данном пересечении к6ординат фиксируется наличием "0" в соответствующем разряде ячейки таблицы 4 и нулевой информацией в ячейке таблицы 5. Таким образом, в одной ячейке таблицы 4 хранится информация о наличии символов на данной координате .

У, а в ячейке таблицы 5 хранится исходная информация о символе, т.е. его номер (адрес начала символа в таблице 7), цвет, масштаб и начальный номер строки символа, который позволяет варьировать формат символа по коррдинате У. В таблицу 6 записывается полный адрес символа для обращения в таблицу 7, который включает в себя номер символа, его цвет, масштаб и номер текущей строки символа. Данные,. записанные в таблицу

6, необходимы для организации построчного вывода символа на экран телевизора.

К началу прямого хода развертки телевизионного кадра начальное состояние счетчиков будет нулевым,так как счетчики 8 и 14 обнуляются обратным ходом телевизионного кадра, а счетчик 11 обнуляется обратным ходом телевизионной строки. По началу прямого хода кадра формируется сигнал обращения к таблице 2 через вход 19 адресного коммутатора 17, и по адресу 0000,, равному состоянию счетчика 14 на регистр 10 по информационной шине 41 из ОЗУ 1 поступает код 0000 0011, определяющий телевизионную строку, с которой начинается вывод символа. До этой строки, т.е. на нулевой, первой и второй телевизионных строках никакого иэображения быть не должно. В этом случае на регистре 16 находится нулевая информация, так как регистр 16 обнуляется обратным ходом кадровой развертки. Тогда блок 15 дешифрации обеспечит запрещение работы устрой ства до конца второй телевизионной строки. По обратному ходу третьей телевизионной строки счетчик 8 уетанавливается в состояние 0000 0011, .

Равенство кодов на счетчике 8 и регистре 10 приводит к срабатыванию схемы 9 .сравнения. По сигналу со схемы 9 сравнения формируется обращение к таблице 4 через вход 20 адресного коммутатора 17, и по адресу

0000,, равному состоянию счетчика

14, на регистры 16 и 25 считывается

129

2031

I0 код 0001„ . После этого информация с регистра 16 складывается по ИЛИ с информацией, поступающей с выхода регистра 50, и передается на вход регистра 50 без изменений, так как дешифратор 54 вйключен, и на всех его выходах присутствует уровень логической единицы. Тогда в регистр

50 записывается код 0001, . В этом случае счетчик 52 остается в том же состоянии, что и. до начала работы блок 15 дешифрации (т.е. состояние

0000,), так как появление на выходе коммутатора 51 логической 1 запрещает счет счетчика 52. После этого осуществляется запись кода со счетчика 52 на регистр 53 и запуск четырехтактовой серии чппавляющих импульсов. Выработка четырехтактовой серии осуществляется во время обратного хода строчной развергки и по сигналу со схемы 12 сравнения„ но только при отсутствии кода 1111 на счетчике 52. В первом. такте по адресу, поступающему с регистра 53 (00002), происходит обращение в таблицу 3 через вход 22 адресного коммутатора 17, и на регистр 13 по информационной шине 41 поступает код

0000 0010 . Во втором такте, в зависимости от кода сигнала на выходе коммутатора 3 1, который поступает на управляющий вход адресного коммутатора 17, должно произойти обращение либо в таблицу 5 (в случае, если выводится новый символ на экран), либо в таблицу 6 (если продолжается вывод старого символа). В рассматриваемом случае на входы коммутатора 31 с регистра 25 поступает код

0001, . Ha управляющие входы того же коммутатора, с выхода узла дешиф.рации, поступает код 0000 . Таким образом, на выходе коммутатора 31 появляется сигнал логической "1", происходит обращение в таблицу 5, и на регистр 26 считывается код 0000

0000 0100 1010, содержащий разряды цвета 27 (000), масштаба 28 (00), номера символа 29 (000 0100) и начального номера строки символа 30 (1010). В третьем такте происходит обращение к таблице ? через вход 24 адресного коммутатора 17 по адресу

00 0100 1010,, сформированному из двух частей. Первая часть адреса (шесть старших разрядов) поступает с разрядов 29 регистра 26. Вторая часть адреса (четыре младших разряда) поступает с разрядов 30 регистра

26. В конце третьего такта на видеосумматор 33 поступает начальная строка выводимого символа. В четвертом также происходит запись с разрядов

2?-29 регистра 26 двоичного кода цвета, масштаба и номера символа в старшие разряды ячейки таблицы 6.

f0 Четыре младших разряда этой же ячейки записывают код 10112, соответствующий инкрементированному номеру строки символа и поступающий с разрядов 30 регистра 26 через узел 32

15 модификации. На этом подготовка к выводу строки данного символа закончена. Одновременно с запуском четырехтактовой серии продолжает свою работу блок 15 дешифрации, но так как

20 на регистре 50 остальные разряды нулевые, то счетчик 52, досчитав до 1111», запрещает запуск очередной четырехтактовой серии на этой телевизионной строке. Во время прямого

25 хода третьей телевизионной строки по сигналу со схемы 12 сравнения, которая срабатывает при равенстве кодов (0000 00102) на счетчике 11 и регистре 13,происходит синхронно

30 с частотой синхроимпульсов выдвижение кода начальной строки символа на экран телевизора. По началу обратного хода четвертой телевизионной строки происходит сброс сигнала

35 со схемы 9 сравнения, по которому счетчик 14 перебрасывается в очередное состояние. Затем происходит запуск новой четырехтактовой серии.

Вывод следующих четырех строк сим40 вола осуществляется аналогично.При подготовке к выводу последней строки символа во время четвертого такта происходит включение дешифратора

54, и на регистр 50 заносится .через

45 элементы 48 и 49 2И-ИЛИ информация с выходов регистра 50,но вместо единицы в соответствующем разряде записывается ноль. Таким образом, обеспечивается прекращение вывода на

50 экран строк данного символа. Дальнейшая работа устройства аналогична его работе на нулевой и первой телевизионных строках. Дпя организации движения данного символа по экрану

55.необходимо запрограммировать работу микроЭВМ на изменение кодов координат У и Х в соответствующих ячейках таблиц 2 и 3.

1292031

Предлагаемый дисплейный процессор осуществляет непрерывный вывод информации на экран. Такой режим ха-; рактеризуется минимумом прерываний микроЭВИ и тем самым высокой информационной надежностью системы. При этом мобильность дисплейной системы к модификации динамических изображений получается высокой. При использовании устройства существенно сокра- 10 щается количество обращений к памяти, что,: естественно, повышает информационную надежность системы в целом, особенно при малом количестве требуемых объектов на экране.

15 формула изобретения

1, Дисплейный процессор, содержащий первый блок сопряжения, соединенный с информационной шиной,ко- 20 торая соединена с блоком памяти и вторым блоком сопряжения, один из входов которого соединен с выходом формирователя адреса, первую и вторую схемы сравнения, первые входы которых 25 соединены с выходами первого и второго счетчиков соответственно, вторые входы соединены с выходами первого и второго регистров соответственно, а выходы соединены с первым входом З0 третьего счетчика и первым входом видеосумматора, второй вход которого соединен с первым входом второго счетчика, второй вход которого соединен с одним из входов первого счетчика, 35 другой вход которого соединен с вторым входом третьего счетчика, о т л и ч а ю шийся тем, что, с целью упрощения процессора за счет уменьшения объема блока памяти, он 40 содержит первый и второй коммутаторы, блок дешифрации признака наличия символа в данной точке экрана, третий, четвертый и пятый регистры, входы которых соединены с входами пер- 45 вого и второго регистров, третьим входом видеосумматора и выходом второго блока сопряжения, второй вход которого соединен с выходом пятого регистра, четвертым входом видеосум- 50 матора, входом формирователя адреса

I и первым входом первого коммутатора, второй вход которого соединен с первым входом второго коммутатора и с выходом блока дешифрации признака наличия символа в данной точке экрана, первый вход которого соединен с выходом третьего регистра, второй вход которого соединен с вторым входом

1 олока дешифрации признака наличия символа в данной точке экрана и другим входом третьего счетчика, выход которого соединен с .третьим входом первого коммутатора, выход которого соединен с адресной шиной блока памяти, выход четвертого регистра соединен с вторым входом второго коммутатора, выход которого соединен с четвертым входом первого коммутатора, пятый вход которого соединен с внешней адресной шиной, третий вход блока дешифрации признака наличия символа в данной точке экрана соединен с первым входом второго счетчика, 2. Процессор по п.1, о т л и ч а— ю шийся тем, что блок дешифраI ции признака наличия символа в данной точке экрана содержит дешифратор,четвертый счетчик, шестой регистр и первый и второй элементы 2И-ИЛИ, седьмой регистр и третий коммутатор, выход

I которого соединен с входом четвертого счетчика, выход которого соединен с вторым входом третьего коммутатора и входом шестого регистра, выход которого соединен с входом дешифратора, выход которого соединен с вторым входом второго элемента 2И-ИЛИ.

3, Процессор по и. 1, о т л и— ч а ю шийся тем, что видеосумматор содержит седьмой, восьмой и девятый регистры, регистр сдвига и четвертый коммутатор, входы которого соединены с выходами седьмого и восьмого регистров, вход восьмого регистра соединен с входом девятого регистра, выход которого соединен с входом регистра сдвига, последовательный выход которого соединен с третьим входом четвертого коммутатора.

1292031

Фиг.2 î-2

Редактор А. Ворович

Заказ 275/50 Тираж 434 Подписное

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Иосква, Ж-35, Раушская наб., д. 4/5

Производственно-полиграфическое предприятие, г. Ужгород, ул. Проектная, 4

С разряд

Рагь сглр

Составитель И. Немировский

ТехредЛ.Олейник Корректор Г. Решетник

Дисплейный процессор Дисплейный процессор Дисплейный процессор Дисплейный процессор Дисплейный процессор Дисплейный процессор Дисплейный процессор Дисплейный процессор 

 

Похожие патенты:

Изобретение относится к области вычислительной техники и может быть использовано для диалога оператора с ЭВМ и отображения символьно-графической информации

Изобретение относится к вычислительной технике и может быть использовано для визуализации массивов данных в информационна-сг{равочных системах

Изобретение относится к области автоматики и вычислительной техники и может быть использовано при проектировании устройств отображения на экране телевизионного приемника

Изобретение относится к области автоматики и вычислительной техники и может быть использовано в устройствах управления индикаторными приборами

Изобретение относится к вычислительной технике и предназначено для применения в устройствах отображения информации, а также в логических и микропроцессорных анализаторах, использующих телевизионный способ формирования изображений

Изобретение относится к области автоматики и вычислительной техники и может быть использовано при построении устройствдля отображения информации

Изобретение относится к автоматике , вычислительной и телевизионной технике и может быть использовано при выводе скг1Еольно-гра,фической информации на экрань различных, индикаторов телевизионного типа

Изобретение относится к автоматике и вычислительной технике и может быть использовано в устройствах вывода графической информации из ЭВМ или логических анализаторов на экран индикатора телевизионного типа в виде временных диаграмм

Изобретение относится к автоматике и вычислительной технике и может быть использовано в устройствах ввода-вывода данных на экране телевизионного индикатора для отображения графической информации вида у f (х), в частности, при построении устройств отображения в АСУ и информационно-измерительных системах

Изобретение относится к автоматике и вычислительной технике

Изобретение относится к вычислительной технике и автоматике и предназначено для использования в системах отображения графической информации

Изобретение относится к обработке изображений

Изобретение относится к автоматике и вычислительной технике и может быть использовано в устройствах машинной графики, в частности в системах синтезирования изображений

Изобретение относится к автоматике, вычислительной и телевизионной технике и может быть использовано при выводе алфавитно-цифровой информации на экраны телевизионных индикаторов

Изобретение относится к автоматике и вычислительной технике и может быть использовано при построении систем отображения алфавитно-цифровой и буквенно-мозаичной информации

Изобретение относится к области автоматики и вычислительной техники и может быть использовано в телевизионных устройствах отображения графической информации

Изобретение относится к вычислительной технике и может быть использовано в устройствах отображения в тех случаях, когда требуется точное перемещение изображения на экране ЭЛТ в горизонтальном направлении
Наверх