Делитель частоты импульсов

 

Изобретение относится к импульсной технике и может быть использовано в цифровой измерительной аппаратуре , в синтезаторах частот, в устройствах .автоматики и телемеханики. Цель изобретения - повышение надежности в работе устройства. Для достижения поставленной цели в устройство введены элемент 6 ЗАПРЕТ, триггер 8, элемент И 7. Устройство та сже содержит входную шину 1, триггер 2, счетчик 3 импульсов, дешифратор 4, элементы И 5, элемент ИЛИ 9, блок 10 управления, выходную вшну 11, счетчик 12 импульсов. Данное устройство обеспечивает гарантированную длительность установочных импульсов. 1 ил. § (Л ГС со 00 со

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТЬМЕСКИХ

PECflYSfIHH

„.SU„,, 1.298907

А1 (59 4 Н 03 К 23/58

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

Н АВТОРСКОМ,Ф СВИДЕТЕЛЬСТВУ

ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР

r10 ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ (21) 3957114/24-21 (22) 05.08.85 (46) 23.03.87. Вюл. У 11 (72) Ю.В.Смирнов (53) 621.374.3 (088.8) (56) Авторское свидетельство СССР

Ф 437229, кл. Н 03 К 23/66, 27.03.72.

Авторское свидетельство. СССР

Ф 1115239, кл. Н 03 К 23/66, 17.05.82.

Авторское свидетельство СССР

Р 657618, кл. Н 03 К 23/58, 23.09.76. (54) ДЕЛИТЕЛЬ ЧАСТОТЫ ИМПУЛЬСОВ (57) Изобретение относится к импульсной технике и может быть использовано в цифровой измерительной аппаратуре, в синтезаторах частот, в устройствах .автоматики и телемеханики.

Цель изобретения — повышение надежности в работе устройства. Для достижения поставленной цели в устройство введены элемент 6 ЗАПРЕТ, триггер 8, элемент И 7. Устройство та сже содержит входную шину 1, триггер

2, счетчик 3 импульсов, дешифратор 4, элементы И 5, элемент ИЛИ 9, блок

10 управления., выходную шину 11, счетчик 12 импульсов. Данное уст- 3 ройство обеспечивает гарантированную длительность установочных импульсов.

1 ил.

1298907

Изобретение относится к импульсной технике и предназначено для использования в цифровой измерительной аппаратуре, в синтезаторах частот, в устройствах автоматики и телемека- 5 ники.

Цель изобретения — повышение на дежности устройства в работе за счет обеспечения гарантированной длительности установочных импульсов. 10

На чертеже приведена электрическая структурная схема устройства.

Делитель частоты импульсов содержит входную шину 1, которая соединена со счетным входом первого триггера 2, первый выход которого соединен со счетным входом счетчика 3 импульсов, выходы всех разрядов счетчика 3 импульсов соединены с.первой группой входов дешифратора 4, первые 20 установочные вхеды счетчика 3 импульсов соединены с выходами соответствующих элементов И 5 и с инверсными входами соответствующих элементов

ЗАПРЕТ 6, выходы которых соединены с соответствующими вторыми установочными входами счетчика 3 импульсов, первый вход дополнительного элемента И 7 соединен с выходом пе30 реноса счетчика 3 импульсов, второи вход — с первым установочным входом второго триггера 8 и с вторым выходом первого триггера 2, выход второго триггера 8 соединен с первым входем элемента ИЛИ 9, второй вход которого соединен с выходом дополнительного элемента

И 7, вторая группа входов дешифратора 4 соединена с первой группой выходов, кроме выхода младшего разря40 да, блока 10 управления, вторая группа выходов которого, кроме выхода .

° младшего разряда, соединена с первыми входами соответствующих элементов

И 5, вторые входы которых соединены 45 с прямыми входами соответствующих элементов ЗАПРЕТ 6 и с выходом второго триггера 8, второй установочный вход которого соединен с выходом дешифратора 4, третьи входы элементов

И 5 соединены с выходом младшего разряда первой группы выходов блока 10 управления, выход элемента ИЛИ 9 соединен с выходной шиной 11, 55

Первый триггер 2 и счетчик 3 импульсов образуют новый счетчик 12

I импульсов, емкостью которого опрег деляется максимальное значение коэффициента деления устройства (К ). 4 кс

B блоке 10 управления хранится прямой и обратный коды коэффициента деления К. Прямой код коэффициента деления К поступает на первую группу выходов блока 10 управления. Все выходы этой группы, за исключением выхода младшего разряда, соединены с первой группой входов дешифратора 4. Поэтому на дешифратор 4 с блока 10 управления поступает код коэффициента деления К, сдвинутый на один разряд в сторону младших разряК дов т.е. код числа --- при четных

К-1

К или — — при нечетных К. Обратный

2 код коэффициента деления К поступает на вторую группу выходов блока 10 управления. Все выходы этой группы, за исключением выхода младшего разряда, соединены с первыми: входами соответствующих элементов И 5.

Элементы И 5 и ЗАПРЕТ 6 преднаэначены для установки триггеров счетчика 3 в нуль при делении на четные коэффициенты или в состояния, опреК-1 деляемые обратным кодом числа —— при нечетных коэффициентах деления.

Устройство работает следующим образом.

Перед началом работы триггер 2 устанавливается в нулевое состояние, а триггер 8 — в единичное. При этом с выхода триггера 8 на вторые входы элементов 5 и на прямые входы элементов 6 поступает сигнал, управляющий установкой счетчика 3 в состояние, определяемое сигналами на выходах элементов 5. При делении частоты на четные коэффициенты в младшем разряде кода управления записан нуль и сигналом нулевого уровня с выхода младшего разряда блока 10 элементы

5 закрыты. При этом после прихода триггера 8 в единичное состояние все триггеры счетчика 3 устанавливаются в состояние нуля. При делении на нечетные коэффициенты с выхода младшего разряда блока 10 на входы элементов 5 поступает сигнал единичного уровня. Поэтому после срабатывания триггера 8 на выходах элементов 5 устанавливаются сигналы, соответствующие обратному коду числа

1298907 4

K-1 и триггеры счетчика 3 прини2 мают состояния, .соответствующие этому коду.

Рассмотрим работу устройства при делении на четные и нечетные коэффициенты.

При делении на четные коэффициенты в младшем разряде кода управления записан нуль и сигнал нулевого уров- 10 ня с выхода младшего разряда блока

10 поступает на третьи входы элементов 5. При этом на выходах элементов

5 постоянно присутствуют сигналы нулевого уровня, которыми триггеры счетчика 3 устанавливаются в нулевые состояния всякий раз, как только триггер 8 оказывается в единичном состоянии.

При поступлении первого входного 20 импульса триггер 2 переводится в единичное состояние, в результате чего на прямом выходе этого триггера появляется сигнал единичного уровня, которым триггер 8 устанавливается в состояние нуля. С приходом К-го входного импульса на разрядных выходах счетчика 3 устанавливается код числа

К

2 в результате чего срабатывает дешифратор 4 и его выходным сигналом триггер 8 устанавливается в единичное состояние. При этом сигнал единичного уровня с выхода триггера 8 поступает на вторые входы элементов

5 и на прямые входы элементов 6; а через элемент 9 — на выходную шину 11.

Поскольку на выходах элементов 5 при делении на четные коэффициенты пос- 4О тоянно присутствуют сигналы нулевого уровня, то после перехода триггера 8 в единичное -состояние на нулевые установочные входы триггеров счетчика

3 поступают сигналы единичного уров- 45 ня, а на единичные входы — сигналы нулевого уровня. В результате этого триггеры счетчика 3 устанавливаются в нулевые состояния. Так как К-й входной импульс является четным, то 50 триггер 2 счетчика 12 импульсов после прихода -ro входного импульса устанавливается в нулевое состояние и устройство оказывается в таком же состоянии, как перед началом работы. 55

В дальнейшем при делении на четные коэффициенты работа делителя повторяется, т.е. (К+1)-й входной импульс устанавливает триггер 2 в единичное состояние, в результате чего триггер 8 переводится в состояние нуля, прекращается обнуление счетчика 3, и заканчивается выходной импульс.

При делении на нечетные коэффициенты в младшем разряде кода управления записана единица и сигнал единичного уровня с выхода младшего разряда блока 10 поступает на третьи входы элементов 5. При этом на выходах элементов 5 после перехода триггера Я единичное состояние будут сформированы сигналы, соответствуюК- I щие обратному коду числа — — — и в

2 счетчик 3 будет эаписан обратный код

К-1 числа — —.

При поступлении входных импульсов первый импульс переводит триггер 2 в единичное состояние, в результате чего триггер 8 устанавливается в состояние нуля и прекращается запись в счетчик 3 обратного кода числа

К-)

С приходом (К-1)-ro входного

2 импульса все триггеры счетчика 3 устанавливаются в единичные состояния и на выходе элемента И, входящего в счетчик 3, формируется импульс переполнения, который поступает на первый вход элемента 7. На второй вход элемента 7 в это время поступает сигнал нулевого уровня, так как (К-1)-й входной импульс, являющийся четным входным импульсом, устанавливает триггер 2 в нулевое состояние.

Элемент 7 открывается с приходом нечетных входных импульсов. Поэтому сигнал единичного уровня с выхода переполнения счетчика 3 поступает через элемент 7 на вход элемента 9 и через него на выходную шину !1 только после прихода очередного, т.е. К-ro, входного импульса. При поступлении (К+1)-го входного импульса все триггеры счетчика 12 устанавливаются в нулевые состояния. При этом сигнал на выходе переполнения счетчика 3 становится равным нулю, и следовательно, заканчивается выходной импульс делителя. Очередной (К+2)-й входной импульс переводит триггер 2 в единичное состояние, устанавливая в счетчике 12 код единицы.

Следующий (К+3)-й входной импульс

Составитель А.Соколов

ТехРед М.Ходанич Корректор Е.Рошко

Редактор А.Козориз

Заказ 898/59

Тираж 902 Подписное

ВНИИПИ Государственного комитета, СССР по делам изобретений и открытий

ll3035, Москва, Ж-35, Раушская наб., д. 4/5

Производственно-полиграфическое предприятие, г.ужгород, ул.Проектная, 4

5 12989 устанавливает в счетчике l2 код числа два и т.д, С приходом 2К-го входного импульса в счетчике 12 устанавливается код числа К-1, которое является четным, поэтому после подсчета 2К-го входного импульса на разрядных выходах счетчика 3 устанавливаетК-1 ся код числа — — . При этом срабаты2 вает дешифратор 4 и триггер 8 уста- 1О навливается в единичное состояние.

Сигнал единичного уровня с выхода триггера 8 поступает на вторые входы элементов 5 и на прямые входы элементов 6, а через элемент 9 — на выход- 15 ную шину 12. Происходит запись обратК-1 ного кода числа — — в счетчик 3 им2 пульсов, и схема устройства оказывается подготовленной к подсчету 20 очередных 2К входных импульсов.

В дальнейшем при делении на нечетные коэффициенты работа устройства повторяется.

Фор мула из обретения

Делитель частоты импульсов, содержащий первый триггер, счетный вход которого соединен с входной ши- ЗО ной, счетчик импульсов, счетный вход которого соединен с первым выходом первого триггера, выходы всех разрядов — с первой группой входов дешиф07 6 ратора, вторая группа входов которого соединена с первой группой выходов, кроме выхода младшего разряда, блока управления, вторая группа выходов которого, кроме выхода младшего разряда, соединена с первыми входами соответствующих элементов И, выходы которых соединены с первыми установочными входами счетчика импульсов, а вторые входы — с первым входом элемента ИЛИ, выход которого соединен с выходной шиной, о т л ич а ю шийся тем, что, с целью повышения надежности в работе, в него введены элементы ЗАПРЕТ, второй триггер и дополнительный элемент И, выход которого соединен с вторым входом элемента ИЛИ, первый вход— с выходом переполнения счетчика импульсов, а второй вход — с вторым выходом первого триггера и первым установочным входом второго триггера, второй установочный вход которого соединен с выходом дешифратора, а выход второго триггера соединен с первым входом элемента ИЛИ и с прямыми входами элементов ЗАПРЕТ, выходы которых соединены с вторыми установочными входами счетчика им-— пульсов, а инверсные входы — с выходами соответствующих элементов И, третьи входы которых подключены к выходу младшего разряда блока управления.

Делитель частоты импульсов Делитель частоты импульсов Делитель частоты импульсов Делитель частоты импульсов 

 

Похожие патенты:

Изобретение относится к импульсной технике и может быть использовано в устройствах автоматики и вычислительной техники

Изобретение относится к построению устройств цифровой вычислительной техники и дискретной автоматики

Изобретение относится к цифро- .,вой электронной технике

Изобретение относится к области цифровой техники, оно может быть использовано для суммирования или вычитания счетных импульсов в двоичном коде и является дополнительным к авт.св

Счетчик // 1205303

Счетчик // 1181133

Счетчик // 409387

Изобретение относится к цифровой вычислительной технике

Изобретение относится к импульсной технике и обеспечивает контроль помехоустойчивого счетчика

Изобретение относится к импульсной технике и может быть использовано при построении счетных устройств и делителей частоты

Счетчик // 1469551

Изобретение относится к импульсной технике и может быть использовано в устройствах автоматики, вычислительной техники и измерительных системах

Изобретение относится к двоичным счетчикам импульсов и может использоваться в автоматике и вычислительной технике

Изобретение относится к импульсной и вычислительной технике, в частности к импульсным счетчикам, и может быть использовано в устройствах промышленной автоматики и вычислительной техники

Счетчик // 1529448
Изобретение относится к импульсной технике

Изобретение относится к автоматике, импульсной и вычислительной технике и может быть использовано для счета импульсных сигналов
Наверх