Статический триггер на полупроводниковых триодах

 

Мз 136954

Класс 42m, 14

СССР

ОПИСАНИЕ ИЗОВЧ=тВНИЙ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

Подписная грутга Л 174

О, С, Потураев и Я. A. Хетагуров

СТАТИЧЕСКИЙ ТРИГГЕР НА ПОЛУПРОВОДНИКОВЬ1Х

ТРИОДАХ

Заявлено 9 января 1960 r. за ¹ 6600!6, 26

B Комитет по делам изобретений п открытий при Совете Министров СССР

Опубликовано в «Бюллетене изобретений» ¹ 6 за 1961 г.

Известны схемы статических триггеров на полупроводниковы триодах, содержащие трансформаторы для импульсов запуска и запускающие диоды.

Предлагаемый статический триггер отличается от известных повышением быстродействия и надежности его работы, для чего начала двух выходных обмоток трансформатора соединены через диоды с базами триодов, а концы этих обмоток подключены к частям нагрузочных сопротивлений соответствующих триодов.

Для запуска предлагаемого статического триггера по счетному входу предназначена схема запуска, составленная нз трансформатора (см. принципиальную схему) с двумя выходными обмотками 1 и 2, сопротивлений 8 и 4 и диодов 5 и 6. Импульс с выходных обмоток трансформатора поступает в зависимости от состояния триггера на тот из полупроводниковых триодов 7 и 8, который в данный момент является открытым. Сопротивления 8 и 4 являются частью нагрузок в коллекторных цепях триодов триггера и предназначены для получения напряжения смещения на диоды 5 и б, когда соответственно открыт триод 7 или 8. Благодаря такому смещению на запускающем диоде 5 или 6 ложные импульсы по цепи запуска не воздействуют на схему. триггера.

В схеме предлагаемого триггера большой ток от импульса запуска в базе закрываемого триода протекает только во время рассасывания неосновных носителей до момента выхода триода из режима насьпцения. В этот же момент прекращается заряд форсирующей емкости 9 и базе этого триода. Это обстоятельство обеспечивает повышение быстродействия триггера. Для запуска триггера используются импульсы тока, что приводит к большой надежности схемы, так как это обстоятельство более соответствует требованиям и протеканию переходных процессов при запуске схемы триггера по счетному входу.

Статический триггер на полупроводниковых триодах 

 

Похожие патенты:

Изобретение относится к микроэлектронике и может быть использовано для создания ЭРПЗУ с повышенной информационной плотностью на основе МОНОП-транзисторов, в частности, перепрограммируемых инжекцией горячих носителей заряда

Изобретение относится к вычислительной технике и может быть использовано для создания постоянных (ПЗУ) и репрограммируемых (РПЗУ) запоминающих устройств повышенной информационной емкости на основе МДП-структур

Изобретение относится к полупроводниковому запоминающему устройству и, в частности, к цепи усиления напряжения (употребляемый здесь термин "цепь усиления напряжения" имеет тот же смысл, что и "усилительная схема", "цепь выработки усиленного напряжения", "однокаскадная усилительная схема с компенсационной обратной связью" и т.д.) для усиления подаваемого от системы питающего напряжения до желательного уровня усиления напряжения

Изобретение относится к вычислительной цифровой технике, конкретно к конструкции ячейки памяти с вертикально расположенными друг над другом пересечениями

Изобретение относится к способу регенерации ячеек памяти в динамическом запоминающем устройстве с произвольным доступом и, в частности, к способу, который уменьшает помехи регенерации на напряжении стока динамического запоминающего устройства с произвольным доступом, имеющего КМОП-структуру

Изобретение относится к электронной технике

Изобретение относится к запоминающей ячейке статического ЗУПВ

Изобретение относится к схемному устройству с некоторым числом электронных схемных компонентов, состояние которых может переводится в исходное состояние
Наверх