Устройство для информации с магнитной ленты (его варианты)

 

Изобретение относится к автоматике и вычислительной технике. Цель изобретения - повышение помехозащитности устройства. В первом варианте изобретения цель достигается введением двух триггеров, элемента ИСКПЮ- ЧАНЩЕЕ ИЛИ, счетчика импульсов. Во втором варианте цель достигается введением BTopdro аналогового компаратора , элемента ИЛИ, второго и третьего D-триггеров, элемента И и счетчика импульсов. В третьем варианте изобретения его цель достигается введением второго аналогового компаратора элемента ИЛИ, двух D-триггеров , двух элементов И счетчика импульсов . Во всех трех вариантах цель достигается за счет коррекции фазы частоты синхронизации. 3 с..п. ф-лы, 1 з.п. ф-лы, 9 ил. I О) ы

А3

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИН

„„SU„„

0 (594 G 0

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

И ПАТЕНТУ

ГОСУДАРСТВЕННЫЙ НОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫТИЙ (21) 3468674/24-24 (22) 16.07.82 (31) 111652/81 (32) 17.07 ° 8 1 (33) 3Р (46) 30.03,87. Бюл. h» 12 (71) Виктор Компани Оф Джапэн Лтд (ДР) (72) Ясухиро Ямада (ЗР) (53) 681. 327.21 (088. 8) (56) Авторское свидетельство СССР

Ф 798787, кл. G 06 F 3/04, 1979.

Радзиогидзюцу. Изд-во фирмы "Радзиогидзюцу-ся", Токио, Япония, 1981, с. 118-133, 194, 195 .. (54) УСТРОЙСТВО ДЛЯ ВВОДА ИНФОРМАЦИИ

С МАГНИТНОЙ ЛЕНТЫ (ЕГО ВАРИАНТЫ) (57) Изобретение относится к автоматике и вычислительной технике. Цель изобретения — повышение помехозащитности устройства. В первом варианте изобретения цель достигается введением двух триггеров, элемента ИСКЛЮЧАЮЩЕЕ ИЛИ, счетчика импульсов. Во втором варианте цель достигается введением вторбго аналогового компаратора, элемента ИЛИ, второго и третьего D-триггеров, элемента И и счетчика импульсов. В третьем варианте изобретения его цель достигается введением второго аналогового компаратора элемента ИЛИ, двух Э-триггеров, двух элементов И счетчика импульсов. Во всех трех вариантах цель достигается за счет коррекции фазы частоты синхронизации. 3 с.п. ф-лы, 1 s.ï. ф-лы, 9 ил. 1301326

Изобретение относится к автоматике и вычислительной технике и может быть использовано для ввода информации с магнитной ленты в 3ВМ.

Цель изобретения — повышение по5 мехозащищенности устройства за счет коррекции фазы частоты синхронизации.

На фиг.1-9 приведены схемы устройства (варианты) и временные диаграммы.

На фиг.1-3 обозначены пороговый элемента 1, с первого по третий триггеры 2-4, элемент ИСКЛЮЧАЮЩЕЕ ИЛИ 5, генератор 6 тактовых импульсов, делитель 7 частоты на десять, дешифратор 8, три инвертора 9-11, элемент

И 12, счетчик 13 импульсов, информационный вход 14, выходы данных и служебной информации устройства 15 и 16.20 аграммы сигналов на входах-выходах лементов устройства обозначены в соответствии с номерами этих элементов.

На фиг.4 и 5 обозначены первый 17 и второй 18 аналоговые компараторы, 25 элемент ИЛИ 19, с первого по третий

D-триггеры 20-22, элемент И 23, генератор 24 тактовых импульсов, делитель 25 частоты на шестнадцать, дешифратор 26 (который содержит инвер- 30 тор 27 и элемент И 28), счетчик 29, первый 30 и второй 31 входы эталонного напряжения устройства, информационный вход 32 устройства, выход

33 данных устройства, вход 34 сброса и выход 35 служебной информации устройства. Сигналы на входах и выходах элементов устройства обозначены порядковыми номерами этих элементов.

На фиг.6 обозначены первый 36 и 40 второй 37 аналоговые компараторы, элемент ИЛИ 38, с первого по третий

D-триггеры 39-41, элемент И 42, дополнительный элемент И 43, генератор

44 тактовых импульсов, делитель 45 45 частоты на шестнадцать, декодер 46, счетчик 47 импульсов, первый 48 и второй 49 входы эталонного напряжения устройства, информационный вход

50 устройства, вход 51 сброса уст- gg ройства, выход 52 данных устройства, выход 53 служебной информации устройства, синхровход 54 устройства.

На схеме декодера 46 (фиг.7) обозначено инвертор 55, первый 56 и второй 57 IK триггеры, счетчик 58, установочный вход 59 декодера, первый 60 и второй 61 выходы декоде ра, тактовый вход 62 декодера.

Сигналы на временных диаграммах устройства, изображенного на фиг,6 и

7, обозначены порядковыми номерами блоков, на выходе которых они присутствуют.

Устройство работает следующим образом.

На фиг.1 входной сигнал 14, форма которого показана на фиг.2, подается на пороговый элемент 1. В элементе 1 уровень входного сигнала сравнивается с эталонным уровнем (пунктирная линия на фиг.2). В данном случае входной сигнал является сигналом, полученным путем пропускания цифровой сигнальной последовательности через передающий тракт. В результате сравнения по уровням пороговый элемент i вырабатывает двузначный цифровой сигнал, показанный на фиг.2.

Этот сигнал поступает на соответствующие входы триггеров 2 и 3. С выхода триггера 3 сигнал подается на информационный вход триггера 4.

От генератора 6 тактовых импульсов эталонные тактовые импульсы (см. фиг. 2) поступают на соответствующие такто- вые входы триггеров 3 и 4, на делитель 7 частоты и счетчик 13. Эталонные тактовые импульсы являются прямоугольными импульсами, период которых равен 1/10 цифрового периода (называемого далее периодом битов) Т входного сигнала 14, что показано на фиг.2.

Триггер 3 создает импульс, показанный на фиг.2, фиксируя выявленный цифровой сигнал в момент нарастания фронта входного эталонного тактового импульса, и подает импульс на информационный вход триггера 4 и на вход элемента ИСКЛЮЧАЮЩЕЕ ИЛИ 5 ° Согласование во времени нарастания импульса на выходе триггера 3 не является неизменным по отношению к согласованию времени нарастания цифрового сигнала на выходе элемента 1, его максимальная задержка равна примерно одному периоду эталонного тактового импульса. Триггер 4 вырабатывает на выходе 0 импульс, показанный на фиг.2, фиксируя импульс с выхода триггера 3 в момент нарастания фронта эталонного тактового импульса, и подает импульс на другой вход элемента ИСКЛЮЧАЮЩЕЕ ИЛИ 5. Соответственно импульс на выходе триггера 4 задерживается относительно импуль3 130 1.3 са на выходе триггера 3 на время задержки, соответствующее одному периоду эталонных тактовых импульсов.

В результате элемент 5 ИСКЛЮЧАЮЩЕЕ

ИЛИ вырабатывает импульс, показанный на фиг.2, Ширина этого импульса соответствует одному периоду эталонных тактовых импульсов, этот сигнал вырабатывается при фронте нарастания и при фронте спада цифрового сигнала 10 на выходе элемента 1. Так как импульс с выхода элемента 5 вырабатывается в окрестностях фронтов нарастания и спада цифрового сигнала с выхода элемента 1, то этот импульс является им- 15 пульсом выявления отклонения по уровню (импульсом выявления фронта) цифрового сигнала с выхода элемента 1.

Импульс выявления отклонения по уровню с выхода элемента 5 подается на 20 вход сброса делителя 7 для его обнуления фронтом нарастания.

Делитель 7 частоты считает эталонные тактовые импульсы и подает ре- Я5 зультирующий выходной сигнал с выходов Q,-Q 4 на декодер 8. На интервале между девятым и десятым эталонным тактовым импульсом после сброса делитель

7 частоты вырабатывает сигнал, пери- 30 од повторения которого равен упомянутому выше периоду битов Т, и подает этот сигнал с выхода переноса на вход разрешения счетчика 13. В состав дешифратора 8 входят инверторы 9 — 11 и ! элемент И 12 на четыре входа. Когда ма входах Q Ц, Я4 делителя часто ты 7 существуют низкие уровни и толь ко на выходе Qz создается сигнал с высоким уровнем, т.е. когда делитель,@

7 насчитал четыре эталонных тактовых импульса, на всех четырех входах элемента И i2 присутствует высокий уровень. Поэтому элемент И 12 вырабатывает сигнал высокого уровня, по- 45 казанный на фиг.2, и падает этот сигнал на тактовый вход схемы триггера 2 в качестве тактового импульса синхронизации считывания данных.

Фаза полученного таким образом тактового импульса синхронизации считывания данных соответствует центру периода битов сигнала на входе 14, показанного на фиг.2. С приходом фронта нарастания упомянутого такта- 5 ваго импульса синхронизации считывания данных на триггер 2 в нем фиксируется цифровой сигнал с выхода порогового элемента 1, поданный на ин26 4 формационный вход триггера 2, полученный в результате на его выходе импульс, изображенный на фиг.2, подается на выход 15 устройства. Из сравнения сигналов 14 и 2 на фиг.2 ясно видно, что импульс на выходе триггера 2 является считываемой информацией входного сигнала, 1

Кроме того, входной сигнал получается следующим образом. Цифровые данные, полученные после цифровой импульсной модуляции аналогового информационного сигнала, разделяются на заранее определенные секции, и к сигналу каждой секции добавляется сигнал синхронизации с фиксированной структурой, а также часто добавляется сигнал выявления ошибки в коде и сигнал исправления кодовой ошибки.

Сам сигнал на входе получается из передающего тракта с помощью последовательной во времени передачи цифрового сигнала. Поэтому фронты нарастания и спада входного сигнала не. являются настолько крутыми, как показано на фиг.2, из-за ослабления высоких частот в передающем тракте и из-за других причин. Входной сигнал передается непрерывно с синхронизирующим сигналом, и синхронизирующий сигнал выделяется схемой выявления синхронизирующего сигнала (не показана), используя фиксированную структурную характеристику синхронизирующего сигнала. Сигнал выявления синхронизирующего сигнала подается на вход сброса счетчика 13 че-. рез соответствующий вход устройства.

На отрезке времени, когда входной сигнал на входе разрешения счетчика ,13 имеет высокий уровень, счетчик

;ведет счет эталонных тактовых импульсов, поступающих на его тактовый

,вход. На выходе 16 получается результирующий выходной сигнал. Отрезок времени, на котором входной сигнал на входе разрешения счетчика 13 имеет высокий уровень, соответствует интервалу от девятого до десятого эталонного тактового импульса после обнуления делителя 7 частоты. Однако фаза эталонного тактового импульса чуть запаздывает из-за задержки, вводимой схемными элементами в делителе 7 частоты. Поэтому в момент,когда десятый тактовый эталонный импульс подается на счетчик 13, входной сиг1301326 нал на его входе разрешения счета все еще находится на высоком уровне.

В результате счетчик 13 досчитывает в этот момент один эталонный тактовый импульс. Как следствие, подсчитанная величина на выходе счетчика

13 указывает на бит, от которого получается считывание данных на триггер 2, т.е. на сколько битов после синхронизирующего сигнала лежит бит, 10 содержащий считываемые данные.

В данном варианте конструкции изобретения при наличии от порогового элемента 1 цифрового сигнала, изображенного на фиг.3, делитель 7 частоты сбрасывается с помощью выходного сигнала элемента 5„ изображенного на фиг.3, который синхронизирован по фазе с фронтами нарастания и спада цифрового сигнала с выхода элемента 1, следовательно, тактовый импульс синхронизации считывания данных с выхода дешифратора 8 {фиг.3), полученный путем декодирования выходного сигнала делителя 7 частоты, корректируется по фазе всякий раз с поступлением на делитель 7 частоты импуль-. са с выхода элемента ИСКЛЮЧАЮЩЕЕ ИЛИ 5.

Описание второго варианта конст- ЗО рукции предлагаемого устройства. На фиг.4 поступающий трехзначный кодовый (знаковый). сигнал, изображенный на фиг.5 с входа 32 подается на инвертирующий вход компаратора 17 и на инвертирующий вход компаратора 18.

Трехзначный кодовый сигнал является сигналом,. переданным в соответствии с системой частичного реагирования.

Система частичного реагирования явля-10 ется одной из известных систем цифровой передачи. Передаваемый двузначный кодовый сигнал преобразуется в другой двузначный кодовый сигнал (например, в сигнал без возврата к нулю с инверсией), преобразование идет . в соответствии с системой частичного реагирования с учетом характеристик магнитной головки и магнитной записыающей среды, образующей передающий ракт, после чего сигнал записываетя на магнитную записывающую среду.

При воспроизведении магнитной записывающей среды с помощью магнитной головки вследствие дифференцирующей характеристики обмотки магнитной головки происходит ослабление низкочастотных составляющих, близких к составляющей постоянного тока. Кроме того, ослабляются и высокочастотные составляющие. В результате форма воспроизводимого сигнала имеет сигнальный уровень, соответствующий уровню

"+ 1" в момент нарастания записанного двузначного кодового, сигнала, и сигнальный уровень, соответствующий

"-1" в момент фронта спада записанного двузначного кодового сигнала, и сигнальный уровень "0 в те моменты записанного двузначного кодового сигнала, когда на интервале периода двух бит есть непрерывно уровень "0" или "1", следовательно, он имеет форму трехзначного кодового сигнала.

Для создания из воспроизводимого трехзначного кодового сигнала записанного, трехзначного кодового сигнала в соответствии с системой частичного реагирования в выравнивателе осуществляется высокочастотная компенсация. Полученный на выходе выравнивателя воспроизводимый сигнал является трехзначным кодовым сигналом, показанным на фиг.5. Позиционные обозначения над изображенной на фиг.5 формой сигнала указывают на записанное значение двузначного кодового сигнала °

На инвертирующий вход компаратора

17 с входа 30 поступает первое эталонное напряжение, обозначенное поз.30 на фиг.5. На неинвертирующий вход компаратора 18 с входа 31 поступает второе эталонное напряжение, обозначенное поз,32 на фиг.5, Уровень первого эталонного напряжения выбирается промежуточным между пиковым уровнем сигнала, соответствующего уровню "0" трехзначного кодового сигнала, и пиковым уровнем сигнала, соответствующего уровню "+1" трехзначного кодового сигнала на входе 32. Второе эталонное напряжение выбирается с уровнем, промежуточным между пиковым уровнем сигнала, соответствующего уровню "0" трехзначного кодового сигнала, и пиковым уровнем сигнала, соответствующего уровню -1" трехзначного кодового сигнала на входе 32.

Соответственно на выходе компаратора 17.появляется двузначный прямоугольный сигнал, показанный на фиг.5.

Прямоугольный сигнал на выходе элемента 17 имеет сигнальный уровень

"+1" на интервале, соответствующем сигнальному уровню "+1" трехзначно13013

На информационные входы предварительной установки D1-D4 делителя 25 частоты (где П1 является младшим, а

04 старшим разрядом) поступает соот-; ветствующий уровень, причем на входы

D1 и 02 приложено низкоуровневое на7 го кодового сигнала на входе 32, и имеет сигнальный уровень 0" на интервалах, соответствующих сигнальным уровням "-1" и "0" входного трехзначного кодового сигнала. На выходе компаратора 18 получается. двузначный прямоугольный сигнал, показанный на фиг.5. Этот сигнал имеет сигнальный уровень "+1" на интервале, соответствующем сигнальному уровню "-1" 1О трехзначного кодового сигнала на входе 32, и имеет сигнальный уровень

"0" на .интервалах, соответствующих сигнальным уровням "+1" и "0" трехзначного кодового сигнала на входе 15

32. Элемент ИЛИ 19 вырабатывает прямоугольный сигнал, показанный на фиг.5. Прямоугольный сигнал с выхода элемента ИЛИ 19 ocT e H еоответствующие информационные входы 20 триггеров 20 и 21 в качестве сигналов выявления уровня.

Сигнал, полученный на выходе Q триггера 21 поступает на информационный вход триггера 22. От генератора 24 тактовых импульсов на соответствующие тактовые входы триггеров

21 и 22 поступает эталонный тактовый сигнал, период которого равен

1/10 периода битов трехзначного ко- 30 дового сигнала на входе 32. Сигнал с выхода триггера 21 и сигнал с выхода Q триггера 22 поступает соответственно на элемент И 23, который вырабатывает импульс, показанньй на 35 фиг,5. Этот импульс находится в синхронизме по фазе с фронтом нарастания сигнала выявления уровня на выходе элемента ИЛИ 19, что видно из фиг.5. Импульс поступает с выхода 40 элемента И 23 на вход загрузки делителя 25 частоты в качестве импульса выявления отклонения по уровню.

Фазовая ошибка между фронтом нарастания импульса с выхода элемента И 23 45 и сигналом с,выхода элемента ИЛИ 19 непостоянна, и фронт нарастания импульса отстает от фронта нарастания сигнала выявления уровня на величину задержки, примерно равную в макси- 50 мальном случае одному периоду эталонных тактовых импульсов.

26 8 пряжение. Входы D3 и D4 делителя частоты 25 подключаются соответственно к выходам Ц и Я триггера 20. Делитель 25 частоты подсчитывает эталонные тактовые импульсы, поступающие от генератора 24 тактовых импульсов, и вырабатывает на выходах Q1-Q4 подсчи танный выходной сигнал. Кроме того, на выходе переноса делителя 25 частоты вырабатывается импульс с высоким уровнем, когда подсчитанное значение равняется "15", и с низким уровнем при поступлении шестнадцатого эталонного тактового импульса, т.е. это импульс, полученный путем частотного деления частоты эталонного тактоного импульса на 16 от исходной частоты. Импульс на выходе переноса делителя 25 частоты равен 1/16 от периода битов.

Когда сигналы на выходах Q<, и Q4 делителя 25 частоты равным соответственно уровню логической "1", а сигнал на выходе Я . равен уровню логического "0", т.е. когда подсчитанное значение равно "11", выходной сигнал с Q9 подается элемент И 28 через инвертор 27, тогда как сигналы с Q1 Qz Q< непосредственно поступают на элемент И 28. Элемент И 28 вырабатывает импульс, форма которого показана на фиг.5. Этот импульс подается на тактовый вход триггера 20 в качестве тактового импульса синхронизации считывания данных. Таким образом, триггер 20 фиксирует сигнал с выхода элемента ИЛИ 19 с помощью фронта нарастания импульса и вырабатывает на выходе Я прямой выходной сигнал, тогда как сигнал с инвертированной фазой вырабатывается на выходе Я. Показанный на фиг.5 импульс подается с выхода Q триггера 20 на выход 33 устройства в качестве сигнала считывания информации. Сигнал считывания информации имеет сигнальный уровень "+1" по отношению к уровням "+1" и "-1" трехзначного кодового сигнала на входе 32 и имеет уровень "0" по отношению к уровню "0" трехзначного кодового сигнала и соответственно представляет исходную информацию.

Счетчик 29 сбрасывается сигналом, полученным с входа 34, и считает эталонные тактовые импульсы на интервале существования сигнала с высоким уровнем на его входе разрешения.Так

1301326!

0 фиг. 5.

55 как на вход разрешения счетчика 29 подается импульс с периодом, равным

1/16 периода битов, то на выходе 35 счетчик 29 вырабатывает подсчитанную величину. Как и в случае описанного выше счетчика 13, выходная подсчитанная величина счетчика 29 указывает бит, от которого получается считывание информации на триггере

20, т.е. через сколько битов после синхронизирующего сигнала лежит бит, 1содержащий считываемую информацию, Из сравнения трехзначного кодового информационного сигнала на входе 32, показанного на фиг.5 поз.30.31, и сигнала на выходе элемента ИЛИ 19, 1 показанного на фиг.5, видно, что фронт нарастания сигнала на выходе элемента ИЛИ 19 приходится на моменты, когда сигнальный уровень трехзначного кодового информационного сигнала становится равным "+1" или

Когда сигнальный уровень трехзначного кодового информационного сигнала на битовом периоде, непосредственно предшествующем битовому периоду сигнала считывания информации, полученного с клеммы Я триггера

20, равен "0", фронт нарастания сигнала на выходе элемента ИЛИ 19 выражается резче, чем в случае, когда сигнальный уровень трехзначного кодового сигнала информационного в посредственно предшествующем битовом периоде равен "-1" или "+1". Так как импульс на выходе элемента И 23 также создается в синхронизме с сигна= лом на выходе элемента 19, то импульс на выходе элемента И 23 создается с различным временным согласованием в зависимости от того, равен ли "0" или "-1" (или "+1") сигнальный уровень трехзначного кодового сигнала информационного на непосредственно предшествующем битовом периоде.

Если на делителе 25 частоты всегда предполагается одно и то же значение сброса (заранее установленная информационная величина) и тактовый импульс синхронизации считывания информации вырабатывается подсчитанным выходным сигналом делителя 25 частоты, то считывание данных триггером

20 не выполняется точно по центру периода битов согласно величине бита непосредственно предшествующего даньым.

Для предотвращения этого явления выходной сигнал с выхода Q триггера

20 подается на информационный вход предварительной установки D4 делителя 25 частоты в предшествующем варианте конструкции. Вместе с тем выходной сигнал с клеммы Ц триггера 20 подается на клемму информационного входа предварительной установки D3 делителя частоты 25. Следовательно, когда уровень сигнала считывания информации на выходе 33 является низким, входные уровни на входах D1

02 и В4 становятся соответственно низкими, тогда как уровень на входе

03 становится высоким. В этом случае в делителе 25 частоты запишется значение "4" при наличии импульса выявления отклонения по уровню на делителе 25 частоты. Когда уровень сигнала считывания информации явля1 ,,ется высоким, в делителе 25 частоты запишется величина "8" при условии существования импульса на выходе элемента И 23. Если уровень сигнала считывания информации на выходе 33 окажется низким в тот момент времени, когда генерируется сигнал на выходе элемента И 23, то информация в непосредственно предшествующем бите равна "0", а если уровень сигнала считывания информации на выходе 33 является высоким, то информация в непосредственно предшествующем бите равна "1", что видно из

Поэтому в данном варианте конструкции, если информация в непосредственно предшествующем бите равна

"С", при сбросе делителя 25 частоты в нем запишется значение "4". Теперь, когда подсчитанная величина достигнет значения "11", тактовый импульс синхронизации считывания информации с выхода дешифратора 26 будет создан сравнительно задержанным образом, что показано с помощью точек п1, п4 и п7 на фиг.5. Если информация в непосредственно предшествующем бите равна "1", то при сбросе делителя

25 частоты в нем запишется значение

"8". В этом случае, когда подсчитанное значение достигнет величины "11", тактовый импульс синхронизации считывания информации с выхода дешифратора 26 будет создан несколько опережающим образом, что показано на фиг.5 с помощью точки п5.

1301326

Изображенные на фиг.5 тактовые импульсы синхронизации считывания информации, помеченные точками п2, п3, п6, создаются всякий раз, как делитель 25 частоты насчитывает шестнадцать эталонных тактовых импульсов.

Следовательно, в соответствии с изобретением фаза тактового импульса синхронизации считывания информации с выхода дешифратора 26 корректируется для каждого фронта нарастания сигнала с выхода элемента

ИЛИ 19, благодаря чему предупреждается ошибочное считывание информации из-за дрожания. Кроме того, согласование во времени, для которого создается тактовый импульс синхронизации считывания информации с Bbl хода дешифратора 26, меняется в соответствии с данным в непосредствен- 2О но предшествующем бите сигнала с выхода элемента. ИЛИ 19. Поэтому данные могут быть считаны точно по центру периода битов этого сигнала.

Однако, во втором варианте кон25

1струкции по фиг.4, при условии соз) дания фронта нарастания сигнала с .:выхода элемента ИЛ 4 19, показанного на фиг.5, в момент времени t, показанный на фиг.9 поз.38 са сдвигом от исходного момента нарастания при син-. хранизации t1 на время «х вследствие шума, колебаний уровня и других причин в передающем тракте, импульс выявления отклонения на выходе элемен- 35 та И 23 также создается со сдвигам, что показано импульсом у на фиг.9.

Если сброс делителя 25 частоты произойдет от сдвинутого по фазе импульса выявления отклонения па уровню у, то делитель 25 частоты сможет далее генерировать тактовые импульсы синхронизации считывания инсюрмации со сдвинутой фазой да тех пор, пока не произойдет правильный сброс делите- 45 ля 25 частоты.

Кроме того, в втором варианте конструкции в делитель 25 частоты записывается заранее установленная информация с помощью импульса выявления отклонения по уровню с выхода элемента И 23 (т,е. начальная установка ). На интервале времени между двумя моментами начальной установки импульс синхронизации считывания информации с выхода дешифратора 26 может быть создан дважды, т.е. может случиться так, что при создании тактового импульса синхронизации считывания информации при равенстве подсчитанного значения в делителе 25 частоты "11", что показано на фиг.8 поз.28 с помощью точки пд, импульс выявления отклонения по уровню с выхода элемента И 23 будет создан, когда подсчитанное значение в делителе

25 частоты станет равным " 12", что показано на фиг.8, и в делителе 25 частоты соответственно запишется значение "8". На фиг.8 позиционные обозначения над сигналом указывают на подсчитанное значение в делителе

25 частоты.

В этом случае делитель 25 частоты

11 II начинает считать с о значения 8

Подсчитанное значение " 1 1 " получается в момент времени до создания последующего импульса выявления отклонения по уровню с выхода элемента

И 2 3 . В результате вырабатывается тактовый импульс синхронизации считывания информации, показанный н а фиг . 8 как и, т . е . из- з а равенства минимального импульсного интервала импульсов выявления отклонения по уровню одному периоду битов, тр ебуемому дл я подсчета шестнадцати э талонных тактовых импульсов, в пр едел ах этого импульсного интервала вы- ( абатываются два тактовых импульса

l синхронизации считывания информации

С1 Ь1

1п и и> показанные на фиг.8.

Предупредить возникновение этого явления можно с помощью третьего варианта конструкции устройства, показанного на фиг.6. В схеме по фиг.6 на декодер 46 подаются выходные сигналы с входов 0,- ),1 делителя 45 частоты. Когда подсчитанное делителем 45 частоты значение равно "11", например, декодер 46 вырабатывает тактовый импульс синхронизации считывания информации на выводе Р1, представленный на фиг.9, и на выходе 61 вырабатывает импульс, показанный на фиг.9 и 8. Из фиг.8 видно, что уровень импульса на выходе 61 является высоким на интервале, во время которого значение, подсчитанное делителем 25 ча11 11 стоты, может быть равным от 2 до

" 10", В пределах указанного интервала, когда подсчитанное делителем 25

11 11 частоты значение может быть от 2 дс

"10", вырабатывается нормальный импульс выявления отклонения по уровню.

1301326

13

Импульс с выхода 61 подается на элемент И 43 вместе с импульсом выявления отклонения по уровню с выхода элемента И 42. Соответственно сигнал, поступающий на вход загрузки делителя 45 частоты от элемента H. 43, изображен на фиг.9. Это означает устранение импульса выявления отклонения по уровню у, изображенного на фиг.9, создавшегося с неверной 10 фазой, и к входу загрузки делителя

45 частоты прилагается лишь импульс выявления отклонения по уровню, вы работанный с нормальной фазой. Следовательно, предупреждается рассмот- 15 ренная выше ошибка. .!

Схемное построение декодера 46 изображено на фиг.7. От делителя частоты «а 15 (не показан), соответствующего делителю 45 частоты на шестнадцать, подсчитанные выходные сигналы в трех разрядах за исключением младшего разряда соответственно подаются на входы А, Б, С счетчика 58.

На фиг.7 обозначение "н" — высокий уровень„ а обозначение " ." — низкий уровень. Когда к всем входам А,В,С счетчика 58 прикладывается напряжение .низкого уровня, то лишь на выходе УО будет напряжение низкого уровня. На других выходах У1-У7 будут напряжения высокого уровня ° Если высокий уровень будет только на входе В, то низкий уровень напряжения будет получен лишь на выходе У1

В этом случае на других выходах УО и У2-У7 будут высокие уровни напря1

;жения. Аналогичным образом при по-! ступлении высоких уровней на входы

А, В и С счетчика 58 низкий уровень напряжения будет получен лишь на выходе У?, на других выходах будет высокий уровень.

Полученный с выхода У1 сигнал по- 45 ступает на вход 4 триггера 57 через инвертор 55. Кроме того, с выхода

У7 выходной сигнал поступает на вход

К триггера 57. Поступающий на вход

62 эталонный тактовый импульс прикла- 5О дывается к соответствующим тактовым входам триггеров 56 и 5?. Соответственно на выходе Q триггера 57 вырабатывается импульс, показанный на фиг.9 и 8, и этот импульс подается на выход 6 1. Сигнал с выхода переноса делителя 45 частоты подается на входы I и К триггера 56. На выходе триггера 56 вырабатывается тактовый импульс синхронизации считывания информации, изображенный на фиг.9, он подается на выход 60.

Все приведенное описание было выполнено при условии считывания информации в несамотактируемой цифровои сигнальной последовательности. Однако, предлагаемое устройство считывания информации может быть аналогичным образом применено и для самотактируемых цифровых сигнальных последовательностей типа модифицированного частотно-модулированного сигнала (ИЕИ) или фазокодированного сигнала, полученный путем выполнения модифицированной частотной модуляции или фазового кодирования с незначител ной модификацией. Так, например, при считывании информации в сигнале

МРИ период повторения эталонных тактовых импульсов выбирается равным

1/20 периода битов сигнала MFH. Кроме того, к выходам 15 (фиг.1) или 52 (фиг.6) добавляется схема декодирования модифицированного частотно-модулированного сигнала.

Кроме того, между несамотактируемыми цифрами сигнальными последовательностями и между произвольной кодовой последовательностью типа отдельно вырабатываемого кода из М-последовательностей можно получить функцию ИСКЛЮЧАЮЩЕЕ ИЛИ. В этом случае предлагаемое устройство можно применить к неупорядоченной цифровой сигнальной последовательности, в которой несамотактируемая цифровая сигнальная последовательность разупорядачивается с тем, чтобы уменьшить темп поступления непрерывных логических 0 или 1

Изобретение не ограничивается применением при передаче на вход устройства двузначного или трехзначного кода, как было описано в приведенных вариантах конструкции: оно может быть применено для четырехзначных и восьмизначных кодовых передающих систем и т.д. Как правило, в

И-значных кодовых передающих системах (И является целым) существует (И-1) видов значений предварительной установки в делителе частоты от импульса выявления отклонения по уровню.

Согласно предлагаемому устройству можно получить точный тактовый импульс синхронизации считывания для

13013 каждого бита (или каждой цифры) даже в случае, когда контроль синхронизации проводится без выявления синхронизирующегс сигнала. Устройство может применяться для выявления структуры данных синхронизирующего сигнала с произвольной фиксированной информационной структурой. Например, если синхронизирующий сигнал состоит из восьми битов информации, то считан- 10 ную 8-битовую информацию можно хранить в регистре или аналогичном устройстве для выявления структуры.

Формула из обретения 15

1. Устройство для ввода информации с магнитной ленты, содержащее пороговый элемент, вход которого является информационным вхоцом устрой- 20 ства, первый триггер, делитель частоты на десять, дешифратор, генератор тактовых импульсов, выход которого соединен со счетным входом делителя частоты на десять, разрядные выХоды которого подключены к входам дешифратора, выход которого соединен с входом синхронизации первого триггера, вход данных которого подключен к выходу порогового элемента, а ЗО неинвертирующий выход является выходом данных устройства, о т л и ч а ю щ е е с я тем, что с целью повышения помехозашищенности устройства за счет коррекции фазы частоты синхронизации,в него введены второй и третий триггеры, элемент

ИСКЛ10ЧА10ЩЕЕ ИЛИ и счетчик импульсов, выход порогового элемента соединен с входом данных второго триггера, неинвертирующий выход которого подключен к входу данных третьего триггера и к первому входу элемента ИСКЛ10ЧА10ЩЕЕ ИЛИ, второй вход которого соединен с неинвертирующим выхо- ц5 дом третьего триггера, вход синхронизации которого и вход синхронизации второго триггера соединены с выхо.дом генератора тактовых импульсов и с счетным входом счетчика импульсов, вход разрешения счета которого подключен к вьгходу переполнения делителя частоты на десять, вход сброса и выход которого являются входом сброса и выходом служебной информации 55 устройства соответственно, выход элемента ИСКЛ10ЧА10ЩЕЕ ИЛИ соединен с входом сброса делителя частоты на десять.

2б 16

2. Устройство для ввода информации с магнитной ленты, содержащее первый аналоговый компаратор, инвертирующий вход которого является первым входом эталонного напряжения устройства, первый D-триггер, делитель частоты на шестнадцать, генератор тактовых импульсов, дешифратор, выход генератора тактовых импульсов соединен со счетным входом делителя частоты на шестнадцать, разрядные выходы которого соединены с входами дешифратора, выход которого подключен к синхровходу первого D-триггера, неинвертирующий выход которого является выходом данных устройства, о т л и ч а ю щ е е с я тем, что, с целью повышения помехозащищенности устройства за счет коррекции фазы частоты синхронизации, в него введены второй аналоговый компаратор, элемент ИЛИ, второй и третий

D-триггеры, элемент И и счетчик импульсов, неинвертирующий вход первого и инвертирующий вход второго аналоговых компараторов являются информационным входом устройства, а выходы соединены с соответствующими входами элемента ИЛИ, выход которого подключен к входам данных первого и второго D-триггеров, неинвер- тирующий вход второго аналогового компаратора является вторым входом эталонного напряжения устройства, выход второго D-триггера соединен с входами данных и синхронизации третьего D-триггера и с первым входом элемента И, второй .вход которого подключен к инвертирующему выходу третьего D-триггера, а выход соединен с входом загрузки делителя частоты на шестнадцать, входы младших разрядов параллельного ввода которого являются нулевой шиной устройства, а входы старших разрядов подключены к неинвертирующему и инвертирующему выходам первого D-триггера, выход переполнения — к входу разрешения счета счетчика импульсов, вход сброса которого и выход являются входом сброса и выходом служебной информации устройства соответственно, счетный вход соединен с входом данных второго D. — òðèããåðà и с выходом генератора тактовых импульсов, разрядные выходы делителя частоты на шестнадцать соединены с входами дешифратора, выход которого подключен к синхровходу первого D-триггера.

17

3301326

3..Устройство для ввода информации с магнитной ленты, содержащее первый аналоговый компаратор, инвертирующий вход которого является первым входом эталонного напряжения уст- 5 ройства, первый D-триггер, делитель частоты на шестнадцать, генератор тактовых импульсов, декодер, выход генератора тактовых импульсов соединен со счетным входом делителя часто- 0 ты на шестнадцать, разрядные выходы которого соединены с входами декодера, первый выход которого подключен

1 к синхровходу первого D-триггера, неинвертирующий выход которого является выходом данных устройства, о тл и ч а ю щ е е с я тем, .что, с целью повышения помехозащищенности устройства за счет коррекции фазы частоты синхронизации, в него введены 20 второй аналоговый компаратор, элемент ИЛИ, второй и третий П-триггеры, элемент И и дополнительный элемент

И, счетчик импульсов, неинвертирующий вход первого и инвертирующий вход второго аналоговых компараторов являются информационным входом устройства, а выходы соединены с соответствующими входами элемента ИЛИ, выход которого подключен к входам данньгх первого и второго D-триггеров, неинвертирующий вход второго аналогового компаратора является вторым входом эталонного напряжения устройства, выход второго D-триггера соединен с входом данных второго

D-триггера и с первым входом элемента И, второй вход которого подключеи к инвертирующему выходу третьего

D-триггера, выход соединен с первым входом дополнительного элемента И, второй вход которого подключен к второму выходу декодера, а выход— к входу загрузки делителя частоты на шестнадцать, входы младших разрядов параллельного ввода которого являются нулевой шиной устройства, а входы старших разрядов подключены к неинвертирующему и инвертирующему выходам первого D-триггера, выход переполнения — к входу разрешения счета счетчика импульсов и к установочному входу декодера, вход сброса и выход счетчика импульсов являются входом броса и выходом служебной информации устройства соответственно, а счетный вход соединен с входами син;хронизации второго и третьего D-триг геров и с выходом генератора такто-! вых импульсов, разрядные выходы делителя частоты на шестнадцать соединены с разрядными входами декодера, синхровход которого является синхровходом устройства.

4. Устройство по п.3, о т л и— ч а ю щ е е с я тем, что декодер содержит счетчик, инвертор и первый и второй IK-триггеры, выходы которых являются первыми и вторыми выходами декодера соответственно, синхровходы — синхровходом декодера, входы счетчика являются разрядными входами декодера, один выход счетчика соединен с I-входом второго IKтриггера через инвертор, другой выход — с К входом второго IK-триггера.

1301326

1301326

1301326

Составитель И.Алексеев

Техред А.Кравчук Корректор Г Решетник

Редактор Н.Киштулинец

Заказ 1164/59 Тираж 673

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

1 13035, Москва, Ж-35, Раушская наб., д.4/5

Подписное

Производственно-полиграфическое предприятие, r.ужгород, ул.Проектная,4

Юг 7

01 2 3 9 $5 78 910 f1(12!S9t0

1 1

I

I ! !

М Т 73 14 Ю 0 1 Л ! !

Устройство для информации с магнитной ленты (его варианты) Устройство для информации с магнитной ленты (его варианты) Устройство для информации с магнитной ленты (его варианты) Устройство для информации с магнитной ленты (его варианты) Устройство для информации с магнитной ленты (его варианты) Устройство для информации с магнитной ленты (его варианты) Устройство для информации с магнитной ленты (его варианты) Устройство для информации с магнитной ленты (его варианты) Устройство для информации с магнитной ленты (его варианты) Устройство для информации с магнитной ленты (его варианты) Устройство для информации с магнитной ленты (его варианты) Устройство для информации с магнитной ленты (его варианты) Устройство для информации с магнитной ленты (его варианты) 

 

Похожие патенты:

Изобретение относится к вычислительной технике и может быть использовано для сопряжения специализированных вычислительпых машин с реальным объектом

Изобретение относится к вычислительной технике и может быть использовано в вычислительных системах, имеющих разветвленную сеть абонентов

Изобретение относится к области вычислительной техники и может быть использовано в устройствах управления передачей информации между каналами ввода-вывода и абонентами

Изобретение относится к вычислительной технике и может быть испольПитаиие зовано в распределенных вычислительных системах и сетях ЭВМ кольцевой структуры

Изобретение относится к телемеханике , а именно к устройствам ввода-вывода информации, используемым в пункта х управления систем телемеханики

Изобретение относится к вычислительной технике и ножет быть использовано в качестве устройства для сопряжения в системах сбора и обработки многоканальной измерительной информации

Изобретение относится к вычислительной технике и может быть использовано при организации обмена информацией в

Изобретение относится к вычислительной технике и может быть использовано для ввода-вывода информации в микропроцессорных системах

Изобретение относится к вычислительной технике и может быть использовано в многомашинных вычислительных системах с общей магистралью, в многомашинных системах управления связью

Изобретение относится к области вычислительной техники и предназначено для построения коммутационных сетей вычислительных систем

Изобретение относится к электросвязи и может быть использовано в автоматизированных системах управления технологическими процессам, телемеханике и локальных вычислительных сетях

Изобретение относится к электросвязи и может быть использовано в автоматизированных системах управления технологическими процессам, телемеханике и локальных вычислительных сетях

Модем // 2109332
Изобретение относится к области вычислительной техники и касается портативного интерфейсного блока или содема, который позволяет устанавливать временную двустороннюю связь между заключенной в корпус аппаратурой управления технологическим процессом и персональным компьютером общего назначения без использования электрического соединения между ними

Изобретение относится к вычислительной технике и может быть использовано для организации межмашинного обмена в распределенных вычислительных комплексах и сетях ЭВМ

Изобретение относится к устройствам для управления передачами данных через неспециализированную шину между запоминающим устройством или совокупностью внешних устройств (включая процессоры), как по отдельности, так и в совокупности, а более конкретно, к средствам, позволяющим разрешать конфликты на основе приоритетов между устройствами более эффективно, посредством исключения бесполезно отработавших циклов разрешения конфликтов и больших пакетных буферных устройств, и делать пропускную способность доступной для передачи данных

Изобретение относится к схемам модулей диспетчерского управления с дуплексной связью для использования в системе передачи информации, более конкретно к электронным схемам модулей диспетчерского управления с дуплексной связью для использования в системе передачи информации, обеспечивающей передачу информации даже при наличии ошибок в линии связи за счет дуплексной связи между диспетчерскими устройствами
Наверх