Устройство для сопряжения эвм с внешними устройствами

 

Изобретение относится к области вычислительной техники и может быть использовано в информационно-измерительных системах и системах автоматического управления. Цель изобретениярасширение класса решаемых задач за счет обеспечения запуска канала прямого доступа по различным запросам сопряга емой системы и организации приоритетного обслуживания запросов на различные режимы работы устройства . Устройство для сопряжения содержит блок памяти, два блока связи, блок микропрограммного управления, дешифратор, блок инициализации, три блока приоритета, блок прерываний, шину данных и блок регистров, включающий регистр команды, два регистра маски и два регистра управления. 1 3.л.ф-лы, II ил. б (Л Од со ю оо ю О)

СО)ОЗ СОВЕТСНИХ

СОЦИАЛИСТИЧЕСНИХ

РЕСПУБЛИН

„„SU„„1332326 А 1 (5))40 О" F 13 14

ГОСУДАРСТВЕННЫЙ НОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫТИЙ

H А BTOPCHOMV СВИДЕТЕЛЬСТВУ (2)) 3753116/24-24 (22) 12.06.84 (46) 23.08.87. Бюл. У 3) (71) Ленинградский институт ядерной физики им. Б.П. Константинова (72) Ю.В. Елкин (53) 681.325(088.8) (56) Авторское свидетельство СССР

)) - 590724, кл. С 06 F 3/04, 1975.

Авторское свидетельство СССР

Ф 1246104, кл. G 06 F 13/14, 24.05.84. (54) УСТРОЙСТВО ДЛЯ СОПРЯЖЕНИЯ ЭВМ

С ВНЕШНИМИ УСТРОЙСТВАМИ (57) Изобретение относится к области вычислительной техники и может быть использовано в информационно-измерительных системах и системах автоматического управления. Цель изобретениярасширение класса решаемых задач sa счет обеспечения запуска канала прямого доступа по различным запросам сопрягаемой системы и организации приоритетного обслуживания запросов на различные режимы работы устройства. Устройство для сопряжения содержит блок памяти, два блока связи, блок микропрограммного управления, дешифратор, блок инициализации, три блока приоритета, блок прерываний, шину данных и блок регистров, включающий регистр команды, два регистра маски и два регистра управления.

1 з.п.ф-лы, 11 ил.

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

1332326

Изобретение относится к вычислительной технике и может быть использовано в информационно-измерительных системах и системах автоматического управления °

Цель изобретения — расширение класса решаемых задач устройства за счет обеспечения запуска канала прямого доступа по различным случайным обра- )О зом вырабатываемым запросам внешних устройств и организации приоритетного обслуживания запросов на различные режимы работы устройства.

На фиг,l показана блок-схема устройства; на фиг.2-7 — схемы !блоков связи, блока прерывания, блока инициализации, блоков приоритета и блока управления, соответственно; на фиг.811 †.алгоритмы работы устройства для варианта сопряжения 3ВМ семейства

CM-3, СМ-4 с интерфейсом KANAK.

Устройство (фиг.)) содержит первый блок 1 связи с шинами 2 интерфейса

ЭВМ, второй блок 3 связи с шинами 4 2б интерфейса сопрягаемой системы внешних устройств, дешифратор 5, блок 6 инициализации, первый блок 7 приоритета, блок 8 прерываний, шину 9 данных, блок 10 регистров, включающий регистр ll адреса, регистр (счетчик)

l2 слов, регистр 13 команды, первый регистр 14 маски и регистр 15 управления, блок 16 управления, включающий генератор 17 тактовых импульсов, счетчик 18 тактов, узел 19 постоянной памяти {??ЗУ), шины и линии 20-34 связей между блоками устройства, второй

35 и третий 36 блоки приоритета, второй регистр 37 маски блока 10, ши- 4О ны и линии 38-52 связей между блоками устройства.

Блок 1 связи содержит (фиг.2) усилители-передатчики 53, усилителиприемники 54, группу триггеров 55 и 45 группу элементов И 56.

Блок 3 связи содержит (фиг.З) дешифратор 57, группы элементов И 5860, усилитель-передатчик 6), элементы И 62 и 63, усилители-передатчики

64 и 65, группы элементов И 66 и 67.

Блок 8 прерываний содержит (фиг.4) элемент И 68, элементы ИЛИ 69 и 70, элемент И 71, триггеры 72 — 74, элементы ИЛИ: 75 и 76 и элементы И 77 и 78.

Блок 6 инициализации содержит (фиг.5) триггеры 79-83, формирователь

84 импульса и элемент ИЛИ 85.

Блок 7 приоритета содержит (фиг.б ) узел 86 приоритетного прерывания и группу элементов И 87, блок 35 узел 88 приоритетного прерывания и группу элементов И 89, блок 36узел 90 приоритетного прерывания.

На фиг.! показан также блок 91 памяти и шина 92 связи его с выходом блока )6.

Блоки 1 и 3 связи согласовывают сигналы шин 2 и 4 интерфейсов 3ВМ и сопрягаемой системы с внутренними сигналами устройства. Согласование заключается в умощнениии стробировании сигналов, выдаваемых из устройства, в уменьшении нагрузочной способности устройства для сигналов, принимаемых из интерфейсов, и буферизации адреса, данных, команд и состояния в интерфейсах. Буферизация может быть неполной или совсем отсутст-, вовать в зависимости от пары сопрягаемых интерфейсов и от стремления к простоте или быстродействию устройства.

Дешифратор 5 определяет области адресации со стороны 3ВМ регистров блока 10, регистров и модулей сопрягаемой системы и ячеек блока 91. При совпадении адреса в шине 20 с одной из областей адресации по сигналу сопровождения адреса в линии 21 де-, шифратор 5 выдает в линии 39 сигналы запуска режимов обмена, выполняемых по инициативе процессора 3ВМ.

Блок 6 инициализации по сигналам в линиях 22 и 23 вырабатывает сигналы запуска на шинах 38 режимов инициализации и обработки ошибок устройства.

В блоке 6 инициализации элемент ИЛИ

85 служит для сборки условий инициализации, времязадающая цепочка формирователя 84 — для выработки условия инициализации при включении питания устройства и триггеры 79-83 — для запоминания условий инициализации. После выполнения требуемых действий триггеры 79-83 сбрасываются сигналом 23.CLR), Блок 8 прерываний по сигналу в линии 33 выполняет захват шин 2 для прерывания (для передачи вектора прерывания), а по сигналу в линии 45 выполняет захват для работы по каналу прямого доступа. Приведенная структура блока 8 (фиг.4) является типичной для большинства устройств сопряжения с рассматриваемым классом 3ВМ, 3 1332

Элементы И 71 и 77 служат для выработки сигнала запроса на прерывание сигнала 34. ЗП при наличии сигнала 33.РГП! и сигнала условия разрешения прерываний 25.JE, Триггер 74 срабатывает по сигналу 34.РП разрешения прерывания, появляющемуся в ответ на запрос прерывания. Сигнал

40.IIBBI запускает через блок 36 последовательность микроопераций блока

16, включающую сигнал 25.ПРЕР, по которому сбрасывается триггер 74. Элемент И 78 вырабатывает запрос прямого доступа, по разрешению прямого до- )5 ступа 34.РПД запускается триггер 73 подтверждения выборки, а после снятия процессором сигнала 2.3АН, 34 ° ЗАН устанавливается собственное состояние занятости 40.3АН (триггер 72). Окончание прямого доступа по сигналу

25.END осуществляется сбросом триггеров 72 и 73. Сигнал 25.CLR сбрасывает все триггеры блока захвата при инициализации устройства или обработке 25 ошибок.

Блок 7 приоритета по запросам на шине 32, разрешенным регистром 14 пошине 52, вырабатывает сигнал 33.РГП) запуска блока 8 и выдает в шину 9 код, 30 соответствующий наиболее приоритетному запросу. Блок 7 содержит элементы

И 87 для маскирования запросов.и узел

86 приоритетного прерывания (СПП1), который включает элемент ИЛИ для объединения маскированных запросов, регистр для фиксации запросов, элементы И для выдачи кода в шину данных, схему задания приоритетов запросов.

Сигнал 26.Р31 разрешает обработку за- 4р просов на входах ÇIIO-ЭП7, сигнал

26.ПРI используется для фиксации состояния в CIIIII, сигнал 26.РСЧ! разрешает .выдачу кода в шину 9.

Блоки 35 и 36 приоритета выполне- 4с ны аналогично, отличие блока 36 заключается только в отсутствии элементов для маскирования запросов.

Блок 10 регистров служит для выдачи и приема данных в шину 9. Запись 5О и чтение регистров блока 10 со стороны шины 9 выполняется по сигналам

28.WE и 28.RE. Адресация регистров осуществляется по линиям 28.ADR. Регистр 11 адреса и счетчик 2 слов ис- 55 пользуются при работе в режиме прямого доступа и оба модифицируются по сигналу 28. + IRA. При переполнении счетчика 12 вырабатывается сигнал

326

28.OVER который используется для окончания обмена по каналу прямого доступа. Регистры 14 и 37 маски задают маску для запросов на шинах, 32 и 46 и отображают запросы для диагностики со стороны ЭВМ. Регистр 15 управления управляет режимами работы устройства (разрешает и запрещает) и отображает состояния блока 16 для диагностики их со стороны ЭВМ. Регистр

13 команды хранит команду интерфейса 4, которая передается в блок 16 для управления направлением обмена и в блок 3. Команда складывается из сигналов функции 31.F субадреса

31.А и номера модуля 31.N.

Блок 91 памяти хранит параметры для различных каналов прямого доступа ° Адресация задается сигналами

92 ° ADR Чтение и запись выполняются через шину 9 по сигналам 92.RE u

92.WE.

Блок 16 управления осуществляет взаимодействие блоков устройства, а также следующие основные режимы работы: инициализацию устройства по включению питания и сигналу сброса в интерфейсе ЭВМ; останов работы при зависаниях и ошибках канала прямого доступа; обмен информацией между ЭВМ и внутренними регистрами устройства, а также между ЭВМ и блоком 91 памяти; обмен информацией между ЭВМ и сопрягаемой системой внешних устройств под управлением процессора ЭВМ; обмен информацией между памятью

ЭВМ и сопрягаемой системой беэ участия процессора ЭВМ (по каналу прямого доступа); прерывания процессора ЭВМ по запросам сопрягаемой системы, при этом передается вектор прерывания (адрес адреса программы обработки запроса).

Узел 19 может быть выполнен по известной схеме.

В обозначениях сигналов (фиг. 211) цифры соответствуют линиям шин на фиг.1, сигналы с одинаковыми именами логически тождественны. Имена сигналов в интерфейсах шин 2 и 4 определяются соответствующими стандартами.

Алгоритмы устройства представлены в виде последовательностей процедур (группы микроопераций), типовых для устройств сопряжения. Номера процедур начинаются с буквы А или В и ука1332326 зываются в левом верхнем углу или возле соответствующих графических иэображений (фиг.8-11) ° После наименования процедур указываются сигналы, 5 вырабатываемые во время выполнения этих процедур ° Сигналы, перечисляемые на одной строке, соответствуют. одному такту работы блока 16 (сигналы модификации счетчика 18 тактов не пока-Ið заны), На фиг.8 показаны все условия запуска последовательностей процедур и микроопераций в устройстве. Сигналы

22,ИНИЦ„ 23.t, 23.ERI 23.ER2 в блоке !5

8 объединяются в условие инициализации 38. Сигналы 39.N, 39,N23 и 39.N25 от дешифратора 5 запускают устройство при программно-управляемых режимах обмена. Запросы 32.L на прерывание 2р начинают захват интерфейса ЭВМ при прерываниях. Запросы 46.L вызывают захват интерфейса ЭВМ для режимов прямого доступа.

Устройство работает следующим об- 25 разом.

При появлении хотя бы одного из сигналов в линиях 38 — 40 блок 36 вырабатывает (В06) сигнал 43.РГПЗ, по которому блок 16 выдает сигнал З0

43.ПРЗ фиксации состояния BUSY=I и начинает (АОО) последовательность процедур, соответствующую наиболее приоритетному из условий запуска в линиях 38-40. При инициализации также 35 выполняется (ВOО) разблокировка блоков 7, 35 и 36, что необходимо для выхода из различного рода зависаний и ошибок, возможных в устройстве сопряжения при включении питания или 40 отказах оборудования в интерфейсах 2 и 4.

Как показано на фиг.9, разветвление (Â14) алгоритма по ветвям AOIА06, соответствующим режимам 1-6 ра- 45 боФы, осуществляется по состоянию в шинах 42 и 41, считываемому по сигналам 43.РСЧЗ и 44.РСЧ2.

В первых двух режимах работы, от50 личающихся только процедурой (В15) сброса сигналов ERI, КК2 ПЗУ 19, выполняется (Вlб) сброс регистров 14 и 37 и подготовка блока 8 по сигналам

28.CLR и 25.CLR, а также выполняется

55 (В17) команда инициализации в интерфейсе 4 по сигналам 27.Z и 27.В и сбрасываются триггеры 79-83 в блоке

6 по сигналу 23.CLRI, Все последовательности процедур заканчиваются (В18) сбросом счетчика

)8 по сигналу 50.CLR2 и сигналом

43.РЗЗ разрешения обработки нового сочетания запросов на входах блока

36. Внутреннее состояние BUSY блока

l6 становится равным нулю — блок 16 свободен (А08).

На фиг.9 показаны процедуры, выполняемые (АОЗ) в третьем режиме работы устройства. Обращение к регистрам блока 10 инициируется по сигналу

39.М (В07, фиг.6), а обращение к блоку 91 — по сигналу 39.N25. В зависимости от направления передачи данных, определяемого (В20) сигналом

2.УПРI, 24.УПI, выполняются процедуры В19-В23 или В19, В20, В24, В22, В23. Вначале выдается (B!9) адрес регистра (сигнал 28.ADR) или ячейки памяти (сигнал 92.ADR), затем сигналы строба чтения (Â21) 28.RE (92.RE) или строба записи (В24) 28.WE (92.WE), затем в интерфейс 2 выдается (В22) ответный синхросигнал 24.СХИ!, 2.СХИ и ожидается сброс (В23) синхросигнала 2.СХЗ, 24.СХЗ процессора ЭВМ.

В четвертом (A04) и шестом (А06) режимах работы устройства (фиг.10) при обращении со стороны ЭВМ к модулям сопрягаемой интерфейсом 4 системы дешифратор 5 выдает сигнал 39.N23 (B07, фиг.8),, по которому выполняются в зависимости от направления обмена информацией процедуры В25-В27 или

В25, В28, В27 (фиг.10) ° При чтении из интерфейса.4 команда задается регистром 13 и стробируется в блоке 3 сигналом 27,В, Данные стробируются сигналом 27.RE. В течение цикла команды интерфейса 4 выдаются стробы 27,81, 4.8! и 27.$2, 4.S2. Синхросигнал ответа в интерфейс 2 (24.СХИI; 2.СХИ) выдается по готовности данных, т.е. после появления строба 27.SI. При обратном направлении обмена информацией (при записи в интерфейс 4) выполняется процедура В28, отличающаяся только стробом 27.WE записи и моментом выработки синхросигнала 24.СХИ! ответа. В обоих случаях после сброса (В27) процессором сигнала СХЗ последовательность процедур заканчивается (B18) сбросом счетчика 18 и разблокировкой блока 36.

Шестой режим работы - прерывания процессора ЭВМ по запросам 32 ° L на!

332326

55 чинается, если хотя бы один размаскиронанный (ВОI, фиг.8) запрос.

В этом случае вырабатывается (В02) в блоке 7 сигнал ЗЗ.РГП1, по которому в блоке 8 при условии состояния сигналов ЗО.IE=1, 25.IE=! вырабатывается запрос для интерфейса ЭВМ (34.ЗП,2.ЗП). После прихода сигнала разрешения прерывания 2.РП,34.ЗП(ВОЗ) выдается (В04) сигнал подтверждения выборки 34.ПВБ,2.ПВБ, а сигнал

40.ПВБ! запускает блок 36 и выполняется (А06) последовательность В29В32 выдачи вектора прерывания (фиг.l0). Вначале фиксируется (В29) состояние блока 7 по сигналу 26.ПР1, чтобы изменения на шинах 32 не могли привести к неопределенности переда.— ваемого в ЭВМ кода. Затем разрешается (ВЗО) чтение из блока 7 по сигналу

26.РС41 и выдается сигнал 25.ПРЕР, по которому в блоке 8 сбрасывается сигнал 34.ПВБ, но выдается сигнал

34.ПРЕР,2.ПРЕР. После приема процессором ЭВМ сигналов вектора прерывания (В31) и ответа 2.СХИ,24.СХИ разблокируется (В32) блок 7 и работа устройства завершается процедурой В!8.

Каналы прямого доступа (пятый режим работы) устройства.инициируются по запросам 46.L (фиг,8). Их запуску предшествует запись соответствующей маски в регистр 37 и параметров в регистры 11 — 13 и в блок 91 в третьем режиме работы устройства. На фиг.8 показаны процедуры захвата интерфейса

ЭВМ для прямого доступа. При появлении (В08) хотя бы одного размаскированного запроса 46.L срабатывает блок 35 и выдает (B09) сигнал 45.РГП2, по которому блок 8 вырабатывает сигнал запроса прямого доступа 34.3ПД, 2.3ПД. Процессор ЭВМ выдает (В!О) сигнал разрешения прямого доступа

2.РПД,34РПД, по которому блок 8 вырабатывает (BIII сигнал подтверждения выборки 34.ПВБ,2.ПВБ. После окончания (В12) текущей команды процессор ЭВМ снимает сигнал 2.3АН,34.3АН, а блок устанавливает (ВIЗ) собственный сигнал занятости интерфейса

2:34.ЗАН1, 2.3АН. Одновременно по сигналу 40.3АН запускается блок 36 (B05, В06) и начинается (АОО, В14, A05), последовательность процедур обмена в режиме прямого доступа (фиг. l I) .

Вначале (В33) фиксируется по сигналу 44.ПР2 состояние блока 35 иперег

25 носятся из блока 91 в регистры 11 — !3 параметры канала прямого доступа, соответствующие номеру запроса 46.L, вызвавшему срабатывание блока 35.

После этой подготовительной процедуры, выполняемой за три такта, в зависимости от направления обмена, задаваемого разрядом сигнала 31. Р16 команды в регистре 13, начинают выполняться последовательности процедур

В34-В41 или В34, В43-В45, В39-В4! до выработки (E40) сигнала условия окончания обмена 28.OVER-=I.

При передаче иэ интерфейса 4 в интерфейс ЭВМ цикл начинается с запуска команды в интерфейсе 4 по сигналу 27.В. Затем по стробу 27.SI 4SI соответствующему моменту готовности данных в интерфейсе 4, начинается цикл записи в интерфейс 2 по сигналам 24.КПД,24.УПР1. Адрес при этом выдается из регистра Il через блок 1, а данные стробируются по сигналу

27.RE.

После ответа (В27) иэ интерфейса

ЭВМ завершается (В38) команда в интерфейсе 4, ожидается (В39) освобождение интерфейса 2 и модифицируется (В41) адрес обмена в регистре 11 и счетчик 12. При переполнении счетчика 12 вырабатывается сигнал 28.OVER=

=1 и выполняется процедура (В42) освобождения интерфейса 2 и разблокировки блока 35. По сигналу 25.END в блоке 8 сбрасываются триггеры 72 и

73, снимаются сигналы 34.ПВБ,2.ПВБ, 34,ЗАН1,2.3AH — интерфейс 2 свободен, При обратном направлении обмена (из шин 2 в шины 4 ) вначале запускается (В43) цикл чтения в интерфейсе

2. После готовности данных (В44) выполняется команда в интерфейсе 4, при этом до полного завершения команды в интерфейсе 4 (27.S2) продолжает вырабатываться сигнал 24.КПД, не позволяющий снимать данные на шинах 2, которые стробируются сигналом 27.WE в блоке 3. После сброса сигнала

24.КПД, 2.СХ3 ожидается (В39) сброс источником информациисинхросигнала

2.СХИ, 24.СХИ, и в зависимости от состояния сигнала 28.OVER на выходе счетчика 12 завершается (В42) обмен или модифицируется (В41) регистр ll и счетчик 12 и повторяется последовательность процедур В34, В43-В45, В39, В40.! 332326!

При одновременной выработке в уст- !р ройстве запросов на программно-управляемый обмен в шинах 39, на прерывание и обмен по каналам прямого досту.па в шинах 40 или на инициализацию и сброс по ошибкам обмена в линиях

38 блока 36 запускает по линиям 43 и 42 режимы работы блока !6 поочередно, в соответствии с их приоритетами.

Наивысший приоритет имеет режим инициализации. 20

Таким образом, устройство обеспечивает запуск канала прямого доступа от различных случайным образом вырабатываемых запросов сопрягаемой системы внешних устройств, причем устра- 25 няются все конфликтные ситуации, связанные с соревнованием сигналов, запускающих различные режимы работы, Такие воэможности устройств сопряжения особенно эффективны при создании Зр на базе ЭВИ сложных информационноизмерительных и управляющих систем с большим числом быстродействующих источников и.приемников информации, pG ботающих независимо и асинхронно.

Предлагаемое устройство обеспечивает в такого рода системах требуемую гибкость в организации запуска канала прямого доступа.

Введение блока памяти для адресов, 4р указателей длины массива обмена и кокоманд расширяются возможности устройства ввиду увеличения числа вариантов условий запуска канала прямого доступа, что эквивалентно увеличению 45 в устройстве числа каналов прямого доступа. В сочетании с гибкой, легко перепрограммируемой организацией запуска каналов прямого доступа это позволяет реализовать различные по-

50 следовательности и циклы различных режимов обмена информацией по каналам прямого доступа, ранее осуществляемых только под управлением процессора ЭВМ, т.е. со значительно меньшей скоростью.

Формула изобретения

Приоритетное обслуживание запросов

46.L в блоке 35 позволяет запускать канал прямого доступа от запросов

46.L, поступающих произвольным обра5 зом от различных модулей в интерфейсе шин 4. Управление запуском осуществляется с помощью регистра 37 маски.!. Устройство для сопряжения ЭВМ с внешними устройствами, содержащее первый и второй блоки связи, первые входы-выходы которых являются соответственно входом-выходом связи с интерфейсом ЭВМ и входом-выходом связи с интерфейсом внешних устройств, а вторые входы-выходы соответственно соединены с первым и вторым входамивыходами блока микропрограммного управления, дешифратор, блок прерываний, два блока приоритета и блок регист— ров, первый и второй входы и выходы которого соединены соответственно с первыми входами-выходами первого и второго блоков приоритета, вторые входы-выходы которых соединены соответственно с третьим и четвертым входами-выходами блока микропрограммного управления, входы первого и второго блоков приоритета — соответственно с первым и вторым выходами второго блока связи, а первые выходы первого и второго блоков приоритета соединены соответственно с первым и вторым входами блока прерывания, первый вход-выход которого подключен к пятому входу-выходу блока микропрограммного управления, шестой и седьмой входы-выходы которого соединены соответственно с третьим и четвертым входами-выходами блока, регистров, пятый вход-выход которого соединен через шину данных устройства с вторым выходом первого блока приоритета, а первым выходом — с входом второго блока связи и входом блока микропрограммного управления, второй вход-выход блока прерываний подключен к третьему входу-выходу первого блока связи, соединенного первым выходом с первым входом дешифратора, о т л и— ч а ю щ е е с я тем, что, сцелью расширения класса решаемых задач устройства, в него введены блой инициализации, третий блок приоритета и блок памяти, причем информационный вход-выход блока памяти соединен через шину данных устройства с четвертым входом-выходом. первого блока связи и с третьим входом-выходом второго блока связи, а управляющий вход— с выходом блока микропрограммного управления, вторым входом подключенного к второму выходу второго блока приоритета, третьим входом к выходу третьего блока приоритета, а четвертым входом к второму входу дешифратора и второму выходу первого блока связи, вход которого соединен с вто13323 рым выходом блока регистров, третий выход — с входом блока инициализации, входом-выходом и выходом подключенного к восьмому входу-выходу блока

5 микропрограммного управления и первому входу третьего блока приоритета, второй и третий входы которого соединены с выходами дешифратора и блока прерываний, а вход-выход — с девятым входом-выходом блока микропрограммного управления.

2. Устройства по и.1, а т л и ч аю щ е е с я тем, что блок инициализации содержит пять триггеров, форми- 15

26 12 раватель импульса и элемент ИЛИ, выход которого является выходом блока, а первый — пятый входы соединены соответственно с выходами первого пятого триггеров, причем вход установки первого триггера является входом. блока, установочные входы второго, третьего и четвертого триггеров, входы сброса первого — пятога триггеров и выход элемента ИЛИ образуют вход-выход блока, установочный вход пятого триггера соединен через фор-, мирователь импульса с шиной источника питания устройства.

1332326

133232б

1332326

ГП1

РГП1

П2

РГп2

1332326

2Ф. КПД

Я КПРТ

2Ô ЧПР1

20. аи

Л. zRf

23 ГУ2

23 TZ

ЯПЮ

25. FA3

25 СИ,28 CL<

25. IE

25.РЗЕ

26. РбЧ! 25ПКР

PE пР1

27. д

372

27.С

2757

27. $Z

27 8Е

27. ЖЕ

28. И

ggHIE

ИЛИ

Zg EA

М М аппп

93 РсЮЗ

>О. Л2

О9.и 2

Ю ПРЯ

У2, EE

gZ. и(Е

Ж,яя

1332326

Я 425 па киаоРапросоо оательаииа дивил инициали ацио

Запуск Флака враРлению

Рияд

Кращение со стороны ЭЬИ

Ражие ешения а ла ершей а

ЭЮМ

Ран е

ЖмФеюия

epрейса

ЖР1

1332326, r

Запуск посиедобат ель иосп еи иикрооперации

/оие

Рре

kmpnucmfa сбободно

l332326

Ревим обмена иирориациео между МИ и сапряеае юи сисгае чой пи

h проведу

OIYOH

1332326

Режим аанена яо каналам прямого Pocmyna 405

В 33Финсация состояния лака о ра отки van осо л5

Фч. ПР2 ЧЧ. РСФ2

17ересыака иэ nanR Aopec. g2.А Я c/2.RE, 28. A7/R, 28. ъч Е

mu 1 регистры Число слоо gZ ADE g2.RE 2Ю.ADR, 2В, ъ/Е

11 12Q команоа 92 ЦМ 92. RE 2Р. ADR, Ж. Ма

17ередочо иэ иФтгеррейса Ч д /?ереоача о интерфейс 4 лгю

В И .7апуск команды

Р ингперсрей се Ч

В43. Эйпуск цикла vme ua о интер<рейсеЯ

27. В

В H. Запуск цикла эалиси о интер<рей се Я

276 27.Х1 ЖУПР1 24, КпД 27.РЕ

5, 05 выполнение каман о|

t ингперсрейсе 7

2Ф, КПЯ 27. 8 27 WE

2Ч ЧАД 27. 8. 27. VJE 27./ 1

2Ч кпй 27В 27.иЕ 27.52

В Я Окончание конон ы о интерфейсе ч

27 д 27. Ре, 27. яг

Продолжение оомена

Лонера оомена

В 42. Юс обождение ингперсрей са 2и разбаокиробма блокаМ

ВЧ1 ffo ицзикоция о реса 11 и счетчика слао 12

ФФ. Л2- 25. END

2Я+ 19

А07

A процедуре окончания последооогпеяьности никроопераций

4 . 11

Составитель В. Вертлиб

Техред Л.Сердюкова

Корректор Л. Патай

Редактор В. Петраш

Заказ 3834/45 Тираж 672

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий !

13035, Москва, Ж-35, Раушская наб., д,4/5

Подписное

Производственно-полиграфическое предприятие, г. Ужгород, ул. Проектная, 4

В37 2Ô схи

ВЖ гч. схи

ВМ?, ОУЕЯ

ВЧ4 г4. СХИ

Устройство для сопряжения эвм с внешними устройствами Устройство для сопряжения эвм с внешними устройствами Устройство для сопряжения эвм с внешними устройствами Устройство для сопряжения эвм с внешними устройствами Устройство для сопряжения эвм с внешними устройствами Устройство для сопряжения эвм с внешними устройствами Устройство для сопряжения эвм с внешними устройствами Устройство для сопряжения эвм с внешними устройствами Устройство для сопряжения эвм с внешними устройствами Устройство для сопряжения эвм с внешними устройствами Устройство для сопряжения эвм с внешними устройствами Устройство для сопряжения эвм с внешними устройствами Устройство для сопряжения эвм с внешними устройствами Устройство для сопряжения эвм с внешними устройствами Устройство для сопряжения эвм с внешними устройствами 

 

Похожие патенты:

Изобретение относится к вычислительной технике и может быть использовано в цифровых вычислительных машинах , в многомашинных вычислительных системах, в локальных сетях обмена данными и в системах обмена данными между ЭВМ и абонентами

Изобретение относится к вычислительной технике, предназначено для сопряжения элементарных машин в однородную вычислительную систему и является усовершенствованием устройства по авт

Изобретение относится к автоматике и вычислительной технике и может быть использовано при построении отказоустойчивых многопроцессорных вычислительных систем

Изобретение относится к вычислительной технике и может быть использовано в двухмашинных комплексах, например, для сопряжения высокопроизводительной ЭВМ с микро-ЭВМ

Изобретение относится к вычислительной технике и может быть использовано при разработке высоконадежных адаптивных вычислительных систем с повышенными требованиями к живучести системы и достоверности получаемых результатов

Изобретение относится к вычислительной технике и может быть использовано в вычислительных комплексах , построенных на универоальных и специализированных вычислительных машинах

Изобретение относится к вычислительной технике и может быть испольПитаиие зовано в распределенных вычислительных системах и сетях ЭВМ кольцевой структуры

Изобретение относится к вычислительной технике и может быть ис|Й 1« пользовано при создании высокопроизводительных вычислительных систем с Jбщeй шиной

Изобретение относится к области вычислительной техники и может быть использовано в многомашинных и многопроцессорных вычислительных системах

Изобретение относится к вычислительной технике, может быть использовано в многомашинных вычислительных системах и является усовершенствованием известного устройства по авт

Изобретение относится к области вычислительной техники и предназначено для построения коммутационных сетей вычислительных систем

Изобретение относится к электросвязи и может быть использовано в автоматизированных системах управления технологическими процессам, телемеханике и локальных вычислительных сетях
Изобретение относится к вычислительной технике

Изобретение относится к ведомственным телефонным сетям с повышенными требованиями по безотказности связи

Изобретение относится к области архитектуры компьютерной системы

Изобретение относится к вычислительной технике и может быть использовано в вычислительных системах различного назначения для передачи информации между различными частями распределенных вычислительных систем

Изобретение относится к цифровой вычислительной технике и может быть использовано при построении средств коммутации мультипроцессорных вычислительных сетей

Изобретение относится к автоматике и вычислительной технике, в частности к системам передачи информации, и может быть использовано в вычислительных сетях, использующих общую шину для подключения нескольких абонентов
Наверх