Адаптивное восстанавливающее устройство

 

Изобретение может быть использовано в автоматике и вычислительной технике при построении отказоустойчивых устройств. Цель изобретения состоит в упрощении устройства и повышении его надежности. В устройство , содержащее узел 1 приема и фиксации отказов и адаптивный последовательный пороговый блок (АППК). 2, введен блок синхронизации 3. Устройство реализует алгоритм адаптации с отключением отказавших блоков, выходные сигналы которых поступают на входы ,1, по наличию критической ошибки. Под критической ошибкой понимается вектор ошибки с кратностью ошибки на единицу меньшей, чем порог срабатывания порогового элемента. Таким образом, от порогового элемента не отключаются резервные блоки, отказ которых не приводит к критической ошибке. Устройство по стробу приема на входе 5 принимает данные, затем по первым рабочим стробам на входе 6 данные циклически сдвигаются в узле 1 и последовательно поступают на ег о выход. Адаптивный последовательный пороговый элемент формирует выходной сигнал и оценивает кратность ошибки. Если кратность ошибки меньше критической, цикл работы заканчивается и на выходе 11 форт ируется строб сопроволудения, иначе начинается цикл адаптации, по которо; у данные еще раз циклически сдвигаются в узле 1, и два резервных блока дающих ошибку отключаются. Порог АППВ 2 уменьшается на единицу. По достижении порога, равного двум, на выходе 10 формиру-. ется сигнал режима 2 из 3, дальнейшая адаптация блокируется. 3 з.п. ф-лы, 6 ил. (Л со 4;; 00 00 -оП о 2

7 А "1

СОЮЗ СОВЕТСНИХ

СОЦИАЛИСТИЧЕСНИХ

РЕСПУБЛИК (19) (11) (5!)4 G 06 Е !1/18

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

Н А BTOPCHOMY СВИДЕТЕЛЬСТВУ

ОтР6! г

ГОСУДАРСТВЕННЫЙ НОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ (21) 4084070/24-24 (22) 27.06.86 (46) 30.10.87. Бюл. М- 40 (71) Ленинградский политехнический институт им. N.È.Калинина (72) Ю.А.Курочкин (53) 621.396 (088.8) (56) Анторское снидетельстно СССР

И 908993, кл. G 06 F 11/00, 1980.

Авторское свидетельство СССР

У 595888, кл. Н 05 К 10/00, 1976. (54) АДАПТИВНОЕ ВОССТАнАВш!ВАЮщЕЕ устРойство (57) Изобретение может быть использовано н автоматике и вычислительной технике при построении отказоустойчивых устройств. Цель изобретения состоит в упрощении устройства и повышении его надежности. В устройство, содержащее узел 1 приема и фиксации отказон и адаптивный последовательный пороговый блок (AIIIII ) 2, введен блок синхронизации 3. Устройство реализует алгоритм адаптации с отключением отказавших блоков, выходные сигналы которых поступают на входы 41-4„, по наличию критической ошибки, Под критической ошибкой понимается вектор ошибки с кратностью ошибки на единицу меньшей, чем порог срабатывания порогового элемента. Таким образом, от порогового элемента не отключаются реэернные блоки, отказ которых не приводит к критической ошибке. Устройство по стробу приема на входе 5 принимает данные, затем по первым рабочим стробам на входе 6 данные циклически сдвигаются в узле 1 и последовательно поступают на его выход, Адаптивный последовательный пороговый элемент формирус т выходной сигнал и оценивает кратность ошибки. Если кратность ошибки меньше критической, цикл работы заканчивается и на выходе !1 формируется строб сопровождения, иначе начинается цикл адаптации, по котороМУ данные еще раэ циклически сдвигаются в узле 1, и дна резервных блока дающих ошибку отключаются. Порог АППВ 2 уменьшается на единицу. По достижении порога, ранного двум, на выходе 10 формируется сигнал режима "2 из 3", дальнейшая адаптация блокируется. 3 s.n. ф-лы, 6 ил.

13488

И обретение относится к автоматике и вычислительной технике и может быть испольэовано для построе(ия надежных цифровых устройств.

Цель изобретения — повышение надежности устройства.

На фиг. 1 приведена функциональная схема устройства; на фиг. 2 функциональная схема узла приема и фиксации отказов, на фиг. 3 — функциональная схема адаптивногг последовательного порогового блока, на фиг.4функциональная схема блока синхронизации; на фиг.5 — таблица состояний на фиг. 6 — временные диаграммы работы блока синхронизации.

Устройство (фиг. 1) содержит узел

1 приема и фиксации от.сазов, ада»тив- ?. ный последовательный пороговый блок

2, блок 3 сиихронизации, устройство имеет информационные входы 4(— 4», вход 5 стпоба приема данных, входы первого 6 и второго 7 рабочих стр(;— бов Т1, Т2, вход 8 начальной установки, информационный выход 9, выходы состояния 10, строба сопровождения 11, разрешения приема данных 12„ информационный выход 13 узла 1, кон"роль1(ь>й выход » блока 2, упри«ляк,—

»!ИЗЗ ВЫХОД 1 > r B>11(> 3, ТаКТОВЫЙ ВЫХ. д

16 блока 3.

Узел;Зр>«.ма и ф»r . «ции отка.зо« (фиг. 2) годерж«т 1>с рвые элеме1 т- И 36

i 7, HF. 18, и(р«ыи 19 и второй 20 сдвн1 ак>(цие р(l истры, сумматор 21 пс модулю два, с второго по четвертый элементы И 22 — 24, первые элементы ИЛИ 25 и с;етчик 26, второй эле- 4(З мент ИЛИ 27.

Лдаптигп(>й погледовательн1.1й пороговый элемент (фиг. 3) содержит втдрой 28 и третий 29 счетчики, дешифратор 30, тр(.тий 31 и четвертый 32 элементы ИЗП1, пятый элемент И 33, первый элемент ИЛИ-Ш: 34, второй элемент HF. 35, !Исло разрядов счетчиков (m+1) log u.

Второй счетчик является счетчиком по модулю п. Дешифратор 30 имеет п выходов, элемент ИЛИ 31 — n/2 входов.

Блок синхро»1 зации (ф«1 . 4) содер-" жит пятый элемент И.(П! 36, одновибратор 37, шеста« : Земент 1ПИ 38, первый триггер 39, с(.д(,мой элемент Ш!И>

40, второй трпг>ер 41, первыи элемент И-Ш: 42, ч(".всртый счетчик 43, второй элем нт И-llH 44, второй эле!

? ? л>(нт И. П! — НЕ 4 ">, 1>1«с.той ? 6 и седьм>, 1

4 ?:>лементь! И.

Устройство р>rt>cт>l. > следующим обра зом.

ПО Г«1.Н«Лу I r(r.l;,Ëblrué > ."аНОВКИ

lr pOtt 3 «Ol(tI TC УГ ТЯ В О! . (l ЭГ "МЕ . : >»r Г>а" мяти уэлл 1, бл; ка ? 1 Ьл<>к» 3 ".инХрг>III! ЗЛ!ttttr .. При 3 1 ОМ " " .ЗЛ?. 1 p lC»C — ша -.гя выдача >; " дав«1 х

> получе«1 ых со ь . х >r >, »рл(адис>:!!!> х входсз«, В Г>локг ? у- с>:. а«линде l cf псрог cp36c Tbl«li! И (при и входН11Х Кавапак И t«=r Ет«ОМ П 11=(П+ I) /2), 8 6ЛОКЕ СИНХПОПИЭ«ЦИИ:(а ВЫХОДЕ 12 разрешения приема pattrrt устанавлиВагтс:Я НУЛЕВОй1 (актИВI!b%) УРОВЕНЬ сиг((ссла, на -,ыхо>те 11:троба сопро«ожде«1!; фо1>лс г к т(.1 х >лостые стробы с»1>р З,с.. кд< вия.

Пс стробу . 1 Ira вход= = производит(я г(рием лав r! !x в узел 1. Этим же с тробом устал>а«1 >паетСЯ тЕкуШЕЕ Зиа«oIrtt(порога 6>з> I B ?. Строб С 1 поС Т, Паст «Г:!!!Xp !;>«С 1абОЧИМН Стрс-,.Злзи, о-зт. л> > 6 >о1. си>>хронизации

o6>(! с(>сч»1.,1ет с ll»:;;низапию с рабочими с т(>or>;Irr tr и >! t т» кт овОл> Рыл(оде .t;I >r tIIl;I Е Т,>nP!;11P> > r> u Т I ГИ ГНаЛЫ ЦИКЛИ1«с ко1 n c.-rr>lrr;! «з»1 >, х «узел на

> ы s (. > i ., r Ii > . T >:. -«к>т на (зхОд

J .-;>1(1->к::, -«;Р;>.. П: Г > 1ЕТ >ИК» >rtr t!»ш rcтс «н е,«»«ll!", БЛ К 1 <.:. tXI>r>»>! -;..".1 .Чита(Т «ttc116 C jt B H t (. > r - О r bl r I >. > i r >! (»r t r I!7 П С Д(З И ГО 13 такто«ыи пыхс>д бз>л>;1>;, .. гся, Блок 3 сипхронизU!t! и анализирует контрольный выход 14 блока 2„ если

>I » сигнал ва нем равен 1, то имеется критическая ошибка и 1(еобходимым доПОл11ител ьный Цикл ад !1 >!Т> Ции ° В прО тивном случае формируются адаптивны» уровни сигналов на вь(ходе 11 строба сопровождения и выхода 1? разрешения гриема данны.с. Цикл работы эака1,чияается °

Пр.. Обнаруж .,«Ззи критическс>й ошиб-: ки акти«1>ые ур:: ни сигна(1ов на в,:ходах 12 t., 1 !r:. формируютгя, БИО! 3. (>1» . >rl «1>«1, l!(r 11(> 1 (1. »»с> пем )зых»де

1 ),r!111р еT еп11«Р >! 1 .11 гИГ": ч ОПО г,,rr!!r,litt Уз(>п 1 .> Иач (ле цикла адаг 11>ии Узел 1 б 1(жир" ет свой инфор! r>HorrHt>Ift выход в р« з ультате н . вы

: >де 9 в e;cr!»t, всего ".«t .BB сохра. «ется сформи, ».;..» 1" « ранее в>хс>дной, > 1 Н а r. °

1

«с

ПО T;lK TOBhfM сиГнал;1м Г t>I(r x>t; itiiXp0Hlt=,. цни JIHII)ll lе Е» jy <:.Iе 1 еl.ii

ЦИКЛИЧР..КИ ДВИГДН)ТС>1 ПРII <ТОМ С !<

xcrJ1Hhi(: сигналы которых у !д 1 t у; формирс ня !ии сигналя Kp

Ос ибки. Пд)!Онременно у

< си. я

В дальнейшем с появлением но)й cHI II;!JI сообщающий, «Тп ус тр Ой< ств О и ре !!(1!о в неадяптивныш режим ря(> <1(ы (в! IxoJ(ной функцией 2 из 3. Посл(ду )!Itkt(: Отказы устройства не вь!являются, Отказавшие устройстгя не блокируютгя.

3(!

УЗС Л,ОИЕМ;1 и фик(д!(И)с ) T),<1 работает cJIHJIvK:t Jt! f, . Г(,li M.

ПO сигналу н

Обя регистра сбс ясы ) af()Tet! . (: у p<(<-ляк)щек 1<.! r! !(-.т счетчик 26, последний блокиру< т Гl<)" ими выходными сигналами .)леме)!т И 3.

Первый регистр может работать либо н режил!е параллельного ввода, либо госледовятельного сдни!.д вправо, вто-рой регистр — голько но втором режиме.

По стробу приема С 1 данные по вхсдам D< -П)(поступан>т нпервый регистр. Далее с поступлением тактовых сигналов на вход 1Ь по положительному перепаду этих сигналов сод(.ржимое регистров циклически сдвигается (за счет подключения выходов (;), к вхоДам 11(с 1. По отРицательномУ пеРепаДУ

В0 т,ктового сигнала для сдви! а данных содержимое ячейки Qtt первого регисгра выддется на выход 13 (нулевые с!.*Гналы с входа 15 и с выхода Q второго регистра не блокируют элемент

И 22).

В цикле адаптации на управляющем входе формируется двоичный сигнал, который записывает код три в счетЧИ1, 2. <) и «с <) К)(р<, (I <. 1<Ч «

t

1)! <Х < ;! Я

О «1„!

1t P f<(Г< .t . 1!<, ) (t с< 0 >1 ° <

:« l. < ") t<Ët!, ) .: . с .

Ъ

it

<с, it!I < . !) )с 11! 1< !:! i j, t,:< . (С<(1

<.

: < Х )it, t ), " < I с . < t t . К (. 1 !

f!

),I

p1 « .«()кtttty1<) Г(.л (1!р1! Ii < . 1(Ito

J1 I (<)Il(! p)k llM()k . C ((Т I 1!1(я y м(!. I!! « с 1 C Я нд (I!if!lift!) ) д ИР II<)JIO>KklI (Ji I I!oh!a пе р(ll;Iду fle(l!xo!t 1)<(!<т р< 1 с) реi истря!!Ос тупя ет eJtltltitt(H. «;t 0JIHEt ПИК>1 «ДД11 I;l1lilkl TOJI I- X()

JIf

I(с нпдления ня ны::()!1(! .)11смент;I 21 к л!< M(<ту 1)с>лс жительн» < перегялд тдкTot<(>t о сигналя с !От <" (к 20 устанавливается в нуль и блокирует элемент И 23.

Вхс дные кянд>н,<,,сц!я которь<х сооТ зом. (и) и Я>IОлl !i с)ч д

TpeTH(f C(l(T

1,риемя на входе > с.on(1)>вил!Ое счетчик;(9 переписывдется в с <етчик

28. По.)ожите>1!.Иы!!и импульсами на вхо13, совпдддющ! IMII ндлдми, содержимое cчс тчикя уменьшается на единицу, кot дд ГIII ндл приэH;1!i HO I O ktC IIp

В таблице (<,

НИЕ ВЫХОДНОГО ОИГ1,)Л

11<<11(« <((<Н !IPЦ

)н н.)(й ф(рмироваи си! идлд критической OIUlt()KII Iit)ll яниях счетчика 2(), СТВИС. ТОГО) (!Тд) )1 рой< .Т1) являютсл Ордн

„.Ii) HMX ГО TOр,l!:1 ых < — 2. Вследfi1: t ГК;«, и УСT с нд(<етстнун)!1(ие рдзряды «теpol О регистра у< I;i

<>(t(<",:С «.: t! H t <,!>;! )IO)f Р,)(>0тЬ! (, t t t)>)Kit ) Jl(tМГ <с 1 it. J!P J!жНЛ 11рс Bbtшят), здд рж!у "i 1;,„. и)!Терндл, досT) TO

Блок 2 рдботяет cf1(,(óþf!(Itì обрякоплением отказов изл»енение конеч1Э ных состояний счетчика происходит в направлении стрелок, показанных в таблице. Как только достигается состояние критической ошибки (отмечены звездочкой), два канала отключаются, и блок 2 работает по таблице с начальным состоянием 3. Работа в режиме 2 иэ 3 ведется беэ формирования сигнала критической ошибки.

После завершения цикла сдвигов состояние счетчика определяется числом единиц, поступивших на вход -1".

Как следует иэ таблицы, возбуждение любого из выходов дешифратора О, (n/2+1)-(и-l) соответствует принятию решения о единичном выходном сиг»»ало, который снимается с выходя элемента

ИЛИ 31. Если возбуждаются гыходы "0" или "1" дешифратора, то устанаил»»»»ается сигнал критической ошибки на выходе 14. Перевод устройства FI режиме адаптации установкой в едини;— ное состояние входа 15 настройки ил— зывает блокировку сигнала на выходе

14 и уменьшение содержимого счетчика

29 на единицу, Как только порог блока 2, хранящийся в счетчике 29,уменьшается до двух, то на выходе 10 формируется . упсвсй . .и»нял, этим же сигналом блокиру тон иыход !4> э Rrt адаптивной ряб гь» з. кян 11»вается, Блок Э с,tttx1lotl>f я; ill» работает (л-дующим Обра эол».

По си» IIR.ty и,l«R 1>,нс.:. установки триггеры 39 и 41 сбрясываютсн в нуль. На управ»1>»ющем иыходе 15 и тактовом 16 уст,3наилииаются соответственно нулевой и единичный сигналы, на выходе 12 разрешен;»н приема дянных — нулевой (активный) »игнял. На выходе 11 пер «Jrl»«ech« IFO втор(му рабочему стропу появляются стробы

48831

fj вход "- 1" счетчика 43. После прохо7 дения 1»ервых ряб(«их стробов счетчик

43 устанавливяетсн в н,>»ь. Если сигнал критической (71>II»tJF(tt ня входе 14

5 ранен нулю, то 7лечент И-НЕ 42 блокирован, а через лемент ИЛИ Э6 разрешается прохожлс-н>»е р;»боче1 о стро.бг Т2 (фиг, 6б) . .1«(»ре»,>»ым стробом

10 Т2 39, rt<7zt (>x(пленный по иходу К сигналом с 3.»ямеt>., г ИЛИ-i!I . «5, сГ>расываетсн в и 7Jt.. Элемент И»1И 38 блокируется, а эт е.-»Е»IT ИЛИ «0 разблокируется, на вы.;(7де 11 формируется строб cnrlpot>n71(p(III»s г на выходе 12 устанавливается низкий уровень сигналя разрешения приема. Цикл работы заканчивается.

Лиягрзмма раГоть» Глока Э при на»п» »ии критичес кои о,ttft7hli по (азана на фи> . 6и, г. 1осле зявершенил цикла работы счет I»к;-, c>»t Hгл критической ошибки Г»л(эк»»рует элемент ИЛИ 36 и сиимяет блок>»7(>и»(>лемента И-НЕ

4, поэтому очереди«.м стробом Т2 с«еT«III(уст!!15!>JI>li, .= >сон в на»альное состоя»»1»" > а три» 1 ер 1 — и единиц1»с е г(7стоя»»ие >»»приводя в это состоFI! tI»e и управляю»ц»»:» выход 15. Элемент

1111и ЭЯ ос та ется I """"::lc h>vapo»JRFII»b»M, и 17(>г,:. > 1 1 пр(с((73;>1 через It гс и нос,,>17»н и» такт »ы ; >ч»хоп 16 и вход

;-«I 1 «пк,,,>IBO: н !31»к31 ядаптя ., и» ." .тяионх >,:.. »Гт«иха 43 II НУЛЬ

111»1(1 .-.II, птац»и -.3. «1»и,»гт(н, Бо

7(F317oMst > IlfhJI<3 > lfl it > » h > .нт>1«ескои ошно ки сГргсbi!Inezc>t в Ity »ь, и результате

: лемент И-НЕ 42 блокируется, а с элемента ИЛИ 36 блокировка снимается.

Очеред»3ым стробом Т2 сбрасывак7тся

4(! °

T1:I»ããåðbt 39, 41, формируются сигнал ра решения приема и строб сопр(>вождения. Цикл работы зак:»н«ивается. сопровожден»»я.

Рассмотр»»м диаграмму работы блока, приведепную на фпг, 6а — начапо работы блока. Стробол» приема на входе 5 устанавливается счетчик 43 и запускается одновибря ор З7, длительность сигнала которого больше периода г:.едования вторых рабочих стробов на входе 7. Тогдя »н7 отрицательному перепаду очерсдно»о строба Т2 триггер

39 устанавлиияется н единицу, снимает блокироику лел»инта ИЛИ 38 и блокирует элел»(»т И.:1И 40. Последующие первые ряГ7(7>»и(стробы начиня»от поступать на такт »1;1> и Ixop. 16 блока и и.:

Ф о р м у л а и з о б р е т е н и

1. АдалтИВНОЕ ВОССЗ-.На»ЛИВа»(3»»НЗЕ устройство, содержгщ е узел прием-3 и фиксации отказов, IIE .рвые информ:I ционные входы кот(7рог(7 п(7дкл»»7«ен»» к

50 и» фсрмациони> » входам устройс I в-,, а

1:-3(„"(»;; »а».ио> ный 1»ыход с сед»>нен с. инф(71>;7>I!tff>7!tн«ым входом а33я!1Т»3вного по" с, .(о> ятельно» о порогo.»nt o блока, 1,:.17„.>»1 стрсГ»а приема данных узла при55 . и l и 1«1»к с я ции»з тh R 3 i773 и адяптиt»н(7го пог ледовятельно го порог(». о» о блок ". п(7„клк»челы к F»xo у . . р("il присMR ,;:.it 3ых vcòðoéñòí".. и .",."рм,»цис ннь»й

1 3)«)Н 3;

Е)ЫХОД ац<ЧПЧ ИР}}ОГО })ОГЛЕДО})Я <. )>),I«! > пара! Bn! n (ëoêà соединен:, .,>; цнон} им нь})<адам угтрайгтва, г. ч а ю и! е е с я тем,

HB l О Bl«Bl}BH f) JtOK CHH>(PAH)«,< »ИН

-.тр: t l приема дан)<их, Рхс,"(ст )} дарг(< и в rnpni n рябочи; строб )в н х -<зльнай ) йгя на, контрольный Rxn>l f iо}<ь}}ь!и выходом адаптивного ttocHeqoBa Teл)>н го порогового блока, упрянляюп)и)< )! тактовый выходы блока c}tHxpnH}! at})}Et подключены к соотнетствующим входам узла приема и фиксации отказав, выходы разрешения приема данных и с Гргба сопровождения — к (аатне Tc T}<ó}<).!,ttM выходам устройства, а управляк)п(ий выход — к упранляющему входу ядяптинного последовательного Etopot OBorn блока, информационный вихад которого соединен с входам настройки учла приема и фикса!сии отказов, с<код начальной установки — с входом ня (яльнай установки устройства, я ьыхад состояния — с соатветствующи: выходом устройства.

2. УСтт)с:йС.тн«П Э ii. „< ч . ю щ е е с я тем„т; у,-т пр:!

ЕМЯ И фИКСаЦ)» OTK.)ЧОВ Г,Ц) Р.-«Г Г«Р-НЫЙ:! BTOP(>. i СДЭИ! (1)<>! Ц}Г }" I? t.; i «),!, первый, втсрой, т1,етий и че)в "р }ц: элементы И, перный инвер ар. . ч ..},<тар па Mollулю дня, первый t< «т )pc и элементы ИЛИ, первый счетчик, нхад}! парал;!ельнаго ннада первого регис.т я подключены к информационным входя. узла, первый вход режима — к <))! лагиче кай единицы, второй вход режима — через первый иннертар к входу строба приема данных и первому входу первого элемента И, выход старшега разряда — к первому входу сумматора пр модулю дна„ прямому входу BTopnio элемента И, к собственному входу Носледонательного ввода со сдви}ам

Рпранс, тактовый вход — к вь}ходу парного элемента И, второи вход которого соединен с тактовым входом,:зла, тяKTQBb}M ВхороМ второго регистра, первым инверсным входом второго эле-мента И и инверсным входом третьего элемента И, вход начальной угтананки первого регистра подключен к соответствующим входам узла и BTDpol o регистра, первый и второй входы ре>}<Т«ЛЯ «<,, <>«.! r> }Т-«ТТ} Т}«) <<. «Т> I < (Т»1 II«Т< 1

;: ;.}! К: В«3 " 1 I >« > < }i\I<И)!Ь:

;(t(г: . Т С Iiv",Ч, >3>I 1(I .:.-}Р:. L ) <) Раэ;i /tЯ )< «>< <) (; i!> I; .i }: «3TAPAMV

<«р< >(<>к<>, <., >i r <3 i <,«.,,,) > <»,, >;;i }1

1 ) > <, .< ", « ; 1 < ° > . « («> т.<, и 1(F Il! .)! в (<:, > т о .I«мен—

) я }Я!1,, F<)IKA«K«)1< t), I ); A(,I«!

i<> t< т,,«t < i t«е: i. ) ря, а

><-,A<> )й )>Xntt -; ti! « ° !I I I?<)I>< «< 1 Р(i „.era элемента И и Г ь,x, }гм е TB

3. Устрой, ),,!. 1, а т и и

«Я Ю >

>.}Т! и< с:<< "ав,}тс тi).Hi I i>< i j <>t)b}E! ()7 "к

ь<)т )< Г(I,«

> «T E><)) О, )< . lit }i < }I (; I }PM«1 }}H «) Н}<ЫМ

<<

l>хаll(:м б» Ок;1 < i<:.тань}н Рх<)д " с Bха

"<)!! с Tp(>(> () выход< м блока, Tpp TIIII cчет (ик, четвертый );i< Meit T ИЛИ, пятый элемент И, первый )it(!мент 11ЛИ-1Л. и второй ин<}5 нертар, и}}фар}<}}ц)<а}}нь}е входы третьеl o счетчика соединен}п с устанс ночными входами блока, тяктс вый вход — с входам начальной ус тава}эки блока, гхад "- 1" — с пp;)Bn)t!< I.»;M входом бла5(1 кя и и}3)<ерсн})м вх «;.Ом пзтага элемеHта И, вих, ди тГ)ет),с а г <етчикя соединены с инфармя:.)!AI . 1 входами второго сче!чика< нх< 1,! l:(р,нагn элемента ИЛИ вЂ” НЕ> крс))е },т pni О, падь t}<)-!ены

5<>

HEïÎñðåäñò âåí }}а к г с О i в е Г(T}3v}()tttt!M Bhl ходам третьегс счст )в;я, а;}и! из выходов Кп Tnpoi,а и< .,к ((>,

Poll ИHD(3) Tnt) к }1, Г с>«т ) )3 .: < У пеРВО ГО

9 13488 элемента ИЛИ-НЕ, выход которого соединен с выходом состояния блока и. первым прямым входом пятого элемента И выход которого подключен к конФ

5 трольному выходу блока, а второй прямой вход - к выходу четвертого элемента ИПИ, входы которого соединены с нулевым и первым выходами дешифратора. 1О

4, Устройство по п. 1, о т л и— ч а ю, щ е е с я тем, что блок синхрониэации содержит одновибратор, первый и второй триггеры, с пятого по седьмой элементы ИЛИ,, шестой и седьмой элементы И, четвертый счетчик, первый и второй элементы И-НЕ, второй элемент ИЛИ-НЕ, вход строба приема данных блока подключен к первому входу шестого элемента И и череэ одновибратор - к первому информационному входу первого триггера, вход синхрониэации которого соединен с выходом пятого элемента ИЛИ,. ин версный выход - с первым входом шестого, а прямой. - седьмого элемента

ИЛИ, установочный вход — с входом .начальной установки блока и первым входом седьмого элемента И, второй информационный вход — с выходом вто30 рого элемента ИЗП -НЕ и первым прямым входом первого элемента И-НЕ, второй

37 !о прямой вход которого подключен к контрольному входу блока, первому вхор> пятого элемента ИЛИ, информационному входу второго триггера, инверсный вход — к входу второго рабочего строба блока, к вторым входам пятого и седьмого элементов ИЛИ, выход - к входу синхрониэации второго триггера и второму входу шестого элемента И, выход шестого элемента И подключен к тактовому входу четвертогс счетчика,ин— формационные входы которого соединены с входами начальной установки блока, выходы — с входами второго элемента ИЛИ-HE вход "-!" = с тактовым выходом блока и выходом шестого элемента ИЛИ, второй вход которого соединен с входом первого рабочего строба блока„ прямой выход второго три гера подключен к управляющему выходу блока, инверсный выход — к первому входу второго элемента,И-НЕ,второй вход которого соединен с первым входом шестого элемента ИЛИ, а выход — с цыкадом разрешения приема данных бпо а, выход строба сопро-, вождения блока поДключен к выходу седьмого элемента ИЛИ и второму входу седьмого элемента И, выход котороги соединен с уст новочвым входом второгс тригге1:л, 1б

tмевз

Фае, д

14

Дог. Ф

) 3lфЯЯ.37

ФИ8. 5

1348Н31 а) трm

7р 4f

Составитель Е.Ворсобина

Редактор Н,Слободяник Техред А.Кравчук

Корректор М.Пожо

Заказ 4803/49 Тираж 670

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб., д, 4/5

Подписное б

Производственно-полиграфическое предприятие, г. Ужгород, ул. Проектная, 4

ИЕ Ы

МИНЕЙ 1

Адаптивное восстанавливающее устройство Адаптивное восстанавливающее устройство Адаптивное восстанавливающее устройство Адаптивное восстанавливающее устройство Адаптивное восстанавливающее устройство Адаптивное восстанавливающее устройство Адаптивное восстанавливающее устройство Адаптивное восстанавливающее устройство Адаптивное восстанавливающее устройство 

 

Похожие патенты:

Изобретение относится к автоматике и вычислительной технике и может быть использовано в различных устройствах автоматики повышенной надежности

Изобретение относится к автоматике и вычислительной технике и предназначено для работы в резервированных устройствах

Изобретение относится к цифровой вычислительной технике и может быть использовано при построении ап:паратных средств оперативного диагностирования и восстановления контроллеров микропроцессорного управления повышенной надежности, выполненных , например, на основе микропроцессорного набора К580

Изобретение относится к области вычислительной техники и может быть использовано при создании синхронных резервированных вычислительных комплексов

Изобретение относится к автоматике и вычислительной технике и может быть использовано в системах управления, передачи данных и в информационно-измерительных системах с повышенными требованиями к надежности

Изобретение относится к области автоматики и вычислительной техники и может быть использовано при построении цифровых устройств повьппенной надежнрстио Целью изобретения является повышение достоверности выходной информации при изменении частоты входных сигналов и времени их взаимных задержек

Изобретение относится к области автоматики и вычислительной техники и может быть использовано при построении высоконадежных устройств и систем, например резервированных систем для обработки числоимпульсных кодов, устройств для анализа и сравнения импульсных последовательностей и т.д

Изобретение относится к автоматике и вычислительной технике, и может быть использовано при построении высоконадежных устройств и систем, например резервированных систем для обработки число-импульсных кодов, устройств для анализа и сравнения импульсных последовательностей и т.д

Изобретение относится к вычислительной и импульсной технике и может быть использовано при построении высоконадежных резервированных систем для счета и обработки цифровой информации

Изобретение относится к электронной технике и может быть использовано при построении высоконадежных устройств и систем, проектируемых по методу горячего резервирования

Изобретение относится к автоматике и вычислительной технике, предназначено для ввода информации от датчиков импульсных и статических сигналов в системах управления и может быть использовано, например, при построении контроллеров ввода битовой информации в функционально ориентированных микропроцессорных системах обработки информации и управления

Изобретение относится к электронной технике и может быть использовано при построении высоконадежных устройств и систем, проектируемых по методу горячего резервирования

Изобретение относится к электронной технике и может быть использовано при построении высоконадежных устройств и систем, проектируемых по методу горячего резервирования

Изобретение относится к автоматике, вычислительной технике и может быть использовано в информационно-измерительных системах

Изобретение относится к автоматике и вычислительной технике и может быть использовано в резервированных системах управления
Наверх