Устройство кадровой синхронизации
Ияобретение относится к технике ТВ и повышает помехоустойчивость в условиях возникновения ложных синхросигналов . Устр-во содержит фазируемый делитель 1, регистр 2 сдвига, блок 3 сравнения с синхрокодом, блок 4 формирования весовой ФУНКЦИИ, блок 5 сравнения, датчик 6 порогового уровня , блок 7 памяти на кадр. При равенстве значений весовой функции и CHI- нала датчика 6 происходит срабатывание блока 5. В качестве значения порогового уровня сигнала - макс, значение весовой функции (число 15 или в двоичном коде 1111). Датчик 6.представляет собой резистивную матрицу, обеспечивает формирование сигналов уровня О или 1. Сигнал с блока 5 подается на установочный вход делителя 1, обеспечивая его установку в требуемое фазовое положение. При этом на тактовый вход делителя 1 подаются импульсы тактовой синхронизации, а его коэф. пересчета равен N 65536, где N - число эл-тов кадровой последовательности . 2 табл., 1 ил. с S (Л САд сл Од 1С сл 4J
СОЮЗ СОВЕТСНИХ
СОМИАЛИСТИЧЕСНИХ
РЕСПУБЛИН
09) (11) (51) 4 11 04 N 5/04
ОПИСАНИЕ ИЗОБРЕТЕНИЯ
ГОСУДАРСТВЕННЫЙ НОМИТЕТ СССР
ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫТИЙ
К А ВТОРСКОМГ (СВИДЕТЕЛЬСТВУ (21) 4075884/24-09 (22) 11.05.86 (46) 30.11.87. Бюл. И - 44 (72) С.И. Первушкин, В.А. Титков и С.П. Уханов (53) 621.397.3(088.8) (56) Авторское свидетельство СССР № 843301, кл. Н 04 N 5/04, 1981.
Авторское свидетельство СССР № 1107336, кл. И 04 N 5/04, 1984. (54) УСТРОЙСТВО КАДРОВОЙ СИНХРО11ИЗАЦИИ (57) Изобретение относится к технике
TB и повышает помехоустойчивость в условиях возникновения ложных синхросигналов. Устр-во содержит фазируемый делитель 1, регистр 2 сдвига, блок 3 сравнения с синхрокодом, блок 4 формирования весовой Функции, блок 5 сравнения, датчик 6 порогового уровня, блок 7 памяти на кадр. При равенстве значений весовой функции и сигнала датчика 6 происходит срабатывание блока 5. В качестве значения порогового уровня сигнала — макс, значение весовой функции (число 15 или в двоичном коде 1111). Датчик 6 представляет собой резистивную матрицу, обеспечивает формирование сигналов уровня "0" или "1 ". Сигнал с блока 5 подается на установочный вход делителя 1, обеспечивая его установку в требуемое фазовое положение. При этом на тактовый вход делителя 1 подаются импульсы тактовой синхронизации, а его коэф. пересчета равен N = 65536> где N — - число эл-тов кадровой последовательности. 2 табл., 1 ил.
1356257
l1 — событие R
lO — событие R, P.
Таблица 1
Адрес
ППЗУ в
Адрес
ППЗУ
Весовой коэффициент Р
М в двоичном коВесовой коэффициент P.
3 в двоич девятичном в десятичном коде коде
3 ном коде, записываемый по де, записывмый по адресу
P) адресу .1
32 00
00
00
34
3
35
36
00
38
ОО
00 где
OO
00
00
Изобретение относится к технике телевидения и может быть использовано в устройствах кадровой синхронизации цифровых телевизионных сигналов.
Цель изобретения — повышение помехоустойчивости в условиях возникновения ложных синхрось налов.
На чертеже представлена электрическая структурная схема устройства
Кадровой синхронизации.
Устройство кадровой синхронизации содержит фазируемый делитель 1, регистр 2 сдвига, блок 3 сравнения с синхрокодом, блок 4 формирования весовой функции„ блок 5 сравнения, датчик 6 порогового уровня, блок 7 памяти на кадр.
Устройство кадровой синхронизации
20 работает следующим образом.
Телевизионный сигнал в цифровой форме поступает на вход регистра 2, на тактовый вход которого поданы им— пульсы тактовой синхронизации. Обра- зующиеся на выходах регистра 2 кодовые комбинации поступают на вход блока 3, на выходе которого на каждом тактовом интервале вырабатывается код, значение которого определяется количеством ошибок в поступающей кодовой комбинации ш, Блок 3 может быть выполнен на программируемом постоянном запоминающем устройстве (ППЗУ), число адресных входов которого должно быть не меньше числа К элементов в синхропосылке, а число информационных выходов должно быть не меньше, чем число разрядов необходимых для представления весовых коэффициентов (P ).
Алгоритм программирования такого
ППЗУ определяется выражением
P — при совпадении адреса о и синхрокода на К пози-45 циях (событие R )
P, — при совпадении адреса и синхрокода на К-1 позициях (событие R ), Р— при совпадении адреса и синхрокода на К-m позициях (событие R ), Р, — при совпадении адреса и эталона синхропосылки менее, чем на К-m позициях (событие R ), — адрес ППЗУ; записываемый по адресу j двоичный код;
Г -Р „- двоичные коды, определяемые исходя из вероятности возникновения события R при заданных значениях К; Р „,, е=Π— m+ l;
К вЂ” количество элементов синхропосылкИ;
m — допускаемое количество ошибок в принимаемой синхропосылке;
P — вероятность ошибки в канаош ле связи..
Для случая передачи синхропосыпки, например, в виде последовательности
Баркера длины К = 7 алгоритм программирования ППЗУ может иметь вид
01 — событие R
00 — событие R з
В таблице 1 представлена карта программирования ППЗУ.
1356257
1 2
1ОО ОО
68 00 оо
1О1
42 оо
ОО
1О
102 01
1ОЗ ОО
70
00 оо
71 оо
on
104 00
ОО
00 оо
1З
73 оо.О0
14 оо
74 оо
47 оо оо
15 оо
75 оо
О1
16 оо
49 оо оо
l7 оо
1О
50 оо
18 оо
О1 оо
19 оо оо
00
80
01 оо
53 оо
81 оо
О1 оо
82
1О
55 оо оо
01 оо
00
24 оо
84 оо
57 оо
25 оо оо
Ol
00
О1 оо
59 оо
27 оо
ОО
60 оо
88 оо оо
61 оо
29 оо оо
62 оо зо
О1
90 оо
63 оо
З1 оо
О1
96 оо
64 оо
92 оо
97 оо
65 оо
93
О1
94
О1
99 оо
Продолжение табл. I оо 41 . 00
Продолжение табл.i (3 (4
105 00
106 Ol
1О7 ОО
108 00
109 00
11О ОО оо
I l 2 10
11З О1
114 ll
115 10
116 10
118 10
119 Ol
120 Ol
121 00
122 !О
123 OI
124 00
125 00
126 01
1356257
Продолжение табл.t
1 (l
) 2 3 4
Продолжение табл.1 (1 2 3 4
95 00 127
128 00 60
129 00 161
130 00 . 162
00
131 00
163
132
164 00
165 00
166 00
ОО
133
134
135
167
141
00, 177 00
)78 01
179 00
180 00
181
182 00
183 00
184 00
185 00
136 00
137 00
138 00
139 00
140 00
142 00
143 00
144 00 !
45 00
146 00
147 00
148 00
149 00
150 00
151 00
152 00
153 00
168 00
169 00
170 00
171 00
172 00
173 00 !
74 00
175 00
176 00
154 00 186 00
155 00
156 00.) 57 00
233 00
234 00
235 00
236 00
237 00
238 00
?39 00
240 О!
241 00
242 10
243 01
244 ОО
210 01
211 00
2)2 00
)58 00
159 00
192 00
)93 00
194 00
195 ОО
196 ОО
197 00
198 00
)99 00
200 00
201 00
202 00
203 00
204 00
205 00
206 ОО
207 00
208 00
209 00
187 . 00
188 ОО
189 00
190 00
19l 00
224 00
225 00
226 00
227 00
228 00
229 00
230 00
231 00
232 00
1356257
Продолжение табл.l кот->рого определяется количеством р . рядов весовых коэффициентов Р (а) .! и весовой функции F(B), а число цн формационных выходов определяетс» ко личеством разрядов весовой функции H.
245 00
246 01
247 00
248 00
249 00
213 00
Количество разрядов весовой функции F определяется количеством разрядов весового коэффициента Р„ (а) и !
О минимальным количеством накапливаемых кадров d, при котором принимается решение о вхождении в синхронизм.
214
215
2! 6
217
F + P npu P
1 1
F vase при Р1
) Ои F+P с F
) ма«с и F — Р > 0 и F — P cO
F — P при P амин lIpH
Таблица 2 где i — адрес (i = 0 2 I ) i а+ Ь; а — количество разрядов, необходимых для формирования значений весового коэффициента;
Ь вЂ” количество разрядов, необходимых для формирования зна35 чений весовой функции;
С. — численное значение весовой
1 функции, записываемое по адресу i и выраженное в двоичном коде; 40
P. — численное значение двоичного
1 кода, поступающее на адресные входы ППЗУ;
Р— минимальное численное значение двоичного кода отличнс. о 45 от нуля;
F — численное значение весовой функции, поступающее на адресные входы ППЗУ и выраженное в двоичном коде; макс
F кк — численное значение максимума и минимума весовой функции, выраженное в двоичном коде.
В табл.2 представлена карта программирования при выполнении сумматора
4 на ППЗУ для случая когда d = 4, Рок, = 0,1; К = 7; а = 2; P = ll;
Адрес
ППЗУ в
Адрес
ППЗУ в
Значение. весовой функции
С; в двоичЗначение весовой функции С, в двоичном десятичном десятичном коде
1 коде, записываемое коде
1 ном ко де, записываепо адресу
1 мое по адресу
0000
0010
33
00ll
0000
0001
0100
OI0I
OOIO
0011
0110
0l 11
0100
1000
0101
10O) 39
0110
Алгоритм программирования сумматоумматор 4 может ыть выполнен ра 4 определяется соотношением: также на ППЗУ, число адресных входов, 1356257
)o!!родолжение табл.2
T t
1010
0110
l 011
1000
1100
1000
1001 43
1010 44
1 101
) 110!
1011
46
1100!
47
I)00
0011
0001
О!00
0010
25
0101
0011
0110
0100
30
0lll
0101
1000
О! 10
011!
1001
23
1000
1010
24
1001
1010
57
1010
1100 26
1011
ll0I
1110
1100
28
1101
29
1110
50 Формула изобретения
62
63
На выходе сумматора 4 на каждом тактовом интервале в зависимости от значения двоичного кода, поступающего с выхода блока 3 на его первый вход, происходит увеличение или уменьшение значения весовой функции, поступающей на вход блока 4 с выхода блока 7.
При этом, в соответствии с описанным алгоритмом программирования блока 4, при значениях двоичного кода больше нуля значение весовой функции возрастает, а при значениях двоичного кода равного нулю значение весовой функции убывает. За счет того, что блок 7 обеспечивает запоминание и задержку значений весовой функции иа кадр, значение весовой функции возрастает только на тех тактовых интервалах, где происходит присвоение максимального весового коэффициента в течение нескольких кадров, а ложные .синхрокоды, возникающие в информационной части цифрового телевизионного сигнала по случайному закону на различных тактовых интервалах кадра, не приводит к возрастанию значений весовой функции и отбрасывается. С выхода сумматора значение весовой функции поступает на вход блока 5, на вход которого подается сигнал датчика 6 порогового уровня сигнала. При равенстве значений весовой функции и сигнала датчика 6 происходит срабатыва-, ние блока 5. Целесообразно принимать в качестве значения порогового уровня сигнала максимальное значение весовой функции, например число 15 или в двоичном коде )ill. Датчик 6 порогового уровня сигнала представляет собой резистивную матрицу, обеспечивает формирование сигналов уровня 0" или
"1" и в данном случае вырабатывает сигнал 1111.
Сигнал с выхода блока 5 подается на установочный вхоц фазируемого делителя 1, обеспечивая его установку в требуемое фазовое положение. При этом на тактовый вход делителя 1 подаются импульсы тактовой синхронизации, а его коэффициент пересчета равен N = 65536, где N — число элементов кадровой последовательности. устройство кадровой синхронизации, содержащее последовательно соединенные регистр сдвига, информационный вход которого является входом устройства кадровой синхронизации, блок сравнения с синхрокодом и блок формирования весовой функции, фазируемый делитель, выход которого является вы1356257
Составитель Э. Борисов
Техред И.Верес Корректор А. Обручар
Редактор Т. Парфенова
Заказ 1234 Тираж 636 Подписное
ВНИИПИ Государственного комитета. СССР по делам изобретений и открытий
113035, Москва, Ж-35, Раушская наб., д.4/5
Производственно-полиграфическое предприятие, г. Ужгород, ул. Проектная, 4 ходом устройства кадровой синхронизации, и блок памяти на кадр, при этом тактовые входы регистра сдвига и фазируемого делителя объединены и являются входом импульсов тактовой синхронизации, о т л и ч а ю щ е ес я тем, что, с целью повышения помехоустойчивости в условиях возникновения ложных синхросигналов, введены 10 блок сравнения, первый вход которого объединен с входом регистра памяти на кадр и соединен с выходом блока формирования весовой функции, а выход соединен с управляющим входом фазируемого делителя, и датчик порогового уровня, выход которого соединен с вторым входом блока сравнения, при этом выход блока памяти на кадр соединен с другим входом блока формирования весовой функции, а его тактовый вход объединен с входом импульсов тактовой синхронизации.