Устройство для сопряжения процессора с периферийными устройствами

 

СОК)3 СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК

А1 (51) 4 С 06 Г 13/00

ГОСУДАРСТ8ЕННЫЙ КОМИТЕТ СССР

ПО ДЕЛАМ ИЭОБРЕТЕНИЙ И ОТКРЫТИЙ (21) 3867715/24-24 (22) 12.03.85 (46) j5.12.87. Бюл. ¹ 46 (72) В,М. Пронин, 3.Я. Пыхтин, А.П. Запольский, А.Г, Рымарчук и Э.Н. Эстрина (53) 681.325(088.8) (56) Авторское свидетельство СССР № 519703, кл. G 06 F 3/04, 1975.

Патент С1ЧА № 3699530, кл. 340-172.5, кл. С 06 F 1971. (54.) (57) 1 . УСТРОЙСТВО ДЛЯ СОПРЯЖЕНИЯ ПРОЦГССОРА С ПЕРИФЕРИЙНЬМИ УСТРОЙСТВАИИ, содержащее блок управления, дешифратор, первый регистр адреса причем группа тактовых входов дешифратора и первая группа входов блока управления подключены к группе синхровыходов процессора, группа информационных входов дешифратора и вход блока управления подключены к группе информационных выходов процессора, стробирующий вход дешифратора подключен к стробирующему выходу периферийного устройства, первая группа информационных выходов первого регистра адреса подключена к группе информационных входов периферийного устройства, при этом первая группа выходов дешифратора соединена с второй группой входов блока управления, первая группа выходов которого соединена с группой управляющих входов дешифратора,. вторая группа выходов которого соединена с первой группой информационных входов первого регистра адреса, вход чтения которого соединен с первым выходом блока управления, о т л и ч а ю щ е е с я тем, что, с целью увеличения быстродейст„.,БО„„ з5978о вия, в него введены блок формирования запроса прерывания, регистр маски, узел триггеров анализа, второй регистр адреса, причем группа информационных входов второго регистра адреса поцключена к группе информационных выходов процессора, группы синхровходов блока формирования запроса прерывания, регистра. маски и узла триггеров анализа подключены к группе синхровыходов процессора, выход блока формирования запроса прерывания подключен к входу запроса прерывания процессора, при этом второй выход блока управления соединен с первым информационным входом узла триг- Я геров анализа, второй информационный вход которого соединен с информационным выходом регистра маски, группа информационных входов-которого соединена с второй группой информацион- а ных выходов первого регистра адреса, вторая группа информационных входов которого соединена с группой информа- © ционных выходов второго регистра адреса, выход которого соецинен с входом записи первого регистра адреса, третья группа выходов дешифратора соединена с группой входов записи второго регистра адреса и группой входов установки блока формирования запроса прерывания, группа выходов которого соединена с группой стробирующих входов второго регистра адре- ф са, вход разрешения которого соединен с третьим выходом блока управле ния, вторая группа выходов которого соединена с группой разрешающих входов блока формирования запроса прерывания, вход запуска которого соединен с выходом узла триггеров анализа.

1359780

2, Устройство по п,1, о т л и ч ающе е с я тем, что блок управления содержит счетчик, семь триггеров, семь элементов И, два элемента

ИЛИ, элемент НЕ, причем информационньпл вход счетчика является входом блока упранления, нулевой вход первого триггера, первые входы первого, второго, третьего и четвертого элементов И, синхронходы второго, третьего, четвертого, пятого и шестого триггеров образуют первую группу входов блока управления, первые входы пятого и шестого элементов И, первый вход первого элемента ИЛИ, нулевой и едишгчный входы седьмого триггера образуют вторую группу. входов блока управления, выход четвертого элемента И является первым выхбдом блока управления, выход четвертого триггера соединен с информационным входом пятого триггера, вторым входом первого элемента ИЛИ, первым входом седьмого элемента И и является вторым выходом блока управления, выход седьмого элемента И является третьим выходом блока управления, выходы третьего и седьмого элементов И, счетчика, четвертого триггера образуют первую группу выходов блока управления, выходы четвертого и седьмого триггеров образуют вторую группу выходов блока управления, при этом в блоке управления первый вход пятого элемента И соединен со счетным входом счетчика, вход записи которого соединен с выходом элемента НЕ, вход которого соединен с выходом второго элеглента ИЛИ, первый вход которого соединен с выходом пятого элемента И, второй вход которого соединен с нулевым выходом первого триггера, единичный выход которого соединен с первым входом режима работы счетчика и вторым нходом первого элемента И, выход которого соединен с вторым входом второго элемеггта ИЛИ, выход первого элемента ИЛИ соединен с вторым входом второго элемента И, выход которого соединен с единичным входом первого триггера, второй вход режима работы счетчика соединен с ныходом седьмого триггера, второй вход седьмого элемента И соединен с первым ,входам третьего элемента И, второй вход которого соединен с выходом шестого триггера, информационный вход котороГо соединен с выходом пятого триггера, информационный вход четвертого триггера соединен с единичным выходом третьего триггера, нулевой выход которого соединен с вторым входом шестого элемента И, выход которого соединен с информационным входом второго триггера, выход которого соединен с информационным входом третьего триггера и вторым входом четвертого элемента И.

3. Устройство по п,1, о т л ич а ю щ е е с я тем, что блок формирования запроса прерывания содержит три триггера, пять элементов И, элемент ИЛИ, причем единичный вход первого триггера и первый вход элемента ИЛИ образуют группу входов установки блока формирования запроса прерывания, синхровход второго триггера и перньпi вход первого элемента

И образуют группу синхронходов блока. формирования запроса прерывания, первый и второй входы второго элемента

И образуют группу ра.зрешающих входов блока формирования запроса прерывания, третий вход второго элемента И является запускающим входом блока формирования запроса прерывания, еди ничный и нуленой выходы второго триггера образуют. группу выходов блока формирования запроса прерывания, выход третьего элемента И является выходом блока формирования запроса -прерывания, при этом и блоке формирования запроса прерывания единичный выход второго триггера соединен с вторым входом первого элемента И и пер.вым входом четвертого элемента И, второй вход которого соединен с первым вхоцом первого элемента И, выход которого соединен с нулевым входом первого триггера, единичный выход которого соединен с первым входом пятого элемента И, .второй вход которого соединен с синхровходом второго триггера, информационный вход которо-, .го соединен с выходом пятого элемента И, третий вход которого соединен с нулевым выходом третьего триггера, ну. левой вход которого соединен с выходом второго элемента И, второй вход которого соединен с первым входом третьего элемента И, второй вход которого соединен с нулевым выходом первого триггера, выход четвертого элемента И соединен с вторым входом элемента ИЛИ,выход которого соединен с единичньи входомтретьего триггера.

1 135

Изобретение относится к вычислительной технике, в частности к устройствам управления обменом данными, и может быть использовано для управления передачей данных в каналах ввода-вывода ЭВМ.

Цель изобретения — увеличение быстродействия при организации блочного обмена данными.

На фиг.1 изображена схема предлагаемого устройства для сопряжения, на фиг,2 — схема дешифратора; на фиг.3 — схема блока управления; на фиг.4 — схема первого регистра адреса; на фиг.5 — схема второго регистра адреса; на фиг.6 — схема блока формирования запроса прерывания; на фиг.7 — схема узла триггеров анализа; на фиг.8 — схема регистра маски; на фиг.9 — схема выработки синхроимпульсов СИ1-СИ8 °

Устройство для сопряжения процессора с периферийными устройствами содержит (фиг.1) дешифратор 1, блок 2 управления, первыи регистр 3 адреса, второй регистр 4 адреса, блок 5 формирования запроса прерывания, узел 6 триггеров анализа, регистр 7 маски, информационный вход 8, управляющий вход 9, групповой синхронизирующий вход 10, информационные и управляющие входы 11-14, информационный выход

15, информационные и управляющие входы 16-22,и выход 23 запроса преры вания °

На фиг.1 обозначены также внутренние связи 24-26 устройства.

Дешифратор 1 (фиг. 2) содержит первый регистр 27, второй регистр 28, третий регистр 29, первый элемент

И 30, второй элемент И 31, третий элемент И 32, первый групповой элемент И 33., второй групповой элемент

И 34, первый триггер 35, второй триггер 36, элемент ИЛИ 37, групповой элемент ИЛИ 38, элемент НЕ 39 и дешифратор 40.

Блок 2 управления (фиг.3) содер.жит пятый элемент И 41, первый элемент И 42, второй элемент И 43, седь.мой элемент И 44, третий элемент

И 45, шестой элемент И 46, четвертый элемент И 47, первый триггер 48, седьмой триггер 49, второй триггер

50, третий триггер 5 1, четвертый триггер 52, пятый триггер 53, шестой триггер 54, первый элемент ИЛИ 55, 9780 2 второй элемент И5П1 56, элемент HE 57 и счетчик 58.

Первый регистр 3 адреса (фиг.4) содержит регистр 59 хранения основ.) ного адреса, групповой элемент И 60 и групповой элемент ИЛИ 61 °

Второй регистр 4 адреса (фиг.5) содержит регистр 62 хранения предваi0. рительного адреса, первый групповой элемент И 63, второй групповой элемент И 64, элемент ИЛИ 65 и групповой элемент ИЛИ 66.

Блок 5 формирования запроса прерывания (фиг,6) содержит первый элемент И 67, четвертый элемент И 68, второй элемент И 69, пятый элемент

И 70, третий элемент И 71, первый триггер 72, второй триггер 73, третий триггер 74 и элемент ИЛИ 75.

Узел 6 триггеров анализа (фиг.7). содержит первый триггер 76, элемент

И 77 и второй триггер 78, Регистр 7 маски (фиг.8) содержит

25 регистр 79 маски, группу элементов

И 80, групповой элемент ИЛИ 81, триггер 82 и элемент ИСКЛЮЧАЮЩЕЕ ИЛИ 83.

Дешифратор 1 предназначен для дешифрации на дешифраторе 40 микрокоманд, поступающих с информационного входа 8 или из регистра 27, хранения и модификации счетчика байтов данных в регистре 29, а также выработки сигнала счета, который с выхода элемен35 Та И 32 поступает на групповой управляю1ций выход 1 2 °

Дешифратор работает следующим образом.

По микрокомандам, которые. посту4О пают в регистр 28 по специальным линиям с информационного входа 8, дешифратор 40 вырабатывает с первого выхода управляющий сигнал записи кода Операции с информа45 ционного входа 8 в регистр 27. Эта запись осуществляется в процессе выполнения команды ввода-вывода и выполняется таким образом, что в зависимости от кода операции (запись или чтение) в регистр 27 заносится аппаратно сформированная микрокоманда

ПАМЯТЬ, которая затем по управляющему сигналу, поступающему с группового управляющего входа 11 на первый вход элемента И 30, стробированного в определенный момент времени по синхроимпульсу СИЗ, поступающему на второй вход элемента И 30 с группового синхровхода 10, путем установки

80 4 ционного входа 8 по управляющему сигналу, полученному с седьмого выхода дешифратора 40, который через элемент ИЛИ 37 поступает на первый вход регистра 29. Модификация счетчика байтов данных осуществляется в процессе выполнения аппаратно сформиро-, ванной микрокоманды ПАМЯТЬ. По управляющим сигналам, которые вырабатываются специальным синхронизатором, за= пущенным перед выполнением аппаратно сформированной микрокоманды ПАМЯТЬ и поступают с группового управляющего входа 11, выполняется сначала чтение счетчика байтов данных путем стробирования по второму входу группового элемента И 34, а затем запись модифицированного счетчика байтов данных путем стробирования через элемент ИЛИ 37 по первому входу регистра 29.

Выработка сигнала счета, поступающего с выхода элемента И 32 на групповой управляющий выход 12, выполняетСя в случае, если после очередной модификации счетчик байтов данных не стал равен нулю, что определяется при помощи группового элемента ИЛИ 38, с выхода которого стробируется по первому входу элемент И 32, отсутствием управляющего сигнала, поступающего с группового управляющего входа

11 на установочный вход триггера

36, сигнал с инверсного выхода которого стробирует по второму входу элемент И 32, и наличием управляющего сигнала, поступающего с управляющего входа 9 на третий вход элемента

И 32, который является в.данном случае сигналом идентификатора от абонента — информация от абонента (ИНФ-А}, по которому канал ввода-вывода организует очередной обмен байтов данных с периферийными устройствами.

Блок 2 управления предназначен для определения конца обмена байтами данных канала ввода-вывода с периферийными устройствами, когда обмен байтами произошел в объеме, равном формату обменного слова между каналом ввода-вывода и оперативной памятью (например, формат обменного слова в четыре байта, восемь байтов и т.д.), путем выработки управляющего сигнала конца обмена, а также выработки других управляющих сигналов, необходимых для организации в-процес з 13597 триггера 35 и стробирования по третьему входу первого группового элемента И 33 синхроимпульсом СИ6, поступающим t группового синхровхода 10, поступает в регистр 28 и после дешиф1 рации с шестого выхода дешифратора 40 вырабатывается сигнал запуска спес циального синхронизатора для выполнения аппаратно сформированной микроко- 10 манды ПАМЯТЬ, с второго и третьего выходов управляющие сигналы записи (ЗП1, 3II2), которые поступают на групповой управляющий выход 16; 15 с третьего, четвертого и пятого выходов управляющие сигналы (ЗП2, "Установка", "Сброс" ), которые поступают на групповой управляющий выход 12; 20 с седьмого выхода управляющий сигнал, который через первый вход эле-, мента ИЛИ 37 выполняет запись счетчика количества байтов данных с информационного входа 8 в третий ре- 25 гистр 29.

Занесение микрокоманды ПАМЯТЬ из регистра 27 в регистр 28 выполняется следующим образом.

По управляющему сигналу, который 30 поступает на первый вход элемента

И 30 с группового управляющего входа

11, в определенный момент времени, определяемый синхроимпульсом СИЗ, который поступает на второй вход элемента И 30 с группового синхровхода

10, устанавливается триггер 35, который по второму входу стробирует групповой элемент И 33. Далее по синхроимпульсу СИ6, поступающему с группо- 40 вого синхровхода 10 на третий вход группового элемента И 33, микрокоманда ПАМЯТЬ с регистра 27 через .групповой элемент И 33 записывается в регистр 28, с которого эта микрокоманда дешифрируется на дешифраторе 40, после чего с шестого выхода дешифратора 40 вырабатывается Управляющий сигнал запуска специального синхронизатора, который управляет вы- 50 полнением аппаратно сформированной микрокоманды ПАМЯТЬ. Этот сигнал поступает на групповой управляющий выход 12.

Хранение и модификация счетчика байтов данных выполняется следующим образом.

Занесение счетчика байтов данных в регистр 29 выполняется с информа5

13597 се выполнения аппаратно. сформирован= ной микрокоманды ПАМЯТЬ модификации адреса данных, по которому выполняется запись (чтение) в (из) оперативную память данных формата в обменное сло.5 во, а также модификация счетчика байтов данных, который определяет общее количество обменных байтов между каналом ввода- вывода и периферийными устройствами.

Выработка управляющего сигнала конца обмена, который с выхода счетчика

58 поступает на групповой управляющий вход 11 и далее на первый вход элемента И 30 для организации записи иэ регистра 27 в регистр 28 аппаратно сформированной микрокоманды ПАМЯТЬ и на установочный вход триггера 36 с целью блокировки выработки сигнала счета с выхода элемента И 32 выра- ботки сигнал счета только по фронту управляющего сигнала, поступающего с управляющего входа 9, выполняется следующим образом. Счетчик 58 выпол- 2Б нен на микросхеме 500 ИЕ 136, причем разрядность его должна быть на один больше по сравнению с количеством разрядов AopMaTa o MeHHo o ohio (Например, если разрядность формата об- З0 менного слова равна три, т.е. формат обменного слова равен восьми байтам, . то разрядность счетчика 58 должна быть четыре). Он считает количество переданных байтов между каналом вво. да-вывода и периферийным устройством путем подачи на его третий счетный вход (Р ) сигнала счета, поступающего с выхода элемента И 32 блока дешифратора 1 через групповой управляю. 4о щий вход 12.

Счет обменных байтов в счетчике 58 происходит до тех пор, пока не будет установлен в 1 старший разряд счетчика (выход счетчика 58 является вы- 4Б ходом его старшего разряда). После этого происходят блокировка приема очередных сигналов счета до тех пор, пока счетчик 58 не будет подготовлен к счету байтов данных очередного об- <> менного слова, и запись из регистра

27 в регистр 28 аппаратно сформированной микрокоманды ПАМЯТЬ, которая дешифруется на дешифраторе 40, после чего по управляющему сигналу с

> шестого выхода дешифратора 40 через групповой информационный вход 12 и элемент И 46 запускается специальный синхронизатор, выполненный на триггерах 50-54. Синхронизатор формирует три фаэных потенциала — три фазы (одна фаза составляет цикл, состоящий из восьми синхроимпульсов СИ1ЦИ8, показанных на фиг.9), которые вырабатываются спецсинхронизатором последовательно друг за другом, причем появление очередной фазы сопровождается снятием предыдущей фазы.

С выхода элемента И 46 запускается путем установки триггера 50 первая фаза выполнения микрокоманды ПАМЯТЬ.

По следующему СИ1 путем установки триггера 52 запускается вторая фаза выполнения микрокоманды ПАМЯТЬ, причем по СИ1 второй фазы сбрасывается триггер 50 первой фазы. По следующему СИ1 путем установки триггера

54 запускается третья фаза выполнения микрокоманды ПАМЯТЬ и сбрасывается триггер 52 второй фазы. По слецующему СИ1 сбрасывается триггер 54 третьей фазы (триггеры 51 и 53 подсинхронизируются по СИ4). В первой фазе вырабатывается управляющий сигнал чтения, поступающий на выход 14 чтения с элемента И 47, на один вход которого поступает потенциал первой фазы с триггера 50, а на другой вход — СИ2. Сигнал чтения используется в блоке первого регистра адреса для чтения текущего адреса. После модификации текущего адреса младшие разряды этого адреса, определяющие формат обменного слова, поступают на пятый вход (информационный вход) счетчика 58 и заносятся в него. При занесении старший разряд счетчика 58 сбрасывается в нулевое состояние.

Занесение младших разрядов адреса в счетчик 58 выполняется с информационного входа 8 по второй фазе.

При этом режим записи в счетчик 58 устанавливается следующим образом.

Исходный режим счетчика — режим прямого счета — устанавливается управляющим сигналом с четвертого выхода дешифратора 40, который является результатом дешифрации микрокомакды РАБОТА. Этот сигнал с группового управляющего выхода 12 поступает на установочный вход триггера 49 и взводит его. Потенциал с единичного выхода триггера 49 сохраняется на весь период работы по передаче обменного массива данных между каналом и периферийным устройством, который определяется содержимым счетчика об7 135978 менных байтов данных, хранящимся на .регистре 29. Потенциал с выхода триггера 49 поступает на групповой управляюший выход 21 и на второй вход режима работы счетчика 58, тем

5 самым устанавливая для счетчика 58 режим прямого счета (на первый вход режима работы счетчика 58 поступает нулевой потенциал с единичного выхода триггера 48). Для записи информации в счетчик 58 необходимо изменить его режим работы (с режима прямого счета на режим записи) .и сформировать синхросигнал занесения информации, Режим записи и формирование синхросигнала занесения выполняется во второй фазе следующим образом.

Потенциал второй фазы через элемент ИЛИ 55 поступает на второй вход элемента И 43, первый вход которого стробируется по СИ1. Таким образом, по СИ1 будет установлен триггер 48, который с момента его установки опре- 25 деляет режим записи счетчика 58 (на первый вход режима работы счетчика

58 поступает единичный потенциал с единичного выхода триггера 48). По

СИ2 через элемент И 42 формируется др синхросигнал занесения в счетчик 58, который через элемент НЕ 57 поступа-ет на четвертый (С) вход счетчика 58.

По СИЗ во второй фазе триггер 48 сбрасывается, тем самым переводя ре жим счетчика 58 из режима записи в режим прямого счета и разрешая формирование синхроимпульса занесения информации по третьему (Р;) счетному входу счетчика 58 путем установки с 4О нулевого выхода триггера 48 единичного потенциала на второй вход элемента И 41. После занесения информации в счетчик 58 старший разряд счетчика сбрасывается и нулевой выход счетчика

58, поступающий на установочный вход триггера 36, разрешает его сброс после снятйя управляющего сигнала на входе 9, тем самым разрешая возможность прямого счета счетчика 58 по фронту очередного управляющего сигнала, поступающего на третий вход элемента И 32 с управляющего входа 9.

Прямой счет счетчика 58 осуществляется следующим образом.

Сигнал счета поступает на третий (Ро) вход счетчика 58 и через задержку, определяемую суммарной задержкой .элементов 41,56 и 57, в качестве син0 8 хроимпульса поступает на четвертый (С) вход счетчика 58.

Таким образом, в первой фазе по

СИ2 с элемента И 47 выдается управляющий сигнал чтения адреса байтов данных, во второй фазе по СИ2 младшие разряды адреса, определяющие формат обменного слова, заносятся в счетчик

58. Кроме этого, во второй фазе по

СИ2 элемент И 44 вырабатывает управляющий сигнал чтения счетчика байтов данных, который поступает на второй вход группового элемента И 34, а с выхода последнего информация поступа. ет через блок первого регистра 3 адреса на информационный выход 15. Во второй фазе выполнения микрокоманды

ПАМЯТЬ происходит модификация счетчи ка байтов данных на количество обменных байтов, определяемых форматом обменного слова. После модификации в третьей фазе по сигналу СИ2 с элемента И 45 вырабатывается сигнал записи, который через групповой управляющий вход 11 поступает на второй вход элемента ИЛИ 37, с выхода которого сигнал стробирует регистр 29 для занесения в него с информационного входа 8 модифицированного счетчика байтов данных. Исходная информация в счетчике 58 устанавливается путем занесения в него информации с информационного входа 8 по управляющему сигналу записи (ЗП2), который поступает с группового управляющего выхода 12 на первый вход элемента

ИЛИ 55, а выдается с третьего выхода дешифратора 40 путем дешифрации ми- крокоманды ЗАПИСЬ 2.

Первый регистр 3 адреса предназначен для хранения текущего адреса, по которому организуется обмен данными определенного формата между оперативной памятью и каналом ввода-вывода, а также чтения этого адреса и выдачи его на информационные выходы 15 и 26.

Первый регистр адреса работает следующим образом.

Текущий адрес хранится в регистре 59. Заносится этот адрес в регистр 59 с информационного входа 19 по сигналу записи, поступающему с входа 20 записи. Чтение текущего адреса и выдача его на информационный выход 15 выполняется по сигналу чтения, который с входа 14 чтения поступает на второй вход группового

135978 элемента И 60. Элемент ИЛИ 61 используется для выдачи на информационный выход 15 или счетчика данных, поступающего через информационный вход 13

5 с .выхода группового элемента И 34, или текущего адреса данных.

Второй регистр 4 адреса предназначен для хранения предварительного адреса данных, записи текущего адреса данных в регистр 59 и перезаписи предварительного адреса данных из регистра 62 в регистр 59 первого регистра адреса.

Запись текущего адреса данных в регистр 59 выполняется с элемента

ИЛИ 66 под управлением сигнала записи с элемента ИЛИ 65. На первый вход элемента ИЛИ 66 текущий адрес поступает с информационного входа 8 через групповой элемент И 63, который стробируется управляющим сигналом по второму входу, поступающим с группового входа 18., Сигнал записи, поступающий с элемента ИЛИ 65 на вы- 25 ход 20 записи, формируется по сигна- г. лу записи (ЗП2), который через групповой вход записи поступает с третьего выхода дешифратора 40. Перезапись предварительного адреса из регистра

62 в регистр 59 выполняется через групповой элемент И 64 и ИЛИ 66 под управлением управляющего сигнала, поступающего с группового управляющего входа 18 на второй вход группового элемента И 64 и первый вход элемента ИЛИ 65, Запись предварительного адреса в регистр 62 выполняется по сигналу записи (ЗП1), который через групповой вход 16 записи поступает 4 . с второго входа дешифратора 40.

Блок 5 формирования запроса прерывания предназначен для выработки управляющих сигналов записи текущего адреса в регистр 59 и выработки сиг- 4> нала запроса на прерывание, по которому организуется запись первого предварительного адреса в регистр

62, после перезаписи старого предварительного адреса из регистра 62 в регистр 59.

Блок 5 работает следующим образом.

По управляющему сигналу (ЗП2), поступающему на первый вход элемента

ИЛИ 75 через групповой управляющий вход 16 с третьего выхода дешифратора 40, устанавливается триггер 74 и запрещает срабатывание элемента И 70.

Триггер 73, находящийся в исходном

0 10 сбросовом состоянии (исходное состоя ние устанавливается по синхроимпульсу СИ1, поступающему на .синхровход триггера 73), клапанирует своим нулевым выходом по второму входу групповой элемент И 63, разрешая по управляющему сигналу ЗП2, поступающему на третий вход элемента ИЛИ 65, записать информацию с информационного входа 8 через элементы И 63 и

ИЛИ 66 на информационный вход 19 в регистр 59. После выполнения записи информации в регистр 59 выполняется запксь информации в регистр 62. При этом управляющий сигнал (ЗП1) через групповой управляющий вход 16 с второго выхода дешифратора 40 устанавливает триггер 72, подготавливая тем самым схему блока формирования к работе управляющему сигналу, поступающему с управляющего входа 22 на первый вход элемента И 69, который является сигналом конца передачи очередного блока данных. По этому сигналу в начале второй фазы через элемент И 69, на второй вход которого поступает потенциал второй фазы, а на третий вход — потенциал РАБОТА через групповой управляющий вход 21 с триггера 52 и триггера 49 соответственно, сбрасывается триггер 74.

По нулевому выходу триггера 74, который поступает на третий вход элемента И 70, разрешается срабатывание элемента И 70 по СИ1, который поступает на второй вход элемента И 70, что приводит к установке триггера 73 по СИ1. В связи с этим единичный выход триггера 73 стробирует по второму входу элемент И 64 и поступает на первый вход элемента ИЛИ 65, тем самым разрешая перезапись информации из регистра 62 в регистр 59. Далее по СИЗ, поступающему на первый вход элемента И 67 и на второй вход элемента И 68, вторые входы которых стробируются единичным выходом триггера 73, сбрасывается триггер 72 и через элементы ИЛИ 75 устанавливается триггер 74. По сбросу триггера 72, нулевой выход которого поступает на второй вход элемента И 71, а на первый вход которого поступает потенциал РАБОТА с группового управляющего входа 21, с выхода элемента И 71 вырабатывается управляющий сигнал, поступающий на выход 23, который является запросом на организацию записи

1359 8 очередного предварительного адреса в регистр 59.1 В это же время начинается обмен байтами данных по адресу очереднопо блока данных, который до

5 того был предварительным. В период удовлетворения запроса выполняется микрокоманда записи предварительного адреСа в регистр 59. При этом с второго выхода дешифратора 40 сигнал

ЗП1 поступает на установочный вход триггера 72 и устанавливает его, тем самым, снимается сигнал запроса на организацию записи очередного предварительного адреса и схема блока 5 подготавливается к анализу управляющего сигнала, определяющего конец передачи очередного блока данных, Узел триггеров анализа предназначен для формирования управляющего сигнала, определяющего конец передачи очередного блока данных.

Узел триггеров анализа работает следующим образом.

При поступлении с входа 24 управляющего сигнала на установочный вход триггера 76 этот триггер устанавливается по СИ5, который поступает на синхровход триггера 76, во второй фазе через элемент И 77, на первый 30 вход которого поступает сигнал второй фазы с триггера 52 через управляющий . вход 25, а на третий вход — СИ7, устанавлйвается триггер 78, с прямого выхода которого снимается сигнал кон.ца передачи очередного блока, который поступает на управляющий вход 22 и далее на первый вход элемента И 69, Регистр маски предназначен для фиксации объема блока данных, которые 40 будут. передаваться при организации блочного обмена данными, Регистр маски работает следующим образом.

В регистре 79 предварительно вручную при помощи коммутационного переключателя (этот процесс можно выполнить и микропрограммным способом, например, при начальной загрузке микропрограмм) устанавливается в единичное состояние один из разрядов. Установленный в единичное состояние разряд регистра 79 определяет тот объем блока данных, которые будут передаваться при организации блочного обмео на данными. Например, при установке в единичное состояние двенадцатого разряда регистра 79 объем одного бло0 12 ка данных будет составлять 2048 бай", тов. В этом случае при помощи регистра 79 по первому входу будет стробироваться только двенадцатый элемент

И 80, все остальные элементы И 80 будут по первому входу замаскированы.

На вторые входы элементов И 80 постоянно поступает через информационный вход 26 информация из регистра

59, в котором хранится текущий адрес обменного блока. Принцип работы регистра маски по определению конца обмена блока данных по очередному адресу заключается в определении изменения в данном случае двенадцатого разряда текущего адреса. Это выполняется следующим образом. Изменения информации (адреса) в регистре 59 выполняются во второй фазе выполнения микрокоманды по СИ2. Поэтому IIQ СИ1, который поступает на синхровход триггера 82, триггер установится в определенное состояние управляющим сигналом, который с выхода элемента ИЛИ 81, на котором собираются все сигналы с выходов элементов И 80, поступает на информационный вход триггера 82. Следовательно, триггер запоминает сос-. тояние двенадцатого разряда текущего адреса до его модификации. После модификации текущего адреса двенадцатый разряда в регистре 62 может или измениться, или остаться прежним. Если двенадцатый разряд -не изменился, то на первый и второй входы элемента

ИСКЛ10ЧАЮЦЕЕ ИЛИ 83 поступят сигналы одинаковой полярности в течение второй фазы выполнения аппаратно сформИрованной микрокоманды ПАМЯТЬ, что означает, что блок данных по текущему ацресу еще не передан. Если двенадцатый разряд изменился, то на первый и второй входы элемента ИСКЛ10ЧА10ЩЕЕ

ИЛИ 83 поступают.разнополярные сигналы, так как на первый вход этого элемента поступит с выхода элемента

ИЛИ 81 двенадцатый разряд смодифицированного текущего адреса, а на второй вход с единичного выхода триггера 82 поступит двенадцатый разряд текущего адреса до его модификации.

Поэтому с выхода ИСКЛЮЧАЮЩЕЕ ИЛИ 83 будет получен управляющий сигнал, который фиксирует конец передачи обменного блока и который через уп.равляющий вход 24 поступает,в блок триггеров анализа на информационный вход триггера 76.

13 135

Устройство работает следующим образом.

В процессе выполнения команды ввода-вывода по микрокомандам записи кода операции команды ввода-вывода, записи счетчика байтов данных, записи текущего адреса, запиаи предварительного адреса установка триггера

РАБОТА происходит с информационного входа 8: запись кода операции в регистр

27, причем запись кода операции в регистр 27 выполняется таким образом, что в регистре 27 записанной оказывается микрокоманда ПАМЯТЬ; запись счетчика байтов данных в регистр 29, который указывает общее количество байтов данных, которое должно быть передано между каналом ввода-вывода и периферийным устройством 7 ,запись текущего адреса в регистр

59, который является адресом данных при обмене данными между каналом ввода-вывода и оперативной памятью по очередному блоку данных и одновременное занесение младших разрядов текущего адреса в счетчик 58, Количество заносимых младших разрядов и в связи с этим разрядность счетчика, количество разрядов в котором должно быть на единицу больше количества заносимых разрядов текущего адреса, определяется разрядностью формата обменного слова, которым организуется обмен данными между каналом ввода-вывода и оперативной памятью. Например, если формат обменного слова состоит из трех разрядов, значит, количество заносимых в счетчик младших разрядов текущего адре- . са должно быть три, а разрядность счетчика 58 — четыре; запись предварительного адреса в регистр 62, который является адресом данных следующего обменного блока; установка триггера 49 РАБОТА и установка .счетчика 58 в режим прямого счета; подготовка блока 5 к выполнению присущих ему функций.

После этого осуществляется логи-< ческая связь с соответствующим периферийным устройством и начинается об" мен данными между каналом ввода-вывода и выбранным периферийным устройст14

9780

15

50 дешифратора) начинает выполняться микРокоманда ПАМЯТЬ, в процессе вы55, полнения которой

45 вом. Так как обмен данными канал ввода †выво начинает только по инициативе периферийного устройства, то начало обмена данными выполняется по специальному идентификатору, поступающему в канал из периферийного устройства. При использовании стандартного интерфейса ввода-вывода

ЕС 3ВМ этим сигналом является идентификатор от периферийного устройства (абонента) — идентификатор от абонента ИНФ-А). Сигнал ИНФ-А по управляющему входу 9 поступает в дешифратор

1 на третий вход элемента И 32, с выхода которого сигнал счета через групповой управляющий вход 12 поступает в блок 2 управления на третий счетный вход счетчика 58. Пересчет счетчика на единицу говорит о том, что канал с периферийным устройством обменялись одним байтом. Обмен байтами подобным образом происходит до тех пор, пока при очередном пересчете счетчика 58 не установится в единицу старший разряд этого счетчика,,который является его выходом. Установка старшего разряда счетчика 58 .в единицу говорит о том, что единица обменной информации между каналом ,ввода-вывода и оперативной памятью передана между каналом ввода-вывода и периферийным устройством. Поэтому для продолжения обмена байтами данных с периферийным устройством необходимо организовать очередной обмен единицей обменной информации с оперативной памятью. Для этой цели управляющий сигнал с выхода счетчика 58 через групповой управляющий выход 11 поступает на первый вход элемента

И 30 и на .установочный вход триггера

36 дешифратора 1. В первом случае организуется перезапись аппаратно сформированной микрокоманды ПАМЯТЬ из регистра 27 в регистр 28. Во втором блокируется выдача управляющего сигнала счета с выхода элемента И 32.

После занесения аппаратно сформированной микрокоманды ПАМЯТЬ в регистр

28 и ее дешифрации на дешифраторе 40 (управляющий сигнал с шестого выхода мбдифицируется текущий адрес и вновь записывается в регистр 59 первого регистра адреса 3;

1359780 16 заносятся ьщадшие разряды моднфи- формируются управляющие сигналы цирозанного текущего адреса в счетчик перезаписи предварительного адреса

58 блока 2 управления; из регистра 62 в регистр 59, а также . анализируется соответствующий раз- управляющие сигналы на организацию

5 ряд текущего адреса на предмет изме- записи очередного предварительного пения его полярности и фиксации это- адреса, которые снимаются с единичго изменения в регистре 7 маски путем ного и нулевого выходов триггера 73 выработки управляющего сигнала с вы- и выхода элемента И 71 блока 5. хода элемента ИСКЖОЧА1ОЩЕЕ ИЛИ 83; 1О Устройство выполняет свои функции до тех пор, пока не будут переданы формируется при необходимости в . все байты данных между каналом ввоопределенный момент времени управляю- да-вывода и периферийным устройством, щий сигнал, определяющий конец пере- определяемые счетчиком байтов данных, дачи очередного блока данных, кото- 1б хранящихся в регистре 29 дешифратора рый снимается с единичного выхода 2. После этого работа устройства затриггера 78 узла 6 триггеров анализа, канчивается.

I3!

359780

rzs u

1359780

Составитель E . .Бударина

Техред M.Õoäàíè÷. Корректор И. Муска

Редактор А. Лежнина

Заказ 6154/50 Тираж 671

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб., д. 4/5

Подписное

Производственно-полиграфическое предприятие, г. Ужгород, ул. Проектная, 4

Устройство для сопряжения процессора с периферийными устройствами Устройство для сопряжения процессора с периферийными устройствами Устройство для сопряжения процессора с периферийными устройствами Устройство для сопряжения процессора с периферийными устройствами Устройство для сопряжения процессора с периферийными устройствами Устройство для сопряжения процессора с периферийными устройствами Устройство для сопряжения процессора с периферийными устройствами Устройство для сопряжения процессора с периферийными устройствами Устройство для сопряжения процессора с периферийными устройствами Устройство для сопряжения процессора с периферийными устройствами Устройство для сопряжения процессора с периферийными устройствами Устройство для сопряжения процессора с периферийными устройствами Устройство для сопряжения процессора с периферийными устройствами 

 

Похожие патенты:

Изобретение относится к области вычислительной техники и может быть использовано для объединения ЭВМ в вычислительную систему с произвольным графом межмашинных связей

Изобретение относится к вычислительной технике и может быть использовано в вычислительных и управляющих системах, содержащих несколько активных источников, подключенных к общей магистрали

Изобретение относится к вычислительной технике, в частности к устройствам для сопряжения нескольких распределительных устройств, работающих в режиме диалогового обмена ин ; формацией с ЭВМ, и может быть использовано в телеавтоматических системах массового обслуживания, например в автоматизированной системе продажи авиабилетов

Изобретение относится к области вычислительной техники и может быть использовано в устройствах управления обменом процессора с памятью

Изобретение относится к области вычислительной техники и может быть использовано в устройствах управления обменом процессора с памятью

Изобретение относится к области вычислительной техники и может быть использовано в устройствах управления обменом процессора с памятью

Изобретение относится к вычислительной технике и может найти применение в многомашинных вычислительных системах, комплексах и сетях

Изобретение относится к вычислительной технике, в частности к устройствам ввода информации, и может быть использовано для приема инициативных сигналов по входным дискретным каналам

Изобретение относится к вычислительной и информационно-измерительной технике и может быть, использовано в автоматизированных системах управления технологическими процессами , информационно-измерительных системах, системах автоматизации научных исследований

Изобретение относится к автоматике и вычислительной технике и может быть использовано для рвода информации в автоматизированных информационно-измерительных системах

Изобретение относится к вычислительной технике и может быть использовано в многомашинных вычислительных системах с общей магистралью, в многомашинных системах управления связью

Изобретение относится к области вычислительной техники и предназначено для построения коммутационных сетей вычислительных систем

Изобретение относится к электросвязи и может быть использовано в автоматизированных системах управления технологическими процессам, телемеханике и локальных вычислительных сетях

Изобретение относится к электросвязи и может быть использовано в автоматизированных системах управления технологическими процессам, телемеханике и локальных вычислительных сетях

Модем // 2109332
Изобретение относится к области вычислительной техники и касается портативного интерфейсного блока или содема, который позволяет устанавливать временную двустороннюю связь между заключенной в корпус аппаратурой управления технологическим процессом и персональным компьютером общего назначения без использования электрического соединения между ними

Изобретение относится к вычислительной технике и может быть использовано для организации межмашинного обмена в распределенных вычислительных комплексах и сетях ЭВМ

Изобретение относится к устройствам для управления передачами данных через неспециализированную шину между запоминающим устройством или совокупностью внешних устройств (включая процессоры), как по отдельности, так и в совокупности, а более конкретно, к средствам, позволяющим разрешать конфликты на основе приоритетов между устройствами более эффективно, посредством исключения бесполезно отработавших циклов разрешения конфликтов и больших пакетных буферных устройств, и делать пропускную способность доступной для передачи данных

Изобретение относится к схемам модулей диспетчерского управления с дуплексной связью для использования в системе передачи информации, более конкретно к электронным схемам модулей диспетчерского управления с дуплексной связью для использования в системе передачи информации, обеспечивающей передачу информации даже при наличии ошибок в линии связи за счет дуплексной связи между диспетчерскими устройствами
Наверх