Устройство для сопряжения двух эвм

 

Изобретение относится к вычислительной технике и может быть использовано при построении многомашинных вычислительных систем на базе шины микроэвм. Целью изобретения является повышение быстродействия. Устройство содержит два блока шинных формирователей , два регистра данных, два регистра управлякидих сигналов и состояния , два блока магистральных передатчиков , два дешифратора адреса, два блока управления. 4 з.п. ф-лы, 8 и л. от/ о: со ю 00

СОЮЗ СО8ЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК (511 4 G 06 F 13/24

ГОСУДАРСТ8ЕННЫЙ КОМИТЕТ СССР

ПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ

ОПИСАНИЕ ИЗОБРЕТЕНИЯ, 3."

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ аир (21) 4091313/24-24 (22) 14,07 ° 86 (46) 30.12.87. Бюл. 1Р 48 (71) Омский политехнический институт (72) В.М.Танасейчук, С.В.Морозов, А.П.Панков и Е.А.Пожаров .(53) 681.325 (088.8) (56) Устройство параллельного обмена

И 1 ° Техническое описание

3.858.352 ТО ° Мячев А.А. Организация управляющих вычислительных комплексов„, М.: Энергоатомиздат, 1980.

„„SU„„1363230 А 1 (54) УСТРОЙСТВО ДЛЯ СОПРЯЖЕНИЯ ДВУХ

Э.ВМ (57) Изобретение относится к вычислительной технике и может быть использовано при построении многомашинных вычислительных систем на базе шины микроЭВМ. Целью изобретения является повышение быстродействия. Устройство содержит два блока шинных формирователей, два регистра данных, два регистра управляннцих сигналов и состояния, два блока магистральных передатчиков, два дешифратора адреса, два блока управления. 4 s.ï. ф-лы, 8 ил. о 2 шины 45 и 46, блоки 47 и 48 управления (БУ 47 и БУ 48), шины 49 и 50; каждый из БУ 47.и БУ 48 содержит узел

51 управления обменом (УУО 51), узел

52 прямого доступа (УПД 52), узел 53 управления прерываниями (УПР 53); шины 54 и 55, магистраль 56, шины

57, 58 и 59,60, линии 61 и 62, шины

63 и 64, линии 65 и 66, шины 67 и

68, шину 69, линии 70 и 71, линии

72 — 76 и 77 — 81.

Кроме триггеров ТРП 26, ТРИ 27, ТРВВП 28, TPBB 29, ТРВО 30, TPBBB 31, TPBB 32, каждый из РУС 24 и 25 содержит триггер 82 "Разрешение обмена" (ТРР032), триггер 83 "Ошибка" (ТРО 83.), триггер 84 "Готовность" (ТРГ 84), элемент И-НЕ 85, элемент

ИЛИ-НЕ 86, узел 87 передатчиков, Линии 88 шин 68 и 67 являются (фиг.3) входами-выходами УПД 52

БУ 47 и 48,их другими входами-выходами являются линии 89 шин 54 и 55; линии 90 шин 67 и 68 подключены к входам-выходам УПР 53 БУ 47 и 48, а другими входами-выходами УПР 53 являются линии 91 шин 55 и 54; линия 92 шин 63 и 64 является входом УПР 53

БУ 48 и 47, а линии 93 шин 63 и 64— входом УУО 51 БУ 48 и 47; линии 94. шин 55 и 54 являются входом-выходом

УУО 51 БУ 48 и 47,вход УУО 51 шиной

95 подключен к выходу УПД 52.

Каждый из БМП 35 и 36 содержит два узла 96 и 97 магистральных передатчиков.

Каждый из УУО 51 БУ 47 и 48 содержит приемники 98 и 99, передатчики

100 и 101, элементы 102 — 104 задержки,триггеры 105 и 106, элементы

ИЛИ-НЕ 107 и 108, элементы ИЛИ 109—

114, элемент И-НЕ 115, элементы И

116, элемент НЕ 117. УПД 52 содержит приемник 118, передатчики 119, элемент 120 задержки, элемент И-НЕ 12.1, триггеры 122, 123.УПР 53 содержит приемник 124, передатчики 125, элемент И 126, триггер 127.

Устройство работает в двух режимах: "Пословный обмен" и "Обмен массивами".

В режиме "Пословный обмен" одна из ЭВМ, например ЭВМ 1, опрашивает состояние TPPO 82 РУС 25, сигнал с выхода которого по шине 69 поступает на вход передатчика 87 РУС 24 и по управляющему сигналу с шины 70 от

ДША 42 считывается в ЭВМ 1; если

1 136323

Изобретение относится к вычислительной технике и может быть использовано при построении многомашинных вычислительных систем на базе мини (микро) ЭВМ.

Цель изобретения - повышение быстродействия.

На фиг.1 представлена структурная схема прелагаемого устройства; на фиг.2 — функциональная схема регистров управления и состояния; на фиг.3 — струк-тура блока управления; на фиг.4— схема блоков магистральных передатчиков; на фиг.5 — функциональная схе.ма узла управления обменом; на фиг.б — то же, узла прямого доступа ; на фиг.7 — то же, узла управления прерыванием; на фиг.8 — временная диаграмма работы устройства в режиме обмена массивами на примере цикла

"Вывод".

ИикроЭВМ 1, содержащая центральный процессор 2 (ЦП 2), постоянное запоминающее устройство 3 (ПЗУ 3), оперативное запоминающее устройство

+ (ОЗУ 4) и группу внешних устройств

5 (ВУ 5), объединенные магистралью

6, через устройство 7 сопряжения подключена к магистрали 8 микроЭВИ

9, содержащей центральный процессор

10 (ЦП 10), постоянное запоминающее устройство 11 (ПЗУ 11), оперативное запоминающее устройство 12 (ОЗУ 12) и группу внешних устройств 13 (ВУ 13)..

В состав устройства 7 входят (фиг.I) блоки 14 и 15 шинных формирователей (БШФ !4 и БШФ 15), шины

1б и !7, два регистра 18 и 19 данных (РД18 и РД19), шины 20 и 21, магистрали 22 и 23, регистры 24 и 25 управляющих сигналов и состояния (РУС 24 и РУС 25),каждый из которых содержит . по два триггера режимов — "Послов45 ный" 26 (ТР П26) и "Обмен массивами" 27 (ТРИ 27), по пять триггеров управления памятью: "Запрещение ВВОД в ПЗУ1/ПЗУ2" 28 (ТРВВЦ 28), "Запрещение ВВОД в ОЗУ 1/ОЗУ 2" 29 (ТРВВО 29), Запрещение ВЫВОД в

ОЗУ 1/ОЗУ 2" 30 (ТРВО 30), "Запрещение ВВОД в ВУ1/ВУ2" 31 (TPBBB 31), "Запрещение ВЫВОД в ВУ 1/ВУ 2" 32 (TPBB 32); магистрали 33 и 34, блоки,5

35 и 36 магистральных передатчиков (БМП 35 и БМП 36), шины 37 и 38, шины 39 и 40, дешифраторы 41 и 42 адре,сов (ДША 41 и ДША 42), шины 43 и 44, 13632 этот триггер установлен, то ЭВМ 1 сбрасывает аналогичный триггер РУС

24 и устанавливает ТРП 26 РУС 24.

При этом сигнал с выхода ТРП 26 по шинам 68 и 90 устанавливает в "О" триггер 127 УПР 53 ТУ 47, с выхода которого на линию запроса прерывания с .наивысшим приоритетом магистрали

8 через передатчик 125 по шинам 91 и

54 поступает сигнал ТПР. Сигнал ППР из магистрали 8 через приемник 124 и элемент И 126 устанавливает на выходах передатчика 125 адрес вектора прерывания и сигнал СИП, которые по 15 шинам 91 и 54 поступают в магистраль

8. После этого ЭВМ 1 заносит в РД 18 нужную информацию, при этом на выходе запроса прерывание РД 18 появляется активный сигнал, который по линии 61 20 поступает на входы передатчиков 87

РУС 24 и 25 и может быть считая в

ЭВМ 1 и 2 по управляющему сигналу с шины 70 или 71 от ДША 42 и 41 ° ЭВМ

2, опросив этот разряд (в программе 25 обработки прерывания по заданному -к вектору), считывает информацию из

РД 18. Это может быть команда перехода к подпрограмме обслуживания магистрали 6 или подпрограмме настрой- 30 ки ЭВМ 1 на работу с магистралью .8, а также другая информация. Обмен информацией в этом режиме осуществляется через РД 18 БШФ 15 или 19 БШФ 14 по опросу их выходов запросов преры- 35 вания. Запись и считывание из РД 18 или 19 осуществляются следующим образом.

ДША 41, выделив в магистрали 8 адрес РД 18, вырабатывает сигнал, ко- 40 торый по шине 50 поступает на первый вход элемента ИЛИ 113 УУО 51 БУ 48 и через элемент И 116 по шине 60 вклю чает РД 18 на считывание, а по шине 45 поступает на вход элемента ИЛИ . 109 УУО 51 БУ 47 и через элементы ИЛИ-НЕ 108, ИЛИ 111, 112, И-НЕ 115 по шине 57 включает БШФ 15 на прием, и информация с выхода РД 18 по шинам 22 и 17 щ поступает в магистраль 8.

Запись в РД 18 осуществляется с магистрали 6 по шине 20, Выделив адрес РД 18, ДША 42 вырабатывает сигнал, который по шине 46 поступает на первый вход элемента ИЛИ 114 и. по шине 60 включает РД 18 на запись.

Аналогично осуществляются запись и считывание в РД 19.

30 4

Запись в РУС 24 осуществляет ЭВМ

1 с магистрали;6 по шинам 16 и 22 через БШФ 14 по управляющему сигналу с ДША 42, который по шинам 46 и 59 через элементы ИЛИ 112, И-НЕ 115 включает БШФ 14 на передачу и по шине 70 стробирует через входы С запись информации на 0-входах триггеров РУС 24 с шины 22, Запись информации в РУС 25 осуществляется аналогично. Для исключения конфликтных ситуаций при записи информации в

РУС 24 или считывании из РД 19 сигнал от ДША 42 по шине 49 поступает на второй вход элемента И-НЕ 115 и запрещает включение БШФ 15 на время обращения к регистрам, аналогично,— при записи в РУС 25 и считывании

РД 18.

В режиме "Обмен массивами" одна из ЭВМ, например ЭВМ 2, устанавливает триггер TPM 27 и требуемые триггеры управления памятью, например триггер ТРВО 30. При этом уровень логического нуля по шине 69 инверсного выхода ТРМ 27 РУС 25 поступает на нулевой вход TPN 27 РУС 24, запрещая его установку. Сигнал с выхода TPM

27 РУС 25 по шине 67 устанавливает триггер 122 УПД 52 БУ 48, и в линию запроса ТПА магистрали 6 по шинам

89 и 55 с выхода передатчика 119 поступает сигнал ТПД. После обмена с стандартными сигналами захвата магистрали с выхода приемника 118 через элемент И-НЕ 121 сбрасывается

ТПД (путем установки в "1" триггера

122) и устанавливается триггер 123, с выхода которого сигнал через передатчик 119 по шинам 89 и 55 поступает в линию ПВ магистрали 6. Этот же сигнал по линии 65 поступает на управ ляющий вход узла 97 передатчиков

БМП 36. Сигналы управления памятью с прямых выходов триггеров ТРВВП 28. ,ТРВВО 29, ТРВО 30, . ТРВВВ 31, )

ТРВВ 32 по шине 34 через узел 97 усилителей по линиям 72-76 поступает на управляющие входы приемников канальных сигналов "Ввод" и "Вывод" в

ПЗУ 3, ОЗУ 4, ВУ 5. Таким образом на вход приемника канального сигнала "Вывод" в ОЗУ 4 по линии 74 поступает разрешающий, а на управляющие входы остальных приемников — запрещающие сигналы. Сигнал с прямого выхода триггера 123 по шине 95 включает приемник 99, через элементы ИЛИ5 13632

НЕ 107, 108 вместе с сигналом с ин-. версного выхода триггера 123 (по шине 95 элементы ИЛИ 110-12 и И-НЕ

115) ncaa шине 59 включает БШФ 14 на

5 передачу. Сигналом с инверсного выхода триггера 123 УПД 52 БУ 48 по шине 67 устанавливается ТРГ 84 РУС

25. С выхода этого триггера по шине

64 и линии 95 на вход приемника 98 lð

УУО 51 БУ 47 канальных сигналов СИА, ВУ, СИП из магистрали 8 поступает разрешающий сигнал, а на вход приемника канального сигнала "Вывод" разрешающий сигнал поступает с выхода lie триггера TPBO,ЗО через элемент ИЛИ-НЕ

86 по шинам 64 и 93. Кроме того, разрешающий сигнал с выхода ТРГ 84 РУС

25 по шине 64 поступает на разрешающий вход узла 96 передатчиков БМП 35, 20 с выхода узла 96 разрешающий сигнал по линии 79 поступает к приемнику канального сигнала "Вывод" в ОЗУ 12.

Устройство готово к работе. Считав триггер ТРГ 84 РУС 25, ЭВМ 2 начина- 25 ет обмен.

При этом сигнал СИА с выхода элемента 98 УУО 51 БУ 47 через элементы

ИЛИ 114 и 113, И 1)6 по шине 58 стробирует запись информации (адрес об- 30 ращения) с шины 21 в РД 19 и включает РД 19 на считывание, при этом с выхода РД 19 по шине 23 через БШФ 14 и шину 16 адрес обращения поступает в магистраль б; сигнал с выхс1да запроса прерывания РД 19 по линии 62 через элемент НЕ 117 устанавливает триггер 105 УУО 51 БУ 47; сигнал СИА через передатчики 100 и 101 УУО 51

БУ 47 и БУ 48 и приемник 99 поступа- 4р ет в магистраль 6 (с некоторой задержкой). Сигнал "Вывод" из магистрали 8 через приемник 98 УУО 51 БУ 47 через время, определяемое элементом

104 задержки, через элемент И 116 по 45 шине 58 отключает РД 19 от шины 23, а через элементы ИЛИ 110 — 112, И-НЕ 115 по шине 57 включает БШФ 15 на пере-. дачу. Сигнал "Вывод" с выхода передатчика 100 УУО 51 БУ 47 через прием- 50 ник 99, элемент 102 задержки и передатчик 101 УУО 51 БУ 48 по шине 55 поступает в магистраль 6, после чего в магистрали 6 появляется СИП,который через приемник 99 и передатчик ,101 УУО 51 БУ 48, по шине 56 через приемник 98 и передатчик

100 УУО 51 БУ, 47. по шине 54 поступает в магистраль 8, пос30 в ле чего цикл "Вывод" заканчивается.

При вводе информации с магистрали

6 ЭВМ 2 устанавливает триггер(ы)

РУС 25 ТРВВП 28 или (и) ТРВВО 29 или (и) TPBBB 31. При этом по шине 37 через БИП 35 и линиям .77, 78, 80 запрещается прохождение сигнала "Ввод" в ПЗУ 11 или (и)

ОЗУ 12, или (и) BY 13, а по шине 34 через БМП 36 по линиям 72,73, 75 разрешается прохождение сигнала "Ввод" в ПЗУ 3 или (и)ОЗУ 4, или (и) BY 5.

Сигнал с выхода элемента И-НЕ 85

РУС 25 по шинам 64 и 95 включает при. емник канального сигнала "Ввод"

УУО 51 БУ 47. Передача адреса осуществляется аналогично передаче адреса в цикле 1Вывод".

Сигнал "Ввод" с выхода приемника

98 УУО 51 БУ 47 через элементы 103 задержки и И 116 по шине 58 отключает РД 19 от шины 23, а через элементы ИЛИ 109, 111,112, ИЛИ-НЕ 108, И-НЕ 115 УУО 51 БУ 47 по шине 57 включает БШФ 15 на прием. С выхода передатчика 100 УУО 51 БУ 47 по шине

56 и через приемник 99 и элементы

ИЛИ-НЕ 107 и 108 УУО 51 БУ 48 по шине 59 сигнал "Вывод" включает БШФ 14 на прием и через передатчик 101 по шине 55 поступает в магистраль 6.

ЭВМ 2, приняв данные, выставляет сигнал СИП, который по шине 54 через приемник 100 и передатчик 98 УУО 51

БУ 47, по шине 56 через приемник 99 и передатчик 101 УУО 51 БУ 48 по шине 55 поступает в магистраль 6.

При обращении через устройство к BY сигнал BY фиксируется на триггере 106 и вместе с адресом передается в магистраль ведомой ЭВМ. По окончании обмена ЭВМ 2 сбрасывает ТРМ 27

РУС 25, при этом. по шине 67 сбрасывается триггер 123 УПД 52 БУ 48 и устройство возвращается в исходное состояние, В режиме "Пословный обмен" осуществляется настройка на основной режим "Обмен массивами".

В режиме "Обмен массивами" одна из ЭВМ может подключаться к ПЗУ или (и) ОЗУ, или -(и) BY другой ЭВМ, осуществлять вывод массива иэ ОЗУ или BY своего комплекса в ОЗУ или

BY другого комплекса, ввод-вывод дав ных с BY другого комплекса в ОЗУ

7 13632 или BY своего комплекса. Это позволяет., кроме функции обмена, осуществлять с помощью предлагаемого устройства различные режимы резервирования оборудования.

Для организации режима резервирования введен триггер "Ошибка" TPO 83, который устанавливается. средствами контроля одной ЭВМ и считывается через РУС другой ЭВМ. Считав его, ЗВМ через устройство межмашинного обмена может подключиться к магитрали отказавшей ЭВМ и продолжить выполнение программы. I5

Формула изобретения

1. Устройство для сопряжения двух

ЭВМ, содержащее два регистра данных, два регистра управляющих сигналов и состояния, два дешифратора адреса, два блока управления, причем группы информационных входов первого и второго регистров данных образуют груп- 25 пы входов устройства для подключения к группам информационных выходов соответственно первой и второй ЭВМ, первые группы информационных выходов первого и второго регистров управляющих сигналов и состояния образуют группы выходов устройства для подключения к группам управляющих входов соответственно первой и второй ЭВМ, группы входов первого и второго деши" фраторов адреса образуют группы входов устройства для подключения к группам адресных выходов соответственно первой и второй ЭВМ, первые группы входов-выходов логических 40 условий первого и второго блоков управления образуют группы входоввыходов устройства для подключения к группам управляющих входов-выходов соответственно первой и второй ЭВМ, 45 при этом первая группа выходов первого блока управления соединена с группой входов записи/считывания первого регистра данных, информационный выход которого соединен с входом логического условия первого блока управления, с первым информационным входом первого регистра управляющих сигналов и состояния и с первым информационным входом второго регистра управляющих сигналов и состояния, второй информационный вход которого соединен с вторым информационным входом первого регистра управляющих

30 а сигналов и состояния, с входом логического условия второго блока управления и с информационным выходом второго регистра данных, группа входов записи/считывания которого соединена с первой группой выходов второго блока управления, группа разрешающих входов которого соединена с второй группой информационных выходов второго регистра управляющих сигналов и состояния, первая группа информационных входов-выходов которого соединена с первой группой информационных входов-выходов первого регистра управляющих сигналов и состояния, вторая группа информационных выходов которого соединена с группой разрешающих входов первого блока управления, первые группы входов логического условия первого и второго блоков управления соединены с первыми группами выходов соответственно первого и второго дешифраторов адреса, вторые группы выходов которых соединены с группами входов записи/считывания соответственно первого и второго регистров управляющих сигналов и состояния, вторые группы информационных входов-выходов которых соединены с вторыми группами входов-выходов логического условия соответственно второго и первого блоков управления, вторые группы входов логического условия которых соединены с третьими группами выходов соответственно первого и второго дешифраторов адреса, третья группа входов-выходов логического условия первого блока управления соединена с третьей группой входов-выходов логического условия второго блока управления, о т л и— ч а ю щ е е с я тем, что, с целью повышения быстродействия, в него введены два блока шинных формирователей и два блока магистральных передатчиков, причем группы информационных входов-выходов первого, второго блоков шинных формирователей образуют группы входов-выходов устройства для подключения к группам информационных входов-выходов соответственно первой, второй ЗВМ, группы информационных выходов первого, второго магист ральных передатчиков образуют группы выходов устройства для подключения к группам входов запроса соответственно первой, второй

ЭВМ, при этом вторая группа вы30 о управления обменом образует третью группу входов-выходов лбгического условия блока управления, разрешающий вход узла управления прерыванием и группа разрешающих входов узла управления обменом образуют группу разрешающих входов блока управления, первая и вторая группы входов логического условия узла управления обменом образуют соответственно первую и вторую группы входов логического условия блока управления, вход логического условия и первая, вторая группы выходов узла управления обменом образуют соответственно вход логического условия и первую, вторую группы выходов блока управления, выход узла прямого доступа является выходом блока управления, при этом группа выходов узла прямого доступа соединена с третьей группой входов логического условия узла управления обменом.

3, Устройство по пп,l и 2, о т— л и ч а ю щ е е с я:. тем, что узел управления обменом содержит два передатчика, два приемника, два триггера, элемент И, элемент

И-НЕ, два элемента ИЛИ-НЕ, шесть элементов ИЛИ, элемент НЕ, три элемента задержки, причем первый, второй, третий, четвертый информационные входы первого приемника, первый информационный выход первого передатчика, первый, второй, третий, четвертый информационные выходы второго передатчика, первый информационный вход второго приемника образуют первую группу управляющих входов-выходов узла управления обменом, пятый информационный вход первого приемника, второй, третий, четвертый, пятью информационные выходы первого пере- датчика, второй, третий, четвертый, пятый информационные входы второго приемника, пятый информационный выход второго передатчика образуют вторую группу управляющих входов-вы-. ходов узла управления обменом, первые входы первого, второго, третьего элементов ИЛИ образуют первую группу входов логического условия узла управления обменом, первые входы элемента И-НЕ и четвертого элемента ИЛИ образуют вторую группу входов логического условия узла управления обменом, первый вход первого элемента ИЛИ-НЕ, соединенный с!

3632 ходов первого блока управления соединена с группой управляющих входов первого блока шинных формирователей, груггпа информационных Bblxo дов которого соединена с группой информационных выходов первого регистра данных, с группой информационных входов первого регистра управляющих сигналов и состояния и с группой информационных входов второго блока шинных формирователей, группа информационных выходов которого соединена с группой информационных входов первого блока шинных формирователей, с группой информационньгх выходов второго регистра данных и с группой информационных входов второго регистра управляющих сигналов и состояния, группа управляющих входов второ-20 го блока шинньгх формирователей соединена с второй группой выходов второго блока управления, выходы первого и второго блоков управления соединены с первыми разрешающими входа- 25 ми соответственно первого и второго блоков магистральных передатчиков, вторые разрешающие входы которых соединены со старшими разрядами вторых групп информационных выходов со- 30 ответственно первого и второго регистров управляющих сигналов и состояния, третьи группы информационных выходов которых соединены с первыми группами .инфоРмационных входов соот- 35 ветственно первого и второго блоков магистральных передатчиков, вторые группы информационных входов которых соединены с четвертыми группами информационных выходов соответственно 4р второго и первого регистров управляющих сигналов и состояния.

2. Устройство по п.1, о т л и— ч а ю щ е е с я тем, что каждый из блоков управления содержит узел прямого доступа, узел управления прерыванием, узел управления обменом, причем первые группы управляющих входов-выходов узла прямого доступа, узла управления прерыванием и узла 5О управления обменом образуют первую группу входов-выходов логического условия блока управления, вторые группы управляющих входов-выходов узла прямого доступа узла управления прерыванием образуют вторую группу входов-выходов логического условия блока управления, вторая группа управляющих входов-выходов узла

11 13632 разрешающим входом второго приемника, и первый вход пятого элемента ИЛИ образуют третью группу входов логического условия узла управления обменом, вход элемен5 та НЕ является входом логического условия узла управления обменом, первый разрешающий вход первого приемника, соединенный с вторым и третьим разрешающими входами первого приемника, четвертый, пятый разрешающие входы первого приемника образуют группу разрешающих входов узла управления обменом, выход элемента И, 15 соединенный с нулевым входом первого триггера, и выход третьего элемента

ИЛИ образуют первую группу выходов узла управления обменом, выходы, вто- рого элемента ИЛИ-НЕ и элемента

И-НЕ образуют вторую группу выходов узла управления обменом, при этом в узле управления обменом выход элемента НЕ соединен с синхровходом второго триггера, выход которого сое- 25 динен с разрешающим входом первого передатчика, первый информационный вход которого соединен с информационным и нулевым входами второго триггера, с первым информационным выходом первого приемника, с вторым входом третьего элемента ИЛИ, с вторым входом четвертого элемента ИЛИ, выход которого соединен с первым входом элемента И, второй и третий входы которого соединены с первыми выходами соответственно первого и второго элементов задержки, входы которых соединены соответственно с вторым и третьим информацион- 40 ными выходами первого приемника, четвертый информационный выход которого соединен с синхровходом и информационным входом первого триггера, выход которого соединен с вторым информационным входом первого передатчика, третий информационный вход которого соединен с пятым информационным выходом первого приемника второй вход элемента И-НЕ соеди1 50 нен с выходом второго элемента ИЛИ, второй вход которого соединен с выходом шестого элемента ИЛИ, первый вход которого соединен с выходом пятОгО элемента ИЛИ ВтОрОи ВХОД кОтО рого соединен с вторым входом второго элемента задержки и с четвертым информационным входом первого передатчика, пятый информационный вход

3О 12 которого соединен с вторым выходом первого элемента задержки и с вторым входом первого элемента ИЛИ, выход которого соединен с вторым входом шестого элемента ИЛИ и с первым входом второго элемента ИЛИ-НЕ, второй вход которого соединен с выходом первого элемента ИЛИ-НЕ, второй вход которого соединен с первым информационным выходом второго передатчика

\ и первым информационным входом второго приемника, второй, третий, четвертый и пятый информационные входы которого соединены соответственно с вторым, третьим, четвертым информационными выходами второго передатчика и с выходами третьего элемента задержки, вход которого соединен с пятым информационным выходом второго передатчика.

4. Устройство по пп.1.,и 2, о т л и ч а ю щ е е с я тем, что узел управления прерыванием содержит передатчик, приемник, элемент И, триггер, причем информационный вход приемника, первый, второй, третий, четвертый, пятый информационные выходы передатчика, синхровход триггера образуют первую группу управляющих входов-выходов узла управления прерыванием, выход элемента И, соединенный с первым, вторым, третьим информационнЫми входами передатчика, и информационный вход триггера образуют вторую группу управляющих входов-выходов узла управления прерыванием, первый разрешающий вход передатчика является разрешающим входом узла управления прерыванием, при этом в узле управления прерыванием нулевой выход триггера соединен с четвертым информационным входом передатчика и с первым входом элемента И, второй

J вход которого соединен с информационным выходом приемника и вторым разрешающим входом передатчика, пятый информационный вход которого соединен с единичным выходом триггера, 5. Устройство по пп.2 и 2, о т— л и ч а ю щ е е с я тем, что узел прямого доступа содержит приемник, передатчик, элемент задержки, элемент И-НЕ, два триггера, причем информационный вход приемника первый, второй, третий, информационные выходы передатчика образуют первую группу управляющих входов-выходов узла прямого доступа, синхровход первого з зьз зо - 4

I триггера, соединенный с нулевым вхо- решающий вход передатчика соединен дом второго триггера, нулевой выход с выходом элемента задержки, вход ковторого триггера, соединенный с пер- торого соединен с информационным вывым информационным входом передат- ходом приемника и с первым входом

5 чика, образуют вторую группу элемента И-НЕ, выход которого соедиуправляющих входов-выходов узла .Нен с единичным входом второго тригпрямого доступа, единичный выход гера и с единичным входом первого второго триггера соединен с вто- триггера, нулевой выход которого рым информационным входом пере- 1О соединен с третьнм информационным датчика и является выходом узла входом передатчика и с вторым входом прямого доступа, нулевой и единичный элемента И-НЕ, информационный вход выходы второго триггера образуют первого триггера подключен к шине нугруппу выходов узла прямого доступа, левого потенциала устройства. при этом в узле прямого доступа раз1363230

jzo(zr)

22(N)

cue. г о(о)

60(Ю8)

Я 50 б1 96 р,) (Я)(б2)(Ч5)

Филд

72(77)

1М78)

19(7У) айва) .а(я)

60 (Я) 1363230

9$ (65."бб) Фл б

9! (5

l вл у юи

Фикб

Ф -урожд еигнола лм имеет зияющие 1- сими на ЫРе gcmguucm8u е- cunrun íî 8ь.юг уея лъслЖт

Составитель С.Пестман

-Техред N,Дидык

Корректор И,Муска

Редактор А.Маковская

Тираж 671

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий -.

113035, Моеква, Ж-35, Раушская наб., д. 4/5

Заказ 6364/42

Подписное

Производственно-полиграфическое предприятие, г,ужгород, ул.Проектная, 4

Устройство для сопряжения двух эвм Устройство для сопряжения двух эвм Устройство для сопряжения двух эвм Устройство для сопряжения двух эвм Устройство для сопряжения двух эвм Устройство для сопряжения двух эвм Устройство для сопряжения двух эвм Устройство для сопряжения двух эвм Устройство для сопряжения двух эвм Устройство для сопряжения двух эвм Устройство для сопряжения двух эвм 

 

Похожие патенты:

Изобретение относится к вычислительной технике и предназначено, в частности, для сопряжения отдельных ЭВМ в однородную вычислительную систему

Изобретение относится к вычислительной технике и может найти применение в многомашинных вычислительных системах, комплексах и сетях

Изобретение относится к вычислительной технике и может быть использовано при создании аналого-цифровых устройств и систем для моделирования динамических объектов и систем управления в реальном масштабе времени

Изобретение относится к вычислительной технике и может быть использовано при построении сетей ЭВМ с синхронными каналами передачи данных

Изобретение относится к вычислительной технике и может быть использовано при построении многомашинных вычислительных систем на базе микроэвм с общей шиной

Изобретение относится к вычислительной технике и может быть использовано для сопряжения электронных вычислительных машин с интерфейсом типа общая шина с удаленными абонентами

Изобретение относится к вычислительной технике и может быть использовано в многомашинных вычислительных системах для взаимодействия ЭВМ через общую магистраль

Изобретение относится к вычислительной технике и предназначено для сопряжения ЭВМ с программно-управляемыми внешними устройствами

Изобретение относится к вычислительной технике и может быть использовано при проектировании многомашинных иерархических вычислительных систем

Изобретение относится к вычислительной технике и может быть использовано в вычислительных системах и комплексах автоматизированной обработки экспериментальных данных, Целью изобретения является повышение достоверности за счет аппаратного контроля искажения данных

Изобретение относится к области вычислительной техники и может быть использовано при построении вычислительных комплексов на периферийных устройствах (ПУ) общей шины стандарта DEC с управлением от ЭВМ со стандартной шиной ISA, например, от персональных или промышленных компьютеров (PC)

Изобретение относится к вычислительной технике и может быть использовано для обмена данными между управляющей ЭВМ и внешними устройствами в режиме реального времени

Изобретение относится к вычислительной технике и может быть использовано для обмена данными между управляющей ЭВМ и внешними устройствами в режиме реального времени

Изобретение относится к области драйверов компьютерных аппаратных устройств, в частности к системе и способу предоставления и обработки прерываний скорее в пользовательском режиме, чем в режиме ядра

Изобретение относится к вычислительной технике и может быть использовано в многопроцессорных вычислительных системах , например коммуникационных комплек - сах сетей передачи данных и сетей ЭВМ

Изобретение относится к вычислительной и измерительной технике и может быть использовано при построении устройств управления вычислительных или контрольно-измерительных микропроцессорных систем

Изобретение относится к области вычислительной техники и может быть использовано при построении сетей ЭВМ для сопряжения ЭВМ с синхронными каналами передачи данных
Наверх