Распределитель импульсов

 

Изобретение может быть использовано в переключающих программных устройствах, служапщх для последовательной вьщачи управляющих сигналов по каналам в системах автоматического контроля и управления. Цель изобретения - расширение функциональных возможностей распределителя - достигается за счет формирования программируемых пауз между импульсами на выходных шинах. Устройство содержит элементы И-НЕ 1 и 2, двоично-десятичные декады 3, 4 и 14, дешифраторы 5 и 6, элементы И 7, 10, 16, 21, входную шину 8, блок 9 стробирования, выходные шины 11, дешифратор 12, блок 13 переключателей, элементы ИЛИ 15, 17, 19, 27, триггер 18, формирователь 20 импульсов, КС-цепи 22 и 23, диоды 24 и 25, RS-триггер 26. Работа устройства поясняется по временным диаграммам, приведенным в описании изобретения, 1 з,п. ф-лы. 2 ил. с (Л

СОЮЗ СОВЕТСКИХ

СОЦИАЛИСТИЧЕСКИХ

РЕСПУБЛИК (19) (ll) (1) 4 Н 03 К 17/62

K<(" ",ГЛ

11З „„13I

ОПИСАНИЕ ИЗОБРЕТЕНИЯ

К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ

ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР

IlO ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ (21) 4052438/24-21 (22) 08 ° 04.86 (46) 30.01.88. Бюл. У 4 (71) Магнитогорский металлургический комбинат им. В.И.Ленина (72) А,Ф.Бадолин, В.Ф.Вышинский, Г.В.Никифоров и Г.Ф.Шнайдер (53) 681 ° 326(088.8) (56) Авторское свидетельство СССР

1(940306, кл. Н 03 К 17/62, 1980.

Авт()рское свидетельство СССР

У 1127093, кл. Н 03 К 17/62, 1984. (54) РАСПРЕДЕЛИТЕЛЬ ИМПУЛЬСОВ (57) Изобретение может быть использовано в переключающих программных устройствах, служащих для последовательной выдачи управляющих сигналов по каналам в системах автоматического контроля и управления. Цель изобретения — расширение функциональных возможностей распределителя — достигается за счет формирования программируемых пауз между импульсами на выходных шинах. Устройство содержит элементы И-НЕ 1 и 2, двоично-десятичные декады 3, 4 и 14, дешифраторы

5 и 6, элементы И 7, 10, 16, 21, входную шину 8, блок 9 стробирования, выходные шины 11, дешифратор 12, блок

13 переключателей, элементы ИЛИ 15, 17, 19, 27, триггер 18, формирователь 20 импульсов, RC-цепи 22 и 23, диады 24 и 25, RS-триггер 26. Работа устройства поясняется по временным диаграммам, приведенным в описании изобретения. 1 з.п. ф-лы. 2 ил.!

37

Изобретение относится к импульсной технике и может быть испольэова0770 2 тов ИЛИ соединены с входами второго элемента ИЛИ 19, выход которого подно в переключающих программных устройствах, служащих для последовательной выдачи управляющих сигналов по каналам в системах автоматического контроля и управления.

Целью изобретения является расширение функциональных возможностей распределителя за счет формирования программируемых пауз между импульсами на выходных шинах.

На фиг.1 представлена принцнпиальная электрическая схема распределителя импульсов; на фиг.2 — временные диаграммы его работы.

Устройство состоит из элементов

И-НЕ 1 и 2, двоично-десятичных декад

3 и 4, дешифраторов 5 и 6, элемента

И 7, входной шины 8, блока 9 стробирования, первого элемента И 10, выходных шин 11, дешифратора 12 из третьей группы, блока 13 переключателей, двоично-десятичной декады 14, блока 15 элементов ИЛИ, блока 16 элементов И, первого элемента ИЛИ 17 триггера 18. второго элемента ИЛИ 19, формирователя 20 импульсов, элемен— тов И 21 блока 9 стробирования, RCцепей 22 и 23, диодов 24 и 25 2Sтриггера 26, третьего элемента ИЛИ

27. Первые входы элементов И-НЕ 1 и

2 второго элемента И 10 объединены и подключены к входной шине 8. Выходы дешифраторов 5 и 6 подключены к соответствующим первым входам блока 9 стробирования, второй вход которого соединен с вторым входом элемента

И 7, а выходы блока 9 стробирования— с соответствующими выходными шинами

11 ° Выход третьего дешифратора 12 соединен с входами блока 13 переключа телей, а его вход — с выходами третьей двоично-десятичной декады 14.

Входы блока 15 элементов ИЛИ соединены с теми выходами дешифраторов

5 и 6, где на связанных с ниии через блок 9 стробирования выходных шинах распределителя длительность паузы между выходными импульсами одинакова

Вьгходы блока 15 элементов ИЛИ соединены с первыми входами блока 16 элементов И, вторые входы этого блока — с выходами блока 13 переключателей, а выходы блока И 16 через второй элемент ИЛИ 17 с входами триггера 18 и двоично-десятичной декады 14.

Кроме того, выходы блока 15 элемен5

55 ключен к первым входам первого и второго элементов И 7 и 10. Выход второго элемента И 10 соединен со счетным входом двоично-десятичной декады 14, выход первого элемента И 7 через формирователь импульсов 20 — с входом триггера 18, а выход триггера 18 объединен с третьими входами элементов И-НЕ 1 и 2.

Блок 9 стробирования выполнен на элементах И 21, первые входы которых соединены с соответствующими первыми входами блока 9, а вторые входы объединены между собой и вторым входом блока 9 стробирования. Вьгходы элементов И 21 соединены с соответствующими выходами блока 9 стробирования.

Последние выходы первых двух дешифраторов 5 и 6 через соответствующие соединенные последовательно RCцепи 22 и 23 и диоды 24 и 25 подключены к соответствующим входам RSтриггера 26, прямой и инверсный выходы которого соединены с вторыми входами элементов И-НЕ 1 и 2.

Выходы элементов И-НЕ 1 и 2 дополнительно соединены с входами третьего элемента ИЛИ 27, выход которого с вторым входом блока 9 стробирования.

Распределитель импульсов работает следующим образом °

Входные импульсы тактовой частоты поступают по входной шине 8 на первые входы элемента И-НЕ 1 и 2 и И IO, В исходном состоянии двоично-десятичные декады 3, 4 и 14 и триггеры 18, 26 установлены в состояние "0". Сигналами с выходов триггеров 18, 26 первый элемент И-НЕ I открыт,,а второй закрыт. Тогда тактовые импульсы проходят через первый элемент И-НЕ 1, поступают на информационный вход первого двоично-десятичного счетчика 3.

С выхода счетчика 3 импульсы в виде двоично-десятичного кода поступают на входы двоично-десятичного дешифратора 5, дешифратор преобразует двоичный код в десятичный и на его выходах последовательно появляются сигналы, которые через блок 9 стробирования поступают на выходы 11 распределителя.

С появлением управляющего сигнала на любом из выходов дешифратора появляется сигнал и на входе элемента

3 13707

И 21 блока стробирования,связанного с данным выходом дешифратора. Одновременно на другой вход элемента И 21 поступает разрешающий сигнал с выхо5 да третьего элемента ИЛИ 27, входы которого подключены к выходам элементов И-НЕ 1 и 2, При этом с выхода этого элемента И 21 сигнал поступает на соответствующий выход 11 распределителя. При окончании тактового импульса на шине 8 разрешающий сигнал с входа элемента И 21 снимается, а сигнал на выходе ll прекращается несмотря на наличие сигнала на выходе дешифратора. Очевидно, что на следующем выходе ll импульс возникнет только в начале поступления следующего тактового импульса. Таким образом, возникает пауза между выходными им- 2р пульсами распределителя, пропорциональная паузе между тактовыми импульсами. Если с выходом дешифратора соединен вход одного из элементов блока

ИЛИ 15, то сигнал с выхода дешифрато- 25 ра через элементы ИЛИ блока 15 и второй элемент ИЛИ 19 поступает на входы первого и второго элементов И 7 и

10, на второй вход элемента И 7 поступают импульсы с выхода третьего элемента ИЛИ 27. Тогда по окончании тактового импульса сигналом с выхода элемента И 7 через формирователь 20 включается триггер 18, который запрещает прохождение тактовых импульсов через элементы И-HE 1 и 2 ° Тактовые импульсы через элемент И 10 поступают на вход декады 14, с выхода которой в виде кода поступают на входы дешифратора 12. Последовательно появляю- 40 щиеся сигналы с выходов дешифратора

12 поступают на входы блока 13 переключателей. При поступлении на вход счетчика 14 числа импульсов, заданного блоком 13 переключателей, свя- 45 занным с соответствующим, элементом блока И 16, на выходе последнего появ. ляется сигнал, который, проходя через первый элемент ИЛИ 17, устанавливает счетчик 14 и триггер 18 в состояние "0". Так образуется пауза между выходными импульсами. Первый элемент

И-НЕ 1 открывается. Тактовый импульс с шины 8 поступает на вход счетчика

3. Код на выходе счетчика изменяется, 55 управляющий сигнал появляется на следующем выходе первого дешифратора 5, а предыдущий управляющий сигнал исчезает, элементы И 7, 10 закрываются, 70

4 сигнал на входах счетчика 14 и триггера 18 прекращается. Точно таким же образом при поступлении следующего тактового импульса управляющий сигнал появляется на соответствующем выходе дешифратора 5 и распределителя

11. С появлением управляющего сигнала на последнем выходе дешифратора

5 с него через первую разделительную цепь 22 и первый диод 24 подается сигнал на S-вход RS-триггера 26.

Триггер переключается,и на его прямом выходе возникает уровень "0", а на инверсном — "I".

Первый элемент И-НЕ 1 закрывается, а второй элемент И-НЕ 2 открывается, тактовые импульсы поступают на второй счетчик 4, а затем на второй дешифратор 6. Принцип их работы описан выше. Точно так же, как описано выше, образуется пауза между импульсами, которые возникают на выходах распределителя, связанных с соответствующими элементами блока элементов ИЛИ 15.

С появлением управляющего сигнала на последнем выходе второго дешифратора 6 с него через вторую разделительную цепь 23 и второй диод 25 подается сигнал на R-вход RS-триггера 26.

Триггер переключается, и на его прямом выходе возникает уровень ",1", а на инверсном — "0". Первый элемент

И-НЕ 1 открывается, а второй закрывается. Работа устройства повторяется по замкнутому циклу до тех пор, пока на него поступают тактовые импульсы

Ф о р м у л а и з о б р е т е н и я !.Распределитель импульсов, содержащий две группы элементов, в каждой из которых соединены последовательно элемент И-НЕ, двоично-десятичная декада и дешифратор, RS-триггер, две

RC-цепи, последовательно с каждой из которых соединен диод, входные и выходные шины, при этом первые входы элементов И-НЕ объединены и подключены к входной шине, а последний выход каждого дешифратора через соответствующую RC-цепь и диод подключен к соответствующим входам RSтриггера, прямой и инверсный выходы которого соединены с вторыми входами соответственно первого и второго элемента И-НЕ, отличающийся тем, что, с целью расширения функциональных возможностей за счет формиро13707 вания программируемых пауз между импульсами на выходных шинах, в него дополнительно введены второй RS-триггер, первый, второй, третий элементы

ИЛИ, первый и второй элементы И, третья группа последовательно соединенных двоично-десятичной декады и дешифратора, блок элементов ИЛИ, блок элементов И, блок стробирования, блок 1б переключателей, формирователь импульсов, при этом выходы дешифраторов пер вых двух групп элементов соединены с первыми входами блока стробирования и с соответствующими входами блока элементов ИЛИ, а выходы блока стробирования соединены с соответствующими выходными шинами, выходы дешифратора третьей группы — с входами блока переключателей, выходы блока эле- 2р ментов ИЛИ вЂ” с первыми входами блока элементов И, вторые входы которых— с общими контактами блока переключателей, а выходы через первый элемент

ИЛИ вЂ” с R-входами второго триггера 25 и соответствующей ему десятичной декады, кроме того, выходы блока элементов ИЛИ соединены с входами второго элемента ИЛИ, выход которого под7О

6 ключен к первым входам первого и второго элементов И, второй вход второго элемента И соединен с входной шиной, а второй вход первого элемента И вЂ” с выходом третьего элемента ИЛИ и вторым входом блока стробирования, а входы третьего элемента

ИЛИ соединены с выходами элементов

И-НЕ первых двух групп элементов, выход второго элемента И соединен со счетным входом десятичной декады третьей группы, выход первого элемента И через формирователь импульсов с S-входом второго триггера, à его выход объединен с третьими входами элементов И-НЕ.

2.устройство по п.l, о т л и ч а ю щ е е с я тем, что, с целью повышения надежности работы, блок стробирования выполнен на элементах

И, при этом первые входы элементов

И соединены с соответствующими первыми входами блока стробирования, вторые входы элементов И и второй вход блока стробирования объединены, а выходы элементов И соединены с соответствующими выходами блока стробирования.

1370770 а т I z д I q I s s I r I г s rrr rr I rz rz ц Irslrs

8x,5

Д „Р

ЗтОет

1T 7N7

1mcrxm

rm m

5 ядерно/

Редактор М.Циткина

Заказ 428/55 Тираж 928 Подписное

ВНИИПИ Государственного комитета СССР по делам изобретений и открытий

113035, Москва, Ж-35, Раушская наб., д. 4/5

Производственно-полиграфическое предприятие, г. Ужгород, ул. Проектная, 4,10"I

„11

У1Е

917

Ц15

УЙ

„9

„10

Составитель Г.Брынский

Техред М.Дрык Корректор М.Пожо

Распределитель импульсов Распределитель импульсов Распределитель импульсов Распределитель импульсов Распределитель импульсов 

 

Похожие патенты:

Изобретение относится к автоматике и телемеханике

Изобретение относится к импульсной технике, в частности к электронным коммутаторам, и может быть использовано в устройствах распределения импульсов измерительных и контрольноинформационных систем

Изобретение относится к автома

Изобретение относится к вычислительной и измерительной информационной технике и может быть использовано в устройствах, в которых требуется последовательное формирование на управляющих входах десяти импульсов

Изобретение относится к устройствам импульсной и электронной вы .числительной техники и может быть использовано два построения распрегг

Изобретение относится к устройствам переключения управляющих каналов и может найти применение в системах управления, контроля, измерения, устройствах связи и других устройствах различных отраслей техники

Изобретение относится к области сильноточной полупроводниковой радиоэлектроники и может быть использовано преимущественно для питания озонаторов

Изобретение относится к области техники связи, в частности к видеотелефону с высокочастотным коммутатором (ВК)

Изобретение относится к области связи для уменьшения количества каналов

Изобретение относится к импульсной технике и может быть использовано в автоматических устройствах электронной коммутации

Изобретение относится к импульснон технике и может быть использовано при реализации технических средств автоматики и вычислительной техники

Изобретение относится к электронной коммутационной технике, к схемам опроса внешних устройств
Наверх